TWI720735B - Package structure and manufacturing method thereof - Google Patents
Package structure and manufacturing method thereof Download PDFInfo
- Publication number
- TWI720735B TWI720735B TW108145854A TW108145854A TWI720735B TW I720735 B TWI720735 B TW I720735B TW 108145854 A TW108145854 A TW 108145854A TW 108145854 A TW108145854 A TW 108145854A TW I720735 B TWI720735 B TW I720735B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- conductive
- circuit
- circuit layer
- electrically connected
- Prior art date
Links
Images
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
Description
本發明係關於一種封裝結構,以及關於一種封裝結構的製造方法。 The present invention relates to a packaging structure and a manufacturing method of the packaging structure.
傳統上,晶片封裝結構包括基板、位於基板上之晶片及覆蓋晶片的封裝材料層。由於基板、晶片及封裝材料層的熱膨脹係數差異大,當執行熱製程以形成晶片及封裝材料層於基板上時,晶片封裝結構經常嚴重翹曲。因此,降低了晶片封裝結構安裝在印刷電路板上的良率。 Traditionally, the chip package structure includes a substrate, a chip on the substrate, and a packaging material layer covering the chip. Since the thermal expansion coefficients of the substrate, the chip, and the packaging material layer are greatly different, when the thermal process is performed to form the chip and the packaging material layer on the substrate, the chip packaging structure often warps severely. Therefore, the yield rate of the chip package structure mounted on the printed circuit board is reduced.
另一方面,當欲形成一封裝結構形成於另一封裝結構上之堆疊式封裝結構(package-on-package,POP)時,翹曲現象亦導致製程上的困難。 On the other hand, when it is desired to form a package-on-package (POP) structure in which one package structure is formed on another package structure, the warpage phenomenon also causes difficulties in the manufacturing process.
本發明的一些實施方式係提供一種封裝結構,包括線路重佈結構、晶片、至少一內導電強化元件、及第一保護層。線路重佈結構包括第一線路層及設置於第一線路層之上的第二線路層,其中第一線路層電性連接第二線路層。 晶片設置於線路重佈結構上,並電性連接第二線路層。內導電強化元件設置於線路重佈結構上。內導電強化元件包括強化層及導電連接件。強化層具有30~200GPa的楊氏模數(Young's modulus),且強化層具有通孔。導電連接件設置於通孔中。導電連接件的頂部及底部暴露於強化層外,且電性連接第二線路層。第一保護層覆蓋晶片。 Some embodiments of the present invention provide a package structure including a circuit redistribution structure, a chip, at least one internal conductive strengthening element, and a first protective layer. The circuit redistribution structure includes a first circuit layer and a second circuit layer disposed on the first circuit layer, wherein the first circuit layer is electrically connected to the second circuit layer. The chip is arranged on the circuit redistribution structure and is electrically connected to the second circuit layer. The inner conductive strengthening element is arranged on the line redistribution structure. The inner conductive strengthening element includes a strengthening layer and a conductive connecting piece. The strengthening layer has a Young's modulus of 30-200 GPa, and the strengthening layer has through holes. The conductive connecting piece is arranged in the through hole. The top and bottom of the conductive connecting member are exposed outside the strengthening layer, and are electrically connected to the second circuit layer. The first protective layer covers the wafer.
在一些實施方式中,第一保護層覆蓋內導電強化元件的開口側壁。 In some embodiments, the first protective layer covers the sidewall of the opening of the inner conductive strengthening element.
在一些實施方式中,內導電強化元件圍繞晶片。 In some embodiments, the inner conductive strengthening element surrounds the wafer.
在一些實施方式中,強化層包括但不限於雙馬來醯亞胺三嗪樹脂、環氧樹脂、玻璃或陶瓷。 In some embodiments, the reinforcing layer includes, but is not limited to, bismaleimide triazine resin, epoxy resin, glass, or ceramic.
在一些實施方式中,內導電強化元件的上表面及第一保護層的上表面共平面。 In some embodiments, the upper surface of the inner conductive strengthening element and the upper surface of the first protective layer are coplanar.
在一些實施方式中,封裝結構更包含導電件設置在導電連接件的底部,且電性連接第二線路層。 In some embodiments, the package structure further includes a conductive member disposed at the bottom of the conductive connecting member and electrically connected to the second circuit layer.
在一些實施方式中,封裝結構更包含電子元件設置於第一保護層之上,並電性連接導電連接件的頂部。 In some embodiments, the packaging structure further includes an electronic component disposed on the first protective layer and electrically connected to the top of the conductive connector.
在一些實施方式中,封裝結構進一步包括基板結構及第二保護層。基板結構設置於第一保護層與電子元件之間,且電子元件通過基板結構電性連接至導電連接件的頂部。第二保護層覆蓋電子元件。 In some embodiments, the packaging structure further includes a substrate structure and a second protective layer. The substrate structure is arranged between the first protection layer and the electronic element, and the electronic element is electrically connected to the top of the conductive connector through the substrate structure. The second protective layer covers the electronic components.
在一些實施方式中,封裝結構更包含第一保護層填充於晶片與第二線路重佈層之間的間隙。 In some embodiments, the package structure further includes a first protective layer filled in the gap between the chip and the second circuit redistribution layer.
在一些實施方式中,第一保護層填充於內導電 強化元件部分底面與第二線路重佈層之間的間隙。 In some embodiments, the first protective layer is filled in the inner conductive Strengthen the gap between the bottom surface of the component part and the second line redistribution layer.
本發明的一些實施方式另提供一種封裝結構的製造方法,包括下列操作:(i)提供線路重佈結構,其中線路重佈結構包括第一線路層及設置於第一線路層之上的第二線路層,且第一線路層電性連接第二線路層;(ii)形成至少一內導電強化元件於線路重佈結構上,其中內導電強化元件包括:強化層,具有30~200GPa的楊氏模數,其中強化層具有通孔;以及導電連接件,設置於通孔中,其中導電連接件的頂部及底部暴露於強化層外,且電性連接第二線路層;(iii)設置晶片於線路重佈結構上,其中晶片電性連接第二線路層;以及(iv)形成第一保護層覆蓋晶片及內導電強化元件。 Some embodiments of the present invention further provide a method for manufacturing a package structure, including the following operations: (i) providing a circuit redistribution structure, wherein the circuit redistribution structure includes a first circuit layer and a second circuit layer disposed on the first circuit layer. The circuit layer, and the first circuit layer is electrically connected to the second circuit layer; (ii) forming at least one internal conductive strengthening element on the circuit redistribution structure, wherein the internal conductive strengthening element includes: a strengthening layer with a Young’s of 30~200GPa Modulus, wherein the strengthening layer has a through hole; and a conductive connection member is arranged in the through hole, wherein the top and bottom of the conductive connection member are exposed outside the strengthening layer and are electrically connected to the second circuit layer; (iii) placing the chip in the In the circuit redistribution structure, the chip is electrically connected to the second circuit layer; and (iv) a first protective layer is formed to cover the chip and the internal conductive strengthening element.
在一些實施方式中,操作(ii)包括下列步驟:(a)提供基板,其中基板具有30~200GPa的楊氏模數;(b)對基板進行鑽孔製程,以形成具有通孔的強化層;(c)形成導電連接件於通孔中以形成內導電強化元件;以及(d)設置內導電強化元件於線路重佈結構上。 In some embodiments, operation (ii) includes the following steps: (a) providing a substrate, wherein the substrate has a Young's modulus of 30 to 200 GPa; (b) performing a drilling process on the substrate to form a strengthening layer with through holes (C) forming a conductive connection member in the through hole to form an inner conductive strengthening element; and (d) setting an inner conductive strengthening element on the line redistribution structure.
在一些實施方式中,(ii)形成內導電強化元件於線路重佈結構上的步驟,包含形成導電件在導電連接件的底部,且電性連接第二線路層。 In some embodiments, (ii) the step of forming the inner conductive strengthening element on the circuit redistribution structure includes forming a conductive member at the bottom of the conductive connecting member and electrically connecting the second circuit layer.
在一些實施方式中,製造方法更包含(v)設置電子元件於第一保護層之上,其中電子元件電性連接導電連接件的頂部。 In some embodiments, the manufacturing method further includes (v) disposing an electronic component on the first protective layer, wherein the electronic component is electrically connected to the top of the conductive connecting member.
在一些實施方式中,在操作(v)中,電子元件設 置於基板結構上並被第二保護層所覆蓋,且電子元件通過基板結構電性連接至導電連接件的頂部。 In some embodiments, in operation (v), the electronic component is set It is placed on the substrate structure and covered by the second protective layer, and the electronic component is electrically connected to the top of the conductive connector through the substrate structure.
10、10’‧‧‧封裝結構 10、10’‧‧‧Packaging structure
100‧‧‧線路重佈結構 100‧‧‧Line re-distribution structure
110‧‧‧第一線路重佈層 110‧‧‧The first line re-layout
111‧‧‧第一線路層 111‧‧‧First circuit layer
112‧‧‧第一絕緣層 112‧‧‧First insulation layer
112a‧‧‧導通孔 112a‧‧‧Through hole
113‧‧‧第一導電接觸件 113‧‧‧First conductive contact
120‧‧‧第二線路重佈層 120‧‧‧Second line re-layout
121‧‧‧第二線路層 121‧‧‧Second circuit layer
122‧‧‧第二絕緣層 122‧‧‧Second insulating layer
122a‧‧‧導通孔 122a‧‧‧Through hole
123‧‧‧第二導電接觸件 123‧‧‧Second conductive contact
130‧‧‧第三線路重佈層 130‧‧‧The third line re-layout
131‧‧‧第三線路層 131‧‧‧The third circuit layer
132‧‧‧第三絕緣層 132‧‧‧Third insulation layer
132a‧‧‧導通孔 132a‧‧‧Through hole
133‧‧‧第三導電接觸件 133‧‧‧The third conductive contact
140‧‧‧導電墊 140‧‧‧Conductive pad
200‧‧‧晶片 200‧‧‧chip
210‧‧‧金屬凸塊 210‧‧‧Metal bump
220‧‧‧焊接材料 220‧‧‧Welding materials
300‧‧‧內導電強化元件 300‧‧‧Inner conductive strengthening element
310‧‧‧強化層 310‧‧‧Strengthening layer
310a‧‧‧通孔 310a‧‧‧Through hole
320‧‧‧導電連接件 320‧‧‧Conductive connector
330‧‧‧導電件 330‧‧‧Conductive parts
400‧‧‧第一保護層 400‧‧‧First protective layer
410‧‧‧第二保護層 410‧‧‧Second protective layer
500‧‧‧焊球 500‧‧‧Solder Ball
510‧‧‧焊接材料 510‧‧‧Welding materials
600‧‧‧電子元件 600‧‧‧Electronic components
601‧‧‧導線 601‧‧‧Wire
700‧‧‧基板結構 700‧‧‧Substrate structure
710‧‧‧第一導電墊 710‧‧‧First conductive pad
720‧‧‧第二導電墊 720‧‧‧Second conductive pad
S‧‧‧基板 S‧‧‧Substrate
D1‧‧‧水平距離 D1‧‧‧Horizontal distance
當結合附圖閱讀以下詳細描述時,本發明的各種態樣將最易於理解。應注意的是,根據行業標準操作規程,各種特徵結構可能並非按比例繪製。事實上,為了論述之清晰性,可以任意地增大或減小各種特徵結構之尺寸。 The various aspects of the present invention will be most easily understood when the following detailed description is read in conjunction with the accompanying drawings. It should be noted that, according to industry standard operating procedures, various feature structures may not be drawn to scale. In fact, for clarity of discussion, the size of various features can be increased or decreased arbitrarily.
第1圖為本發明之第一實施方式之封裝結構的剖面示意圖。 Figure 1 is a schematic cross-sectional view of the package structure of the first embodiment of the present invention.
第2圖為本發明第一實施方式之封裝結構的俯視示意圖。 Figure 2 is a schematic top view of the package structure of the first embodiment of the present invention.
第3圖為本發明之第二實施方式之封裝結構的剖面示意圖。 FIG. 3 is a schematic cross-sectional view of the package structure of the second embodiment of the present invention.
第4圖~第12圖為本發明第一實施方式之封裝結構的製造方法的各個階段的剖面示意圖。 4 to 12 are schematic cross-sectional views of various stages of the manufacturing method of the package structure according to the first embodiment of the present invention.
為了使本發明的敘述更加詳盡與完備,下文針對了本發明的實施態樣與具體實施例提出了說明性的描述;但這並非實施或運用本發明具體實施例的唯一形式。以下所揭露的各實施例,在有益的情形下可相互組合或取代,也可在一實施例中附加其他的實施例,而無須進一步的記載或說明。在以下描述中,將詳細敘述許多特定細節以使讀者 能夠充分理解以下的實施例。然而,可在無此等特定細節之情況下實踐本發明的實施例。 In order to make the description of the present invention more detailed and complete, the following provides an illustrative description for the implementation aspects and specific embodiments of the present invention; this is not the only way to implement or use the specific embodiments of the present invention. The embodiments disclosed below can be combined or substituted with each other under beneficial circumstances, and other embodiments can also be added to an embodiment without further description or description. In the following description, many specific details will be described in detail so that the reader The following examples can be fully understood. However, the embodiments of the present invention may be practiced without these specific details.
再者,空間相對用語,例如「下方」、「之下」、「上方」、「之上」等,這是為了便於敘述一元件或特徵與另一元件或特徵之間的相對關係。這些空間上的相對用語的真實意義包含其他的方位。例如,當圖式上下翻轉180度時,一元件與另一元件之間的關係,可能從「下方」、「之下」變成「上方」、「之上」。此外,本文中所使用的空間上的相對敘述也應作同樣的解釋。 Furthermore, spatial relative terms, such as "below", "below", "above", "above", etc., are used to describe the relative relationship between one element or feature and another element or feature. The true meaning of these relative terms in space includes other directions. For example, when the diagram is flipped up and down by 180 degrees, the relationship between one element and another element may change from "below" and "below" to "above" and "above". In addition, the relative narratives in space used in this article should also be interpreted in the same way.
請參考第1圖,第1圖為本發明第一實施方式之封裝結構10的剖面示意圖。封裝結構10包括線路重佈結構100、晶片200、內導電強化元件300、第一保護層400、以及焊球500。
Please refer to FIG. 1, which is a schematic cross-sectional view of the
在一些實施方式中,線路重佈結構100包括,但不限於一層或多層的線路重佈層,視實際設計與需求決定。
In some embodiments, the
在一實施方式中,線路重佈結構100包括三層線路重佈層。線路重佈結構100包括第一線路重佈層110、第二線路重佈層120、第三線路重佈層130、以及導電墊140。具體地,第一線路重佈層110包括第一線路層111、第一絕緣層112、以及第一導電接觸件113。在一些實施例中,第一線路層111及第一導電接觸件113包括任何導電材料,例如銅、鎳或銀等金屬。在一些實施例中,第一線路層111的線寬和線距小於8微米,例如7微米、6微米、5微米、
4微米、3微米、2微米、1微米或0.5微米。第一絕緣層112覆蓋第一線路層111,且第一絕緣層112具有導通孔112a。在一些實施例中,第一絕緣層112包括光敏介電材料。導通孔112a暴露出第一線路層111的一部分,且第一導電接觸件113共型地形成於導通孔112a中,從而第一導電接觸件113接觸第一線路層111。
In one embodiment, the
第二線路重佈層120設置於第一線路重佈層110之上。具體地,第二線路重佈層120包括第二線路層121、第二絕緣層122、以及第二導電接觸件123。第二線路層121接觸第一導電接觸件113,從而第二線路層121與第一線路層111電性連接。在一些實施例中,第二線路層121及第二導電接觸件123包括任何導電材料,例如銅、鎳或銀等金屬。在一些實施例中,第二線路層121的線寬和線距小於8微米,例如7微米、6微米、5微米、4微米、3微米、2微米、1微米或0.5微米。第二絕緣層122覆蓋第二線路層121,且第二絕緣層122具有導通孔122a。在一些實施例中,第二絕緣層122包括光敏介電材料。導通孔122a暴露出第二線路層121的一部分,且第二導電接觸件123共型地形成於導通孔122a中,從而第二導電接觸件123接觸第二線路層121。
The second
第三線路重佈層130設置於第二線路重佈層120之上。具體地,第三線路重佈層130包括第三線路層131、第三絕緣層132、以及第三導電接觸件133。第三線路層131接觸第二導電接觸件123,從而第三線路層131與
第二線路層121電性連接。在一些實施例中,第三線路層131及第三導電接觸件133包括任何導電材料,例如銅、鎳或銀等金屬。在一些實施例中,第三線路層131的線寬和線距小於8微米,例如7微米、6微米、5微米、4微米、3微米、2微米、1微米或0.5微米。第三絕緣層132覆蓋第三線路層131,且第三絕緣層132具有導通孔132a。在一些實施例中,第三絕緣層132包括光敏介電材料。導通孔132a暴露出第三線路層131的一部分,且第三導電接觸件133共型地形成於導通孔132a中,從而第三導電接觸件133接觸第三線路層131。
The third
導電墊140接觸第三導電接觸件133,從而導電墊140與第三線路層131電性連接。在一些實施例中,導電墊140包括任何導電材料,例如銅、鎳或銀等金屬。
The
晶片200設置於線路重佈結構100之上,並與第三線路層131電性連接。具體地,晶片200的下表面設置有多個金屬凸塊210(例如晶片接腳),並且金屬凸塊210經由焊接材料220與導電墊140及第三導電接觸件133接合,從而晶片200與第三線路層131電性連接。
The
內導電強化元件300設置於線路重佈結構100上,且內導電強化元件300包括強化層310及導電連接件320。在一些實施例中,導電連接件320包括任何導電材料,例如銅、鎳或銀等金屬。具體地,強化層310具有通孔310a,且導電連接件320設置於通孔310a中。更具體地,導電連接件320的頂部及底部暴露於強化層310外。在一些實施例
中,導電連接件320與第三線路層131經由導電件330電性連接。在一實施例中,導電件包括焊接凸塊,設置在導電連接件320的底部,從而導電連接件320電性連接第三線路層131。更具體地,焊接凸塊可以是焊球,其材質包括鉛、錫、銀、銅、鉍、銻、鋅或等焊接金屬,但不以此為限。在一些實施例中,內導電強化元件300更包括位於強化層310上表面與下表面的兩層保護層,其材質可為防焊材料、也可為樹脂材料,例如環氧樹脂。保護層的形成方法可例如為貼合、印刷或塗佈等方式。更具體地,導電連接件320的頂部暴露於上方的保護層外並與保護層共平面,導電連接件320的底部接合的導電件330凸出於下方的的保護層。應理解的是,強化層310具有30~200GPa的楊氏模數,例如100、150或200GPa。如前所述,習知的晶片封裝結構常因熱製程而產生嚴重翹曲。特別地,當晶片封裝結構的尺寸達到一定範圍以上時,翹曲現象特別嚴重,例如當晶片封裝結構的長為15毫米以上且寬為15毫米以上時。然而,藉由強化層310的設置,本發明的封裝結構10不易有翹曲現象的發生。
The inner
詳細而言,強化層310具有30~200GPa的楊氏模數,因此提供封裝結構10足夠的機械強度。據此,即使封裝結構10中的各元件材料之間的熱膨脹係數差異很大,亦不易有翹曲現象的發生。在一些實施例中,強化層310包括但不限於雙馬來醯亞胺三嗪(bismaleimide-tirazine,BT)樹脂、環氧樹脂、錫膏或銅膏。較佳地,在一些實施例中,強化層310與晶片200具
有水平距離D1,且水平距離D1為50~1000微米。
In detail, the
在另一實施方式中,線路重佈結構100包括兩層線路重佈層。例如,線路重佈結構100包括第一線路重佈層110及第三線路重佈層130。具有兩層線路重佈層或三層線路重佈層的封裝結構10,都是由最上層的線路重佈層電性連接晶片20,且內導電強化元件300設置於最上層的線路重佈層上。其他構件與三層線路重佈層的實施方式相同,因此不再贅述。
In another embodiment, the
第2圖為本發明一實施方式之封裝結構10的俯視示意圖。如第2圖所示,內導電強化元件300之導電連接件320設置在鄰近封裝結構10的四個側邊上,且裸露出的部分為導電連接件320的頂部。
FIG. 2 is a schematic top view of the
回到第1圖,第一保護層400覆蓋晶片200及內導電強化元件300的開口側壁與部分底面,並填充於晶片200與第三線路重佈層130之間的間隙、以及內導電強化元件300部分底面與第三線路重佈層130之間的間隙。具體地,內導電強化元件300的上表面及第一保護層400的上表面共平面。第一保護層400可保護晶片200的金屬凸塊210、焊接材料220與導電墊140之間的接合,從而避免剝離的情況發生。另一方面,第一保護層400亦可阻隔水氣,並且避免金屬凸塊210、焊接材料220、以及導電墊140的氧化。在一些實施例中,第一保護層400包括樹脂。
Returning to Figure 1, the first
焊球500設置於線路重佈結構100下。具體地,焊球500接觸第一線路層111,從而焊球500與第一線路層
111電性連接。在一些實施例中,焊球500包括鉛、錫、銀、銅、鉍、銻、鋅或等焊接金屬,但不以此為限。
The
請參考第3圖,第3圖為本發明第二實施方式之封裝結構10’的剖面示意圖。封裝結構10’包括線路重佈結構100、晶片200、內導電強化元件300、第一保護層400、焊球500以及電子元件600。關於線路重佈結構100、晶片200、內導電強化元件300、第一保護層400以及焊球500之細節,請參考第1圖及對應的相關段落之敘述,在此不加以贅述。
Please refer to FIG. 3, which is a schematic cross-sectional view of the package structure 10' according to the second embodiment of the present invention. The package structure 10' includes a
電子元件600設置於第一保護層400之上,並電性連接導電連接件320的頂部。具體地,電子元件600設置於一基板結構700上,且被一第二保護層410所覆蓋。基板結構700具有第一導電墊710、第二導電墊720及內部線路,且內部線路電性連接第一導電墊710及第二導電墊720。如第3圖所示,電子元件600通過導線601電性連接至第一導電墊710。此外,第二導電墊720通過焊接材料510與導電連接件320的頂部電性連接。在一些實施例中,焊接材料510包括鉛、錫、銀、銅、鉍、銻、鋅或等焊接金屬,但不以此為限。
The
第二保護層410可阻隔水氣,並且避免導線601、以及第一導電墊710的氧化。在一些實施例中,第二保護層410包括樹脂。在一些實施例中,電子元件600為記憶體。
The second
本發明亦提供一種封裝結構之製造方法。第4
圖~第12圖為本發明第一實施方式之封裝結構10的製造方法的各個階段的剖面示意圖。
The present invention also provides a manufacturing method of the package structure. No. 4
FIGS. 12 to 12 are schematic cross-sectional views of various stages of the manufacturing method of the
如第4圖所示,形成一離型膜(release film)於一基板S之上,形成第一線路層111於離形膜之上。例如,形成導電材料於離型膜之上,並圖案化導電材料以形成第一線路層111。在一些實施例中,形成導電材料的方式包括電鍍、化學氣相沉積、物理氣相沉積等,但不以此為限。
As shown in FIG. 4, a release film is formed on a substrate S, and a
接下來,如第5圖所示,形成第一絕緣層112覆蓋第一線路層111,並且第一絕緣層112包括暴露出第一線路層111的一部分的導通孔112a。例如,形成介電材料於第一線路層111之上,並圖案化介電材料以形成導通孔112a。在一些實施例中,形成介電材料的方法包括化學氣相沉積、物理氣相沉積等,但不以此為限。在一些實施例中,圖案化導電材料和介電材料的方法包括沉積光阻於待圖案化層上,並經過曝光和顯影來形成圖案化光阻層。接著,使用此圖案化光阻層作為蝕刻遮罩來蝕刻待圖案化層。最後,移除圖案化光阻層。可代替地,在介電材料為光敏介電材料的實施例中,可藉由曝光和顯影來移除光敏介電材料的一部分以完成圖案化。
Next, as shown in FIG. 5, a first insulating
接著,形成第二線路層121於第一絕緣層112之上,以及共型地形成第一導電接觸件113於導通孔112a中。例如,形成導電材料於第一絕緣層112之上,並共型地形成於導通孔112a中。接著,圖案化導電材料以形成第二線路層121和第一導電接觸件113。
Next, a
接下來,如第6圖所示,形成第二絕緣層122覆蓋第二線路層121,並且第二絕緣層122包括暴露出第二線路層121的一部分的導通孔122a。例如,形成介電材料於第二線路層121之上,並圖案化介電材料以形成導通孔122a。
Next, as shown in FIG. 6, a second insulating
接著,形成第三線路層131於第二絕緣層122之上,以及共型地形成第二導電接觸件123於導通孔122a中。例如,形成導電材料於第二絕緣層122之上,並共型地形成於導通孔122a中。接著,圖案化導電材料以形成第三線路層131和第二導電接觸件123。
Next, a
接下來,如第7圖所示,形成第三絕緣層132覆蓋第三線路層131,並且第三絕緣層132包括暴露出第三線路層131的一部分的導通孔132a。例如,形成介電材料於第三線路層131之上,並圖案化介電材料以形成導通孔132a。
Next, as shown in FIG. 7, a third
接著,形成導電墊140於第三絕緣層132之上,以及共型地形成第三導電接觸件133於導通孔132a中。例如,形成導電材料於第三絕緣層132之上,並共型地形成於導通孔132a中。接著,圖案化導電材料以形成導電墊140和第三導電接觸件133。從而,形成線路重佈結構100於基板S上。值得一提的是,導電墊140具有一凹陷處,提供特定的技術效果。詳細而言,在接合導電連接件320與導電墊140時,導電連接件320的底部藉由導電件330,以對準並擠壓導電墊140之凹陷處的斜面。
Next, a
接下來,如第8圖及第9圖所示,形成內導電強化元件300於線路重佈結構100上。例如,將內導電強化元
件300下表面的多個導電件330與導電墊140接合,使用導電件330將內導電強化元件300附接至第三線路重佈層130上。
Next, as shown in FIG. 8 and FIG. 9, an inner
接著,如第8圖及第9圖所示,設置晶片200於線路重佈結構100上。例如,使用焊接材料220將晶片200下表面的多個金屬凸塊210(例如晶片接腳)與導電墊140接合。
Next, as shown in FIG. 8 and FIG. 9, the
接下來,如第10圖所示,形成第一保護層400覆蓋晶片200及內導電強化元件300,並且填充於晶片200與第三線路重佈層130之間的間隙。
Next, as shown in FIG. 10, a first
接著,使用化學機械研磨(chemical mechanical polishing,CMP)製程移除第一保護層400的頂部,從而形成如第11圖所示的暴露出內導電強化元件300的上表面的第一保護層400。須說明的是,移除第一保護層400的頂部提供提特定的技術效果。詳細而言,第一保護層400的材料的熱膨脹係數通常與其他元件的熱膨脹係數差異大,因此過厚的第一保護層400容易造成封裝結構的翹曲。藉由移除第一保護層400的頂部,可改善封裝結構的翹曲現象。
Next, a chemical mechanical polishing (CMP) process is used to remove the top of the first
接下來,剝離離型膜以及基板S以暴露出第一線路層111。隨後,如第12圖所示形成接觸第一線路層111的焊球500,從而形成封裝結構10。
Next, the release film and the substrate S are peeled off to expose the
本發明第二實施方式之封裝結構10’的製造方法,如第4圖至第11圖所示的各個階段的剖面示意圖。接下
來,如第3圖所示,設置電子元件600於第一保護層400之上,並使電子元件600電性連接導電連接件320的頂部。具體地,使用焊接材料510將第二導電墊720與導電連接件320的頂部接合。電子元件600通過導線601電性連接至第一導電墊710,且第一導電墊710通過內部線路電性連接至第二導電墊720。因此,電子元件600與導電連接件320的頂部電性連接。
The manufacturing method of the package structure 10' according to the second embodiment of the present invention is a schematic cross-sectional view of each stage shown in FIG. 4 to FIG. 11. Take over
Then, as shown in FIG. 3, the
接下來,剝離離型膜以及基板S以暴露出第一線路層111。隨後,形成接觸第一線路層111的焊球500,從而形成如第3圖所示的封裝結構10’。
Next, the release film and the substrate S are peeled off to expose the
由上述發明實施例可知,本發明的一些實施方式中的封裝結構具有足夠的機械強度。因此,即使封裝結構中的各元件材料之間的熱膨脹係數差異很大,亦不易有翹曲現象的發生。此外,由於封裝結構不易有翹曲現象的發生,因此適合設置另一封裝結構於此封裝結構上以製成堆疊式封裝結構。 It can be seen from the foregoing invention embodiments that the packaging structure in some embodiments of the invention has sufficient mechanical strength. Therefore, even if the thermal expansion coefficients of the component materials in the package structure differ greatly, warping is not easy to occur. In addition, since the package structure is not prone to warpage, it is suitable to arrange another package structure on the package structure to form a stacked package structure.
雖然本發明已以實施方式揭露如上,但其他實施方式亦有可能。因此,所請請求項之精神與範圍並不限定於此處實施方式所含之敘述。 Although the present invention has been disclosed as above in embodiments, other embodiments are also possible. Therefore, the spirit and scope of the requested item are not limited to the description contained in the implementation mode here.
任何熟習此技藝者可明瞭,在不脫離本發明的精神和範圍內,當可作各種之更動與潤飾,因此本發明的保護範圍當視後附之申請專利範圍所界定者為準。 Anyone who is familiar with this technique can understand that various changes and modifications can be made without departing from the spirit and scope of the present invention. Therefore, the scope of protection of the present invention shall be subject to the scope of the appended patent application.
10‧‧‧封裝結構 10‧‧‧Packaging structure
100‧‧‧線路重佈結構 100‧‧‧Line re-distribution structure
110‧‧‧第一線路重佈層 110‧‧‧The first line re-layout
111‧‧‧第一線路層 111‧‧‧First circuit layer
112‧‧‧第一絕緣層 112‧‧‧First insulation layer
112a‧‧‧導通孔 112a‧‧‧Through hole
113‧‧‧第一導電接觸件 113‧‧‧First conductive contact
120‧‧‧第二線路重佈層 120‧‧‧Second line re-layout
121‧‧‧第二線路層 121‧‧‧Second circuit layer
122‧‧‧第二絕緣層 122‧‧‧Second insulating layer
122a‧‧‧導通孔 122a‧‧‧Through hole
123‧‧‧第二導電接觸件 123‧‧‧Second conductive contact
130‧‧‧第三線路重佈層 130‧‧‧The third line re-layout
131‧‧‧第三線路層 131‧‧‧The third circuit layer
132‧‧‧第三絕緣層 132‧‧‧Third insulation layer
132a‧‧‧導通孔 132a‧‧‧Through hole
133‧‧‧第三導電接觸件 133‧‧‧The third conductive contact
140‧‧‧導電墊 140‧‧‧Conductive pad
200‧‧‧晶片 200‧‧‧chip
210‧‧‧金屬凸塊 210‧‧‧Metal bump
220‧‧‧焊接材料 220‧‧‧Welding materials
300‧‧‧內導電強化元件 300‧‧‧Inner conductive strengthening element
310‧‧‧強化層 310‧‧‧Strengthening layer
310a‧‧‧通孔 310a‧‧‧Through hole
320‧‧‧導電連接件 320‧‧‧Conductive connector
330‧‧‧導電件 330‧‧‧Conductive parts
400‧‧‧第一保護層 400‧‧‧First protective layer
500‧‧‧焊球 500‧‧‧Solder Ball
D1‧‧‧水平距離 D1‧‧‧Horizontal distance
Claims (14)
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108145854A TWI720735B (en) | 2019-12-13 | 2019-12-13 | Package structure and manufacturing method thereof |
US16/785,630 US10950535B2 (en) | 2017-05-09 | 2020-02-09 | Package structure and method of manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108145854A TWI720735B (en) | 2019-12-13 | 2019-12-13 | Package structure and manufacturing method thereof |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI720735B true TWI720735B (en) | 2021-03-01 |
TW202123349A TW202123349A (en) | 2021-06-16 |
Family
ID=76035804
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108145854A TWI720735B (en) | 2017-05-09 | 2019-12-13 | Package structure and manufacturing method thereof |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI720735B (en) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20120018871A1 (en) * | 2010-07-21 | 2012-01-26 | Samsung Electronics Co., Ltd | Stack package and semiconductor package including the same |
US20190206756A1 (en) * | 2018-01-02 | 2019-07-04 | Samsung Electro-Mechanics Co., Ltd. | Semiconductor package |
-
2019
- 2019-12-13 TW TW108145854A patent/TWI720735B/en active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20120018871A1 (en) * | 2010-07-21 | 2012-01-26 | Samsung Electronics Co., Ltd | Stack package and semiconductor package including the same |
US8791562B2 (en) * | 2010-07-21 | 2014-07-29 | Samsung Electronics Co., Ltd. | Stack package and semiconductor package including the same |
US20190206756A1 (en) * | 2018-01-02 | 2019-07-04 | Samsung Electro-Mechanics Co., Ltd. | Semiconductor package |
Also Published As
Publication number | Publication date |
---|---|
TW202123349A (en) | 2021-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100800478B1 (en) | Multilayer semiconductor package and manufacturing method thereof | |
TWI479971B (en) | Wiring board, method of manufacturing the same, and semiconductor device having wiring board | |
US8994193B2 (en) | Semiconductor package including a metal plate, semiconductor chip, and wiring structure, semiconductor apparatus and method for manufacturing semiconductor package | |
US7839649B2 (en) | Circuit board structure having embedded semiconductor element and fabrication method thereof | |
US7719104B2 (en) | Circuit board structure with embedded semiconductor chip and method for fabricating the same | |
JP6584939B2 (en) | Wiring board, semiconductor package, semiconductor device, wiring board manufacturing method, and semiconductor package manufacturing method | |
JP2005327984A (en) | Electronic component and method of manufacturing electronic-component mounting structure | |
US10643936B2 (en) | Package substrate and package structure | |
US9899235B2 (en) | Fabrication method of packaging substrate | |
US20230033515A1 (en) | Semiconductor device package and method for manufacturing the same | |
CN101859752A (en) | Stack package structure with embedded chip and through silicon via die and method for fabricating the same | |
CN112054006A (en) | Semiconductor device package and method of manufacturing the same | |
US11410940B2 (en) | Package structure with structure reinforcing element and manufacturing method thereof | |
TW202201695A (en) | Semiconductor pacakge | |
TWI591739B (en) | Method of manufacture a package stack-up structure | |
CN109427725B (en) | Interposer substrate and method of making the same | |
US20090115036A1 (en) | Semiconductor chip package having metal bump and method of fabricating same | |
TWI624011B (en) | Package structure and the manufacture thereof | |
CN111755409A (en) | Semiconductor packaging substrate and its manufacturing method and electronic package and its manufacturing method | |
TWI685284B (en) | Package structure and manufacturing method thereof | |
CN113496983A (en) | Semiconductor package carrier, method for fabricating the same and semiconductor package process | |
US10950535B2 (en) | Package structure and method of manufacturing the same | |
TWI720735B (en) | Package structure and manufacturing method thereof | |
CN111312665B (en) | Package structure and method for manufacturing the same | |
CN112992840B (en) | Packaging structure and manufacturing method thereof |