TWI497473B - 移位暫存電路 - Google Patents
移位暫存電路 Download PDFInfo
- Publication number
- TWI497473B TWI497473B TW102125790A TW102125790A TWI497473B TW I497473 B TWI497473 B TW I497473B TW 102125790 A TW102125790 A TW 102125790A TW 102125790 A TW102125790 A TW 102125790A TW I497473 B TWI497473 B TW I497473B
- Authority
- TW
- Taiwan
- Prior art keywords
- control
- electrically connected
- transistor
- signal
- circuit
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims description 30
- 239000013078 crystal Substances 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 11
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 7
- 239000012044 organic layer Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
- G11C19/287—Organisation of a multiplicity of shift registers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Description
本發明是有關於顯示器之技術領域,尤其是有關於一種適於驅動有機發光二極體顯示面板之移位暫存電路。
圖1係繪示有機發光二極體顯示面板中之有機發光二極體畫素的電路架構。請參照圖1,此有機發光二極體畫素100係由電晶體102~112、電容114~116與有機發光二極體118所組成,且電晶體102~112皆採用P型電晶體來實現。此外,在圖1中,標示OVDD係表示電源電壓,標示OVSS係表示參考電位,標示VDATA係表示資料訊號,標示VINT係表示預設電壓,標示S1與S2皆表示掃描訊號,而標示EM係表示致能訊號。圖2係繪示掃描訊號S1、掃描訊號S2與致能訊號EM的時序關係。在驅動有機發光二極體畫素100時,必須利用具有多個串接的電路級的一移位暫存電路(未繪示)中的其中一電路級來提供掃描訊號S1、掃描訊號S2與致能訊號EM,以使有機發光二極體畫素100能依據資料訊號VDATA顯示對應影像。
然而,由於習知之移位暫存電路中的每一電路級需要採用到至少五十個電晶體來進行電路設計,因此其每一電路級不僅電路設計極其複雜,電路尺寸龐大,成本也高。
本發明提供一種移位暫存電路,其每一電路級在同樣提供一掃描訊號S1、一掃描訊號S2與一致能訊號EM的情況下只需採用二十幾個電晶體,因此其每一電路級之電路設計相對簡單,電路尺寸相對小,成本也相對低。
本發明提出一種移位暫存電路,其適於驅動有機發光二極體顯示面板。此移位暫存電路包括有多個串接的電路級,每一電路級包括有第一移位暫存器、第二移位暫存器與致能訊號產生電路。第一移位暫存器包括有第一電晶體、第二電晶體、第一輸入單元與第一電路單元。第一電晶體具有第一控制端、第一端與第二端,且第一端用以接收第一時脈訊號,而第二端係電性連接上述有機發光二極體顯示面板中之有機發光二極體畫素,並用以做為第一移位暫存器之輸出端。第二電晶體具有第二控制端、第三端與第四端,且第三端係電性連接上述第二端,而第四端係用以電性連接第一參考電位。第一輸入單元係電性連接前一級電路級與上述第一控制端,用以接收至少一輸入訊號,並據以對第一控制端充電,以進一步控制第一電晶體的導通狀態而自上述第二端輸出第一掃描訊號至上述機發光二極體畫素,其中第一輸入單元所接收之輸入訊號包括前一電路級中之第一移位暫存器所輸出之第二掃描訊號。第一電路單元係電性連接上述第一控制端、上述第二控制端與第一參考電位,用以依據至少一控制訊號而將第一控制端與第二控制端電性連接至第一參考電位。第二移位暫存器包括有第三電晶體、第四電晶體、第二輸入單元與第二電路單元。第三電晶體具有第三控制端、第五端與第六端,且第五端係用以接收第一時脈訊號之反相
訊號,而所述第六端係電性連接有機發光二極體畫素,並用以做為第二移位暫存器之輸出端。第四電晶體係具有第四控制端、第七端與第八端,且第七端係電性連接第六端,而第八端係用以電性連接第一參考電位。第二輸入單元係用以接收第一時脈訊號與第一掃描訊號,並據以對第三控制端充電,以進一步控制第三電晶體的導通狀態而自第六端輸出第三掃描訊號至有機發光二極體畫素。第二電路單元係電性連接第三控制端、第四控制端與第一參考電位,用以依據至少一控制訊號而將第三控制端與第四控制端電性連接至第一參考電位。至於致能訊號產生電路,其係電性連接有機發光二極體畫素、第一控制端、第二控制端、第三控制端與第四控制端,並用以依據第一控制端上之訊號、第二控制端上之訊號、第三控制端上之訊號與第四控制端上之訊號而產生致能訊號至有機發光二極體畫素,其中致能訊號的致能期間係涵蓋第二控制端上之訊號的致能期間與第四控制端上之訊號的致能期間。
本發明係採用二個幾乎相同的移位暫存器與一個致能訊號產生電路來建構移位暫存電路中的每一電路級。由於每一電路級之致能訊號產生電路所需採用的電晶體數目與每一移位暫存器中之輸入單元與電路單元所需採用的電晶體數目皆不多,使得每一電路級在同樣提供一掃描訊號S1、一掃描訊號S2與一致能訊號EM的情況下只需採用二十幾個電晶體,因此每一電路級之電路設計相對簡單,電路尺寸相對小,成本也相對低。
100、412‧‧‧有機發光二極體畫素
102~112、332、334、342、344、336-1~336-2、336-3~336-4、336-5~336-7、338-1~338-4、338-7~338-12、346-1、348-1~348-4、348-7~348-12、350-1~350-6、1250-1~1250-6‧‧‧
電晶體
114~116、338-5~338-6、348-5~348-6、338-13、348-13‧‧‧電容
118‧‧‧有機發光二極體
310‧‧‧移位暫存電路
320、1120‧‧‧電路級
330、1130‧‧‧第一移位暫存器
336、346‧‧‧輸入單元
338、348‧‧‧電路單元
340、1140‧‧‧第二移位暫存器
350、1210、1250‧‧‧致能訊號產生電路
410‧‧‧有機發光二極體顯示面板
1150‧‧‧第三移位暫存器
1160‧‧‧第四移位暫存器
CA1~CAr、CB1~CBj‧‧‧控制訊號
CK、Bi‧‧‧時脈訊號
EM、EM[N]‧‧‧致能訊號
IN1~INk‧‧‧輸入訊號
OVDD‧‧‧電源電壓
OVSS‧‧‧參考電位
REF、VGL‧‧‧參考電位
S1、S2、S1[N]、S2[N]、S3[N]、S4[N]、S1[N-1]、S1[N+1]‧‧‧掃描訊號
V11、V12、V21、V22、V31、V32、V41、V42‧‧‧電晶體之控制端上的訊號
VDATA‧‧‧資料訊號
VINT‧‧‧預設電壓
XBi‧‧‧時脈訊號Bi之反相訊號
XCK‧‧‧時脈訊號CK之反相訊號
圖1係繪示有機發光二極體顯示面板中之有機發光二極體畫素的電路架構。
圖2係繪示掃描訊號S1、掃描訊號S2與致能訊號EM的時序關係。
圖3係繪有依照本發明一實施例之移位暫存電路。
圖4係繪示輸入單元336、輸入單元346、電路單元338與電路單元348的其中一種實現方式。
圖5係繪示致能訊號產生電路350的其中一種實現方式。
圖6係繪示圖4與圖5中之主要訊號的時序關係。
圖7係繪示輸入單元336、電路單元338與電路單元348的另一種實現方式。
圖8~圖10係繪示輸入單元336的另外三種不同的實現方式。
圖11係用以說明一電路級包括有三個以上的移位暫存器的實現方式。
圖12係繪示一電路級包括有三個移位暫存器時之致能訊號產生電路的實現方式。
圖3係繪有依照本發明一實施例之移位暫存電路。請參照圖3,標示310即表示所述之移位暫存電路。此移位暫存電路310適於驅動有機發光二極體顯示面板410。移位暫存電路310包括有多個串接的電路級320,每一電路級320包括有第一移位暫存器330、第二移位暫存器340與致能訊號產生電路350。為方便說明,在以下的敘述中,係假設圖3所示的電路級320為移位暫存電路310中的第N個電路級,其中N為自然數。
第一移位暫存器330包括有電晶體332、電晶體334、輸入單元336與電路單元338。在此例中,電晶體332與334皆採用P型電晶體來實現。電晶體332具有控制端、第一端與第二端,且電晶體332之第一端用以接收時脈訊號CK,而電晶體332之第二端係電性連接機發光二極體顯示面板410中之有機發光二極體畫素412,並用以做為第一移位暫存器330之輸出端。在P型電晶體中,其閘極端即用以作為上述的控制端,其源極端為每一電晶體之第一端與第二端中電壓較高者,而汲極端則為每一電晶體之第一端與第二端中電壓較低者。順帶一提的是,在N型電晶體中,其閘極端亦用以作為控制端,其汲極端為每一電晶體之第一端與第二端中電壓較高者,而源極端則為每一電晶體之第一端與第二端中電壓較低者。
此外,在此例中,有機發光二極體顯示面板410中的有機發光二極體畫素皆可以是採用圖1所示之有機發光二極體畫素100的電路架構來實現,然此並非用以限制本發明。電晶體334亦具有控制端、第一端與第二端,且電晶體334之第一端係電性連接電晶體332之第二端,而電晶體334之第二端係用以電性連接參考電位REF。輸入單元336係電性連接前一級電路級(即第N-1個電路級,詳後述)與電晶體332之控制端,用以接收至少一輸入訊號(如標示IN1~INk所示,其中k為自然數),並據以對電晶體332之控制端充電,以進一步控制電晶體332的導通狀態而自其第二端輸出掃描訊號S1[N]至有機發光二極體畫素412。輸入單元336所接收之輸入訊號IN1~INk包括前一電路級中之第一移位暫存器所輸出的掃描訊號(詳後述)。電路單元338係電性連接電晶體332之控制端、電晶體334之控制端與參考電位REF,用以依據至少一控制訊號(如標示CA1~CAr所示,其中r為自然數)
而將電晶體332之控制端與電晶體334之控制端電性連接至參考電位REF。
第二移位暫存器340包括有電晶體342、電晶體344、輸入單元346與電路單元348。在此例中,電晶體342與344皆採用P型電晶體來實現。電晶體342具有控制端、第一端與第二端,且電晶體342之第一端係用以接收時脈訊號CK之反相訊號XCK,而電晶體342之第二端係電性連接有機發光二極體畫素412,並用以做為第二移位暫存器340之輸出端。電晶體344亦具有控制端、第一端與第二端,且電晶體344之第一端係電性連接電晶體342之第二端,而電晶體344之第二端係用以電性連接參考電位REF。輸入單元346係用以接收時脈訊號CK與掃描訊號S1[N],並據以對電晶體342之控制端充電,以進一步控制電晶體342的導通狀態而自其第二端輸出掃描訊號S2[N]至有機發光二極體畫素412。電路單元348係電性連接電晶體342之控制端、電晶體344之控制端與參考電位REF,用以依據至少一控制訊號(如標示CB1~CBj所示,其中j為自然數)而將電晶體342之控制端與電晶體344之控制端電性連接至參考電位REF。
至於所述之致能訊號產生電路350,其係電性連接有機發光二極體畫素412、電晶體332之控制端、電晶體334之控制端、電晶體342之控制端與電晶體344之控制端,並用以依據電晶體332之控制端上的訊號V11、電晶體334之控制端上的訊號V12、電晶體342之控制端上的訊號V21與電晶體344之控制端上的訊號V22而產生致能訊號EM[N]至有機發光二極體畫素412。其中致能訊號EM[N]的致能期間係涵蓋電晶體334之控制端上的訊號V12的致能期間與電晶體344之控制端上的訊號V22的致能期間(詳後述)。
圖4係繪示輸入單元336、輸入單元346、電路
單元338與電路單元348的其中一種實現方式。在圖4中,標示與圖3中之標示相同者表示為相同的物件或訊號。請參照圖4,在此例中,輸入單元336係接收三個輸入訊號,而這三個輸入訊號包括前一電路級(即第N-1個電路級)中之第一移位暫存器所輸出之掃描訊號S1[N-1]、下一電路級(即第N+1個電路級)中之第一移位暫存器所輸出之掃描訊號S1[N+1]與時脈訊號Bi。此例之輸入單元336包括有電晶體336-1與336-2,且電晶體336-1與336-2皆以P型電晶體來實現。電晶體336-1具有控制端、第一端與第二端,且電晶體336-1之控制端用以接收掃描訊號S1[N-1],電晶體336-1之第一端用以接收時脈訊號Bi,而電晶體336-1之第二端係電性連接電晶體332之控制端。電晶體336-2亦具有控制端、第一端與第二端,且電晶體336-2之控制端用以接收掃描訊號S1[N+1],電晶體336-2之第一端係電性連接電晶體336-1的第一端,而電晶體336-2之第二端亦電性連接電晶體332之控制端。
此外,此例之電路單元338係接收二個控制訊號,而這二個控制訊號包括時脈訊號CK與參考電位VGL(即閘極訊號之低準位)。此電路單元338包括有電晶體338-1~338-4與電容338-5~338-6,且電晶體338-1~338-4皆以P型電晶體來實現。電容338-5的其中一端係電性連接時脈訊號CK。電容338-6的其中一端係電性連接電晶體332的第二端。電晶體338-1具有控制端、第一端與第二端,且電晶體338-1之控制端係電性連接電晶體332之控制端,電晶體338-1之第一端係電性連接電容338-5之另一端,而電晶體338-1之第二端係電性連接前述之參考電位REF。在此例中,參考電位REF係以閘極訊號之高準位VGH來實現。電晶體338-2係具有控制端、第一端與第二端,且電晶體338-2之控制端係電性連接電容338-5之另一端,而電晶體338-2之第一端係用以
接收參考電位VGL。電晶體338-3係具有控制端、第一端與第二端,且電晶體338-3之控制端係電性連接電晶體332之控制端,電晶體338-3之第一端係電性連接電晶體338-2之第二端,而電晶體338-3之第二端係電性連接參考電位REF。電晶體338-4亦具有控制端、第一端與第二端,且電晶體338-4之控制端係電性連接電晶體334之控制端與電晶體338-3之第一端,電晶體338-4之第一端係電性連接電晶體332之控制端與電容338-6之另一端,而電晶體338-4之第二端係電性連接參考電位REF。
另外,此例之輸入單元346係包括有電晶體346-1,且電晶體346-1係以P型電晶體來實現。電晶體346-1具有控制端、第一端與第二端,且電晶體346-1之控制端係電性連接電晶體332之第一端與時脈訊號CK,電晶體346-1之第一端係電性連接電晶體332之第二端以接收掃描訊號S1[N],而電晶體346-1之第二端係電性連接電晶體342之控制端。
至於電路單元348,其電路架構與電路單元338的電路架構相同,並同樣用以接收二個控制訊號,而這二個控制訊號包括時脈訊號CK之反相訊號XCK與參考電位VGL。此電路單元348包括有電晶體348-1~348-4與電容348-5~348-6,且電晶體348-1~348-4皆以P型電晶體來實現。電容348-5的其中一端係電性連接時脈訊號CK之反相訊號XCK。電容348-6的其中一端係電性連接電晶體342的第二端。電晶體348-1具有控制端、第一端與第二端,且電晶體348-1之控制端係電性連接電晶體342之控制端,電晶體348-1之第一端係電性連接電容348-5之另一端,而電晶體348-1之第二端係電性連接參考電位REF。電晶體348-2係具有控制端、第一端與第二端,且電晶體348-2之控制端係電性連接電
容348-5之另一端,而電晶體348-2之第一端係用以接收參考電位VGL。電晶體348-3係具有控制端、第一端與第二端,且電晶體348-3之控制端係電性連接電晶體342之控制端,電晶體348-3之第一端係電性連接電晶體348-2之第二端,而電晶體348-3之第二端係電性連接參考電位REF。電晶體348-4亦具有控制端、第一端與第二端,且電晶體348-4之控制端係電性連接電晶體344之控制端與電晶體348-3之第一端,電晶體348-4之第一端係電性連接電晶體342之控制端與電容348-6之另一端,而電晶體348-4之第二端係電性連接參考電位REF。
圖5係繪示致能訊號產生電路350的其中一種實現方式。在圖5中,標示與圖3中之標示相同者表示為相同的訊號,而標示與圖4中之標示相同者亦表示為相同的訊號。請參照圖5,此例之致能訊號產生電路350包括有電晶體350-1~350-6,且電晶體350-1~350-6皆以P型電晶體來實現。電晶體350-1係具有控制端、第一端與第二端,且電晶體350-1之控制端係電性連接電晶體334之控制端(其傳送的訊號以V12來表示),而電晶體350-1之第一端係用以電性連接參考電位VGL。電晶體350-2亦具有控制端、第一端與第二端,且電晶體350-2之控制端係電性連接電晶體344之控制端(其傳送的訊號以V22來表示),電晶體350-2之第一端係電性連接電晶體350-1之第二端,而電晶體350-2之第二端係用以輸出致能訊號EM[N]。
電晶體350-3係具有控制端、第一端與第二端,且電晶體350-3之控制端係電性連接電晶體344之控制端(其傳送的訊號以V22來表示),而電晶體350-3之第一端係電性連接電晶體350-1之第一端與參考電位VGL。電晶體350-4亦具有控制端、第一端與第二端,且電晶體350-4之控制端係
電性連接電晶體334之控制端(其傳送的訊號以V12來表示),電晶體350-4之第一端係電性連接電晶體350-3之第二端,而電晶體350-4之第二端係電性連接電晶體350-2之第二端。電晶體350-5係具有控制端、第一端與第二端,且電晶體350-5之控制端係電性連接電晶體332之控制端(其傳送的訊號以V11來表示),而電晶體350-5之第一端係電性連接電晶體350-2之第二端。電晶體350-6亦具有控制端、第一端與第二端,且電晶體350-6之控制端係電性連接電晶體342之控制端(其傳送的訊號以V21來表示),電晶體350-6之第一端係電性連接電晶體350-4之第二端,而電晶體350-6之第二端係電性連接電晶體350-5之第二端與參考電位REF。在此例中,參考電位REF亦以閘極訊號之高準位VGH來實現。值得一提的是,由於電晶體350-3與350-4係與電晶體350-1與350-2對稱地配置,且功能也相同,因此使用者亦可選擇僅採用電晶體350-3與350-4,或僅採用電晶體350-1與350-2。以圖4與圖5所示之實現方式來看,每一電路級僅採用21個電晶體。
圖6係繪示圖4與圖5中之主要訊號的時序關係。在圖6中,標示與圖4中之標示相同者表示為相同訊號,而標示與圖5中之標示相同者亦表示為相同訊號。而如前面所述,致能訊號EM[N]的致能期間係涵蓋電晶體334之控制端上的訊號V12的致能期間與電晶體344之控制端上的訊號V22的致能期間。在此,所謂的致能期間,是指訊號由平常保持的電位轉換至其他電位的期間。於P型電晶體中,且以致能訊號EM[N]、訊號V12與訊號V22為例,就是指這三個訊號由平常保持的低電位(low)轉換為高電位(high)的期間。值得一提的是,透過訊號V11與V12來做邏輯控制,所產生之致能訊號EM[N]的致能期間就可以較長。以圖6與圖2所示的致能訊號EM[N]與EM來比較,致能訊號EM[N]的致能期
間是致能訊號EM的二倍。因此,採用致能訊號EM[N]可讓開啟電晶體的效果較佳,同時又能兼顧電路的尺寸。此外,由圖6亦可知,致能訊號EM[N]的致能期間為掃描訊號S1[N]與S2[N]這二者之致能期間的聯集的二倍。反之,於N型電晶體中,致能期間則為致能訊號EM[N]、訊號V12與訊號V22由平常保持的高電位(high)轉換為低電位(low)的期間。
圖7係繪示輸入單元336、電路單元338與電路單元348的另一種實現方式。在圖7中,標示與圖3中之標示相同者表示為相同的物件或訊號,而標示與圖4中之標示相同者亦表示為相同的物件或訊號。請參照圖7,在此例中,輸入單元336係接收四個輸入訊號,而這四個輸入訊號包括前一電路級(即第N-1個電路級)中之第一移位暫存器所輸出之掃描訊號S1[N-1]、下一電路級(即第N+1個電路級)中之第一移位暫存器所輸出之掃描訊號S1[N+1]、時脈訊號Bi與時脈訊號Bi之反相訊號XBi。此輸入單元336包括有電晶體336-3與336-4,且電晶體336-3與336-4皆以P型電晶體來實現。電晶體336-3具有控制端、第一端與第二端,且電晶體336-3之控制端用以接收掃描訊號S1[N-1],電晶體336-3之第一端用以接收時脈訊號Bi,而電晶體336-3之第二端係電性連接電晶體332之控制端。電晶體336-4亦具有控制端、第一端與第二端,且電晶體336-4之控制端係用以接收掃描訊號S1[N+1],電晶體336-4之第一端係電性連接電晶體332之控制端,而電晶體336-4之第二端係用以接收時脈訊號Bi之反相訊號XBi。
此外,此例之電路單元338係接收一個控制訊號,而這個控制訊號係以參考電位VGL來實現。此電路單元338包括有電晶體338-7~338-12與電容338-13,且電晶體338-7~338-12皆以P型電晶體來實現。電容338-13係電性連
接於電晶體332之控制端與電晶體332之第二端之間。電晶體338-7具有控制端、第一端與第二端,且電晶體338-7之控制端與電晶體338-7之第一端皆電性連接參考電位VGL。電晶體338-8具有控制端、第一端與第二端,且電晶體338-8之控制端係電性連接電晶體332之控制端,電晶體338-8之第一端係電性連接電晶體338-7之第二端,而電晶體338-8之第二端係電性連接參考電位REF。在此例中,參考電位REF亦以閘極訊號之高準位VGH來實現。
電晶體338-9具有控制端、第一端與第二端,且電晶體338-9之控制端係電性連接電晶體338-7之第二端,電晶體338-9之第一端係電性連接參考電位VGL,電晶體338-9之第二端係電性連接電晶體334之控制端。電晶體338-10具有控制端、第一端與第二端,且電晶體338-10之控制端係電性連接電晶體332之控制端,電晶體338-10之第一端係電性連接電晶體338-9之第二端,而電晶體338-10之第二端係電性連接參考電位REF。電晶體338-11具有控制端、第一端與第二端,且電晶體338-11之控制端係電性連接電晶體338-9之第二端與電晶體334之控制端,而電晶體338-11之第一端係電性連接電晶體332之控制端。電晶體338-12亦具有控制端、第一端與第二端,且電晶體338-12之控制端係電性連接電晶體338-11之控制端,電晶體338-12之第一端係電性連接電晶體338-11之第二端,而電晶體338-12之第二端係電性連接參考電位REF。
另外,此例之輸入單元346亦同樣以電晶體346-1來實現,其電性連接方式已呈現在圖4中,在此便不再贅述。至於電路單元348,其電路架構與電路單元338的電路架構相同,並同樣用以接收一個控制訊號,而這個控制訊號係同樣以參考電位VGL來實現。此電路單元348包括有電晶體
348-7~348-12與電容348-13,且電晶體348-7~348-12皆以P型電晶體來實現。電容348-13係電性連接於電晶體342之控制端與電晶體342之第二端之間。電晶體348-7具有控制端、第一端與第二端,且電晶體348-7之控制端與電晶體348-7之第一端皆電性連接參考電位VGL。電晶體348-8具有控制端、第一端與第二端,且電晶體348-8之控制端係電性連接電晶體342之控制端,電晶體348-8之第一端係電性連接電晶體348-7之第二端,而電晶體348-8之第二端係電性連接參考電位REF。在此例中,參考電位REF亦以閘極訊號之高準位VGH來實現。
電晶體348-9具有控制端、第一端與第二端,且電晶體348-9之控制端係電性連接電晶體348-7之第二端,電晶體348-9之第一端係電性連接參考電位VGL,電晶體348-9之第二端係電性連接電晶體344之控制端。電晶體348-10具有控制端、第一端與第二端,且電晶體348-10之控制端係電性連接電晶體342之控制端,電晶體348-10之第一端係電性連接電晶體348-9之第二端,而電晶體348-10之第二端係電性連接參考電位REF。電晶體348-11具有控制端、第一端與第二端,且電晶體348-11之控制端係電性連接電晶體348-9之第二端與電晶體344之控制端,而電晶體348-11之第一端係電性連接電晶體342之控制端。電晶體348-12亦具有控制端、第一端與第二端,且電晶體348-12之控制端係電性連接電晶體348-11之控制端,電晶體348-12之第一端係電性連接電晶體348-11之第二端,而電晶體348-12之第二端係電性連接參考電位REF。以圖7與圖5所示的實現方式來看,每一電路級僅採用25個電晶體。
值得一提的是,第一移位暫存器330之輸入單元336並非只有圖4與圖7所示的這二種實現方式,事實上,此
輸入單元336還可以有其他的實現方式,以下將再列舉三個實施方式來舉例說明。圖8~圖10係繪示輸入單元336的另外三種不同的實現方式。在這三個圖式中,標示與圖3中之標示相同者表示為相同物件或訊號,而標示與圖4中之標示相同者表示為相同物件或訊號。
請先參照圖8,如圖8所示,此例之輸入單元336係接收二個輸入訊號,且這二個輸入訊號包括時脈訊號CK與前一電路級(即第N-1個電路級)中之第一移位暫存器所輸出之掃描訊號S1[N-1]。此輸入單元336係包括有電晶體336-5,且此電晶體336-5係採用P型電晶體來實現。電晶體336-5具有控制端、第一端與第二端,且電晶體336-5之控制端係用以接收時脈訊號CK,電晶體336-5的第一端係用以接收掃描訊號S1[N-1],而電晶體336-5的第二端係電性連接電晶體332之控制端。
請參照圖9,如圖9所示,此例之輸入單元336係接收一個輸入訊號,且此輸入訊號係前一電路級(即第N-1個電路級)中之第一移位暫存器所輸出之掃描訊號S1[N-1]。輸入單元336係包括有電晶體336-6,且此電晶體336-6係採用P型電晶體來實現。電晶體336-6具有控制端、第一端與第二端,且電晶體336-6之控制端與第一端係互相電性連接,電晶體336-6的第一端係用以接收掃描訊號S1[N-1],而電晶體336-6的第二端係電性連接電晶體332之控制端。
請參照圖10,如圖10所示,此例之輸入單元336係接收二個輸入訊號,且這二個輸入訊號包括參考電位VGL與前一電路級(即第N-1個電路級)中之第一移位暫存器所輸出之掃描訊號S1[N-1]。此輸入單元336係包括有電晶體336-7,且此電晶體336-7係採用P型電晶體來實現。電晶體336-7具有控制端、第一端與第二端,且電晶體336-7之第一
端係電性連接參考電位VGL,電晶體336-7的控制端係用以接收掃描訊號S1[N-1],而電晶體336-7的第二端係電性連接電晶體332之控制端。
儘管在前述各實施例中,每個電路級320僅包括有第一移位暫存器330與第二移位暫存器340,然而在其他實施例中,每個電路級也可以是包括有三個以上的移位暫存器,以圖11來舉例說明之。
圖11係用以說明一電路級包括有三個以上的移位暫存器的實現方式。如圖11所示,此電路級1120包括有第一移位暫存器1130、第二移位暫存器1140、第三移位暫存器1150、第四移位暫存器1160...等多個移位暫存器,並包括有致能訊號產生電路1210。第一移位暫存器1130同樣用以接收時脈訊號CK及至少一輸入訊號(如標示IN1~INk所示),並將用以產生掃描訊號S1[N]之二個電晶體之控制端上的訊號V11與V12傳送至致能訊號產生電路1210。第二移位暫存器1140用以接收時脈訊號CK之反相訊號XCK及掃描訊號S1[N],並將用以產生掃描訊號S2[N]之二個電晶體之控制端上的訊號V21與V22傳送至致能訊號產生電路1210。第三移位暫存器1150用以接收時脈訊號CK及掃描訊號S2[N],並將用以產生掃描訊號S3[N]之二個電晶體之控制端上的訊號V31與V32傳送至致能訊號產生電路1210。第四移位暫存器1160用以接收時脈訊號CK之反相訊號XCK及掃描訊號S3[N],並將用以產生掃描訊號S4[N]之二個電晶體之控制端上的訊號V41與V42傳送至致能訊號產生電路1210。至於致能訊號產生電路1210,其用以依據各移位暫存器傳送來之訊號而產生致能訊號EM[N]。
圖12係繪示一電路級包括有三個移位暫存器時之致能訊號產生電路的實現方式。請參照圖12,此致能訊號
產生電路1250包括有電晶體1250-1~1250-6,且電晶體1250-1~1250-6皆採用P型電晶體來實現。在此圖中,標示VGL係表示參考電位(即閘極訊號之低準位),標示EM[N]係表示致能訊號,而標示REF係表示參考電位。在此例中,參考電位REF係以閘極訊號之高準位VGH來實現。此外,在此圖中,標示V12、V22與V32係分別表示三個移位暫存器中用以輸出掃描訊號,且電性連接於移位暫存器之輸出端與參考電位REF之間的電晶體的控制端上的訊號,而標示V11、V21與V31係分別表示三個移位暫存器中用以輸出掃描訊號,且電性連接於移位暫存器之輸出端與時脈訊號(或電性連接於移位暫存器之輸出端與時脈訊號之反相訊號)之間的電晶體的控制端上的訊號。
綜上所述,本發明係採用二個幾乎相同的移位暫存器與一個致能訊號產生電路來建構移位暫存電路中的每一電路級。由於每一電路級之致能訊號產生電路所需採用的電晶體數目與每一移位暫存器中之輸入單元與電路單元所需採用的電晶體數目皆不多,使得每一電路級在同樣提供一掃描訊號S1、一掃描訊號S2與一致能訊號EM的情況下只需採用二十幾個電晶體,因此每一電路級之電路設計相對簡單,電路尺寸相對小,成本也相對低。
310‧‧‧移位暫存電路
320‧‧‧電路級
330‧‧‧第一移位暫存器
332、334、342、344‧‧‧電晶體
336、346‧‧‧輸入單元
338、348‧‧‧電路單元
340‧‧‧第二移位暫存器
350‧‧‧致能訊號產生電路
410‧‧‧有機發光二極體顯示面板
412‧‧‧有機發光二極體畫素
CA1~CAr、CB1~CBj‧‧‧控制訊號
CK‧‧‧時脈訊號
EM[N]‧‧‧致能訊號
IN1~INk‧‧‧輸入訊號
REF‧‧‧參考電位
S1[N]、S2[N]‧‧‧掃描訊號
V11、V12、V21、V22‧‧‧電晶體之控制端上的訊號
XCK‧‧‧時脈訊號CK之反相訊號
Claims (14)
- 一種移位暫存電路,適於驅動一有機發光二極體顯示面板,該移位暫存電路包括有多個串接的電路級,每一電路級包括:一第一移位暫存器,包括:一第一電晶體,具有一第一控制端、一第一端與一第二端,該第一端用以接收一第一時脈訊號,而該第二端電性連接該有機發光二極體顯示面板中之一有機發光二極體畫素,並用以做為該第一移位暫存器之輸出端;一第二電晶體,具有一第二控制端、一第三端與一第四端,該第三端電性連接該第一電晶體之該第二端,該第四端用以電性連接一第一參考電位;一第一輸入單元,電性連接前一級電路級與該第一控制端,用以接收至少一輸入訊號,並據以對該第一控制端充電,以進一步控制該第一電晶體的導通狀態而自該第二端輸出一第一掃描訊號至該機發光二極體畫素,其中該第一輸入單元所接收之輸入訊號包括前一電路級中之該第一移位暫存器所輸出之一第二掃描訊號;以及一第一電路單元,電性連接該第一控制端、該第二控制端與該第一參考電位,用以依據至少一控制訊號而將該第一控制端與該第二控制端電性連接至該第一參考電位;一第二移位暫存器,包括:一第三電晶體,具有一第三控制端、一第五端與一第六端,該第五端用以接收該第一時脈訊號之反相訊號,而該第六端電性連接該有機發光二極體畫素,並用以做為該第二移位暫存器之輸出端; 一第四電晶體,具有一第四控制端、一第七端與一第八端,該第七端電性連接該第三電晶體之該第六端,該第八端用以電性連接該第一參考電位;一第二輸入單元,用以接收該第一時脈訊號與該第一掃描訊號,並據以對該第三控制端充電,以進一步控制該第三電晶體的導通狀態而自該第六端輸出一第三掃描訊號至該機發光二極體畫素;以及一第二電路單元,電性連接該第三控制端、該第四控制端與該第一參考電位,用以依據至少一控制訊號而將該第三控制端與該第四控制端電性連接至該第一參考電位;以及一致能訊號產生電路,電性連接該有機發光二極體畫素、該第一控制端、該第二控制端、該第三控制端與該第四控制端,並用以依據該第一控制端上之訊號、該第二控制端上之訊號、該第三控制端上之訊號與該第四控制端上之訊號而產生一致能訊號至該有機發光二極體畫素,其中該致能訊號的致能期間涵蓋該第二控制端上之訊號的致能期間與該第四控制端上之訊號的致能期間。
- 如申請專利範圍第1項所述之移位暫存電路,其中該致能訊號產生電路包括:一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端電性連接該第二控制端與該第四控制端的其中之一,該第九端用以電性連接一第二參考電位;一第六電晶體,具有一第六控制端、一第十一端與一第十二端,該第六控制端電性連接該第二控制端與該第四控制端的其中另一,該第十一端電性連接該第十端,該第十二端用以輸出該致能訊號; 一第七電晶體,具有一第七控制端、一第十三端與一第十四端,該第七控制端電性連接該第一控制端與該第三控制端的其中之一,該第十三端電性連接該第十二端;以及一第八電晶體,具有一第八控制端、一第十五端與一第十六端,該第八控制端電性連接該第一控制端與該第三控制端的其中另一,該第十五端電性連接該第十三端,該第十六端電性連接該第十四端與該第一參考電位。
- 如申請專利範圍第2項所述之移位暫存電路,其中該致能訊號產生電路更包括:一第九電晶體,具有一第九控制端、一第十七端與一第十八端,該第九控制端電性連接該第二控制端與該第四控制端的其中之一,該第十七端電性連接該第九端與該第二參考電位;以及一第十電晶體,具有一第十控制端、一第十九端與一第二十端,該第十控制端電性連接該第二控制端與該第四控制端的其中另一,該第十九端電性連接該第十八端,而該第二十端電性連接該第十二端。
- 如申請專利範圍第1項所述之移位暫存電路,其中該第一輸入單元係接收三個輸入訊號,該三個輸入訊號包括前一電路級中之該第一移位暫存器所輸出之該第二掃描訊號、下一電路級中之該第一移位暫存器所輸出之一第四掃描訊號與一第二時脈訊號,且該第一輸入單元包括:一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端用以接收該第二掃描訊號,該第九端用以接收該第二時脈訊號,而該第十端係電性連接該第一控制端;以及 一第六電晶體,具有一第六控制端、一第十一端與一第十二端,該第六控制端用以接收該第四掃描訊號,該第十一端電性連接該第九端與該第二時脈訊號,而該第十二端電性連接該第一控制端。
- 如申請專利範圍第1項所述之移位暫存電路,其中該第一輸入單元係接收四個輸入訊號,該四個輸入訊號包括前一電路級中之該第一移位暫存器所輸出之該第二掃描訊號、下一電路級中之該第一移位暫存器所輸出之一第四掃描訊號、一第二時脈訊號與該第二時脈訊號之反相訊號,且該第一輸入單元包括:一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端用以接收該第二掃描訊號,該第九端用以接收該第二時脈訊號,該第十端係電性連接該第一控制端;以及一第六電晶體,具有一第六控制端、一第十一端與一第十二端,該第六控制端用以接收該第四掃描訊號,該第十一端係電性連接該第一控制端,而該第十二端用以接收該第二時脈訊號之反相訊號。
- 如申請專利範圍第1項所述之移位暫存電路,其中該第一輸入單元係接收二個輸入訊號,該二個輸入訊號包括該第一時脈訊號與前一電路級中之該第一移位暫存器所輸出之該第二掃描訊號,且該第一輸入單元包括:一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端用以接收該第一時脈訊號,該第九端用以接收該第二掃描訊號,而該第十端係電性連接該第一控制端。
- 如申請專利範圍第1項所述之移位暫存電路,其中該第一輸入單元係接收一個輸入訊號,該輸入訊號係前一電路級中之該第一移位暫存器所輸出之該第二掃描訊號,且該第一輸入單元包括:一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端係電性連接該第九端,該第九端係用以接收該第二掃描訊號,而該第十端係電性連接該第一控制端。
- 如申請專利範圍第1項所述之移位暫存電路,其中該第一輸入單元係接收二個輸入訊號,該二個輸入訊號包括一第二參考電位與前一電路級中之該第一移位暫存器所輸出之該第二掃描訊號,且該第一輸入單元包括:一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端用以接收該第二掃描訊號,該第九端用以接收該第二參考電位,而該第十端係電性連接該第一控制端。
- 如申請專利範圍第1項所述之移位暫存電路,其中該第二輸入單元包括:一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端係電性連接該第一端與該第一時脈訊號,該第九端係電性連接該第二端以接收該第一掃描訊號,而該第十端係電性連接該第三控制端。
- 如申請專利範圍第1項所述之移位暫存電路,其中該第一電路單元係接收二個控制訊號,該二個控制訊號包括該第一時脈訊號與一第二參考電位,且該第一電路單元包括:一第一電容,其一端係電性連接該第一時脈訊號;一第二電容,其一端電性連接該第二端; 一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端電性連接該第一控制端,該第九端電性連接該第一電容之另一端,而該第十端係電性連接該第一參考電位;一第六電晶體,具有一第六控制端、一第十一端與一第十二端,該第六控制端係電性連接該第一電容之另一端,該第十一端係用以接收該第二參考電位;一第七電晶體,具有一第七控制端、一第十三端與一第十四端,該第七控制端係電性連接該第一控制端,該第十三端係電性連接該第十二端,而該第十四端係電性連接該第一參考電位;以及一第八電晶體,具有一第八控制端、一第十五端與一第十六端,該第八控制端電性連接該第二控制端與該第十三端,該第十五端係電性連接該第一控制端與該第二電容之另一端,而該第十六端係電性連接該第一參考電位。
- 如申請專利範圍第1項所述之移位暫存電路,其中該第二電路單元係接收二個控制訊號,該二個控制訊號包括該第一時脈訊號之反相訊號與一第二參考電位,且該第二電路單元包括:一第一電容,其一端係電性連接該第一時脈訊號之反相訊號;一第二電容,其一端電性連接該第六端;一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端電性連接該第三控制端,該第九端電性連接該第一電容之另一端,而該第十端係電性連接該第一參考電位;一第六電晶體,具有一第六控制端、一第十一端與一第 十二端,該第六控制端係電性連接該第一電容之另一端,該第十一端係用以接收該第二參考電位;一第七電晶體,具有一第七控制端、一第十三端與一第十四端,該第七控制端係電性連接該第三控制端,該第十三端係電性連接該第十二端,而該第十四端係電性連接該第一參考電位;以及一第八電晶體,具有一第八控制端、一第十五端與一第十六端,該第八控制端電性連接該第四控制端與該第十三端,該第十五端係電性連接該第三控制端與該第二電容之另一端,而該第十六端係電性連接該第一參考電位。
- 如申請專利範圍第1項所述之移位暫存電路,其中該第一電路單元係接收一個控制訊號,該控制訊號係為一第二參考電位,且該第一電路單元包括:一電容,其電性連接於該第一控制端與該第二端之間;一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端與該第九端皆電性連接該第二參考電位;一第六電晶體,具有一第六控制端、一第十一端與一第十二端,該第六控制端係電性連接該第一控制端,該第十一端係電性連接該第十端,而該第十二端係電性連接該第一參考電位;一第七電晶體,具有一第七控制端、一第十三端與一第十四端,該第七控制端係電性連接該第十端,該第十三端係電性連接該第二參考電位;一第八電晶體,具有一第八控制端、一第十五端與一第十六端,該第八控制端電性連接該第一控制端,該第十五端係電性連接該第十四端,而該第十六端係電性連接該第一參考電位; 一第九電晶體,具有一第九控制端、一第十七端與一第十八端,該第九控制端係電性連接該第十四端與該第二控制端,該第十七端係電性連接該第一控制端;以及一第十電晶體,具有一第十控制端、一第十九端與一第二十端,該第十控制端係電性連接該第九控制端,該第十九端係電性連接該第十八端,而該第二十端係電性連接該第一參考電位。
- 如申請專利範圍第1項所述之移位暫存電路,其中該第二電路單元係接收一個控制訊號,該控制訊號係為一第二參考電位,且該第二電路單元包括:一電容,其電性連接於該第三控制端與該第六端之間;一第五電晶體,具有一第五控制端、一第九端與一第十端,該第五控制端與該第九端皆電性連接該第二參考電位;一第六電晶體,具有一第六控制端、一第十一端與一第十二端,該第六控制端係電性連接該第三控制端,該第十一端係電性連接該第十端,而該第十二端係電性連接該第一參考電位;一第七電晶體,具有一第七控制端、一第十三端與一第十四端,該第七控制端係電性連接該第十端,該第十三端係電性連接該第二參考電位;一第八電晶體,具有一第八控制端、一第十五端與一第十六端,該第八控制端電性連接該第三控制端,該第十五端係電性連接該第十四端,而該第十六端係電性連接該第一參考電位;一第九電晶體,具有一第九控制端、一第十七端與一第十八端,該第九控制端係電性連接該第十四端與該第四控制端,該第十七端係電性連接該第三控制端;以及 一第十電晶體,具有一第十控制端、一第十九端與一第二十端,該第十控制端係電性連接該第九控制端,該第十九端係電性連接該第十八端,而該第二十端係電性連接該第一參考電位。
- 如申請專利範圍第1項所述之移位暫存電路,其中該致能訊號的致能期間為該第一掃描訊號與該第三掃描訊號二者之致能期間的聯集的二倍。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102125790A TWI497473B (zh) | 2013-07-18 | 2013-07-18 | 移位暫存電路 |
CN201310425304.8A CN103456269B (zh) | 2013-07-18 | 2013-09-17 | 移位寄存电路 |
US14/280,953 US9236008B2 (en) | 2013-07-18 | 2014-05-19 | Shift register circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102125790A TWI497473B (zh) | 2013-07-18 | 2013-07-18 | 移位暫存電路 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201505010A TW201505010A (zh) | 2015-02-01 |
TWI497473B true TWI497473B (zh) | 2015-08-21 |
Family
ID=49738578
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW102125790A TWI497473B (zh) | 2013-07-18 | 2013-07-18 | 移位暫存電路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9236008B2 (zh) |
CN (1) | CN103456269B (zh) |
TW (1) | TWI497473B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105551422A (zh) * | 2016-03-03 | 2016-05-04 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路及显示面板 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150016706A (ko) * | 2013-08-05 | 2015-02-13 | 삼성디스플레이 주식회사 | 스테이지 회로 및 이를 이용한 유기전계발광 표시장치 |
KR102061256B1 (ko) * | 2013-08-29 | 2020-01-03 | 삼성디스플레이 주식회사 | 스테이지 회로 및 이를 이용한 유기전계발광 표시장치 |
CN104269145B (zh) * | 2014-09-05 | 2016-07-06 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路及显示装置 |
CN105702295B (zh) * | 2016-01-15 | 2019-06-14 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示面板及显示装置 |
TWI578298B (zh) * | 2016-04-29 | 2017-04-11 | 友達光電股份有限公司 | 訊號產生電路及其方法 |
CN106297672B (zh) * | 2016-10-28 | 2017-08-29 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法和显示设备 |
CN111312136B (zh) * | 2018-12-12 | 2022-01-14 | 京东方科技集团股份有限公司 | 移位寄存器单元、扫描驱动电路、驱动方法和显示装置 |
CN111341250B (zh) | 2019-03-07 | 2021-05-14 | 友达光电股份有限公司 | 移位寄存器与电子装置 |
EP3956006A4 (en) | 2019-04-17 | 2023-08-16 | Bard Access Systems, Inc. | STRONG CATHETER FIXATION DEVICE INCLUDING EXTENDED ANCHOR PAD AND RELEASE LINER TIGHTENING ACCESSORIES |
TWI740596B (zh) * | 2019-11-22 | 2021-09-21 | 友達光電股份有限公司 | 移位暫存器與電子裝置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201228232A (en) * | 2010-12-16 | 2012-07-01 | Au Optronics Corp | Shift register circuit |
TW201301289A (zh) * | 2011-06-29 | 2013-01-01 | Au Optronics Corp | 移位暫存器電路 |
TWI381640B (zh) * | 2009-07-14 | 2013-01-01 | Au Optronics Corp | 具雙向傳輸機制之移位暫存器電路 |
TWI397259B (zh) * | 2010-05-10 | 2013-05-21 | Au Optronics Corp | 移位暫存器電路 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3147973B2 (ja) * | 1992-03-09 | 2001-03-19 | 株式会社 沖マイクロデザイン | 駆動回路 |
DE602005010936D1 (de) | 2004-05-25 | 2008-12-24 | Samsung Sdi Co Ltd | Zeilenabtasttreiber für eine OLED-Anzeige |
KR100583519B1 (ko) | 2004-10-28 | 2006-05-25 | 삼성에스디아이 주식회사 | 주사 구동부 및 그를 이용한 발광표시장치 |
KR100599657B1 (ko) | 2005-01-05 | 2006-07-12 | 삼성에스디아이 주식회사 | 표시 장치 및 그 구동 방법 |
KR100759688B1 (ko) | 2006-04-07 | 2007-09-17 | 삼성에스디아이 주식회사 | 원장단위 검사가 가능한 유기전계발광 표시장치 및모기판과 그 검사방법 |
CN102509537B (zh) * | 2009-07-22 | 2013-07-10 | 友达光电股份有限公司 | 显示装置的移位寄存器 |
CN102044206B (zh) * | 2009-10-15 | 2014-04-02 | 瀚宇彩晶股份有限公司 | 用于显示面板的移位缓存器 |
KR101056434B1 (ko) * | 2010-02-05 | 2011-08-11 | 삼성모바일디스플레이주식회사 | 표시 장치 및 그 구동 방법 |
KR101768667B1 (ko) * | 2010-08-25 | 2017-08-31 | 삼성디스플레이 주식회사 | 주사 구동 장치, 발광 구동 장치 및 그 구동 방법 |
KR101739575B1 (ko) * | 2010-09-28 | 2017-05-25 | 삼성디스플레이 주식회사 | 주사 구동 장치 및 그 구동 방법 |
KR101839953B1 (ko) * | 2011-01-21 | 2018-03-20 | 삼성디스플레이 주식회사 | 구동 장치 및 이를 이용한 표시 장치 |
CN102760495B (zh) * | 2011-04-25 | 2015-07-08 | 群创光电股份有限公司 | 影像显示系统、移位寄存器与移位寄存器控制方法 |
JP2013084333A (ja) * | 2011-09-28 | 2013-05-09 | Semiconductor Energy Lab Co Ltd | シフトレジスタ回路 |
CN102646384B (zh) * | 2011-09-28 | 2014-10-22 | 京东方科技集团股份有限公司 | 移位寄存器单元、移位寄存器、阵列基板及显示装置 |
TWI480882B (zh) * | 2012-09-04 | 2015-04-11 | Au Optronics Corp | 移位暫存器及其驅動方法 |
TWI494905B (zh) * | 2013-07-01 | 2015-08-01 | Au Optronics Corp | 有機發光二極體面板 |
-
2013
- 2013-07-18 TW TW102125790A patent/TWI497473B/zh active
- 2013-09-17 CN CN201310425304.8A patent/CN103456269B/zh active Active
-
2014
- 2014-05-19 US US14/280,953 patent/US9236008B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI381640B (zh) * | 2009-07-14 | 2013-01-01 | Au Optronics Corp | 具雙向傳輸機制之移位暫存器電路 |
TWI397259B (zh) * | 2010-05-10 | 2013-05-21 | Au Optronics Corp | 移位暫存器電路 |
TW201228232A (en) * | 2010-12-16 | 2012-07-01 | Au Optronics Corp | Shift register circuit |
TW201301289A (zh) * | 2011-06-29 | 2013-01-01 | Au Optronics Corp | 移位暫存器電路 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105551422A (zh) * | 2016-03-03 | 2016-05-04 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路及显示面板 |
CN105551422B (zh) * | 2016-03-03 | 2018-03-23 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
TW201505010A (zh) | 2015-02-01 |
CN103456269A (zh) | 2013-12-18 |
CN103456269B (zh) | 2015-07-08 |
US20150022428A1 (en) | 2015-01-22 |
US9236008B2 (en) | 2016-01-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI497473B (zh) | 移位暫存電路 | |
US11568820B2 (en) | Display panel, display device, and drive method | |
USRE48358E1 (en) | Emission control driver and organic light emitting display device having the same | |
CN109509415B (zh) | 包括电平位移器的显示装置 | |
US20210201804A1 (en) | Electronic panel, display device, and driving method | |
US9812083B2 (en) | Display device | |
US12154482B2 (en) | Pixel circuit and display panel | |
US10885854B2 (en) | Gate drive circuit, control method thereof, and display device | |
CN105280130B (zh) | 扫描驱动器和使用扫描驱动器的有机发光显示设备 | |
CN102968952B (zh) | 扫描驱动器和利用该扫描驱动器的有机发光显示器件 | |
US9495920B2 (en) | Shift register unit, gate driving apparatus and display device | |
US20150348508A1 (en) | Gate driving circuit and display device including the same | |
TW201243853A (en) | Shift register circuit | |
JP2016126328A (ja) | 検出回路及び有機発光表示装置 | |
CN104751764A (zh) | 显示装置及其驱动方法 | |
CN107481662A (zh) | 显示面板及其像素的驱动方法 | |
TW202020838A (zh) | 有機發光二極體驅動裝置之感測電路及其驅動裝置 | |
US20170186376A1 (en) | Oled gate driving circuit structure | |
CN107086022B (zh) | 一种信号转换电路、显示面板及显示装置 | |
US9564889B2 (en) | Gate driving circuit and display device having the same | |
CN101751860B (zh) | 具像素数据自我保持机能的有机发光显示装置 | |
CN104978931B (zh) | 加载数据电压信号的装置及方法、显示面板、显示器 | |
KR20150135615A (ko) | 표시장치 및 그 구동방법 | |
KR20230009258A (ko) | 게이트 구동부 및 이를 이용한 표시 장치 | |
CN101707043B (zh) | 扫描信号产生电路 |