[go: up one dir, main page]

TWI441146B - 顯示面板驅動電路、顯示面板、與其驅動方法 - Google Patents

顯示面板驅動電路、顯示面板、與其驅動方法 Download PDF

Info

Publication number
TWI441146B
TWI441146B TW098135107A TW98135107A TWI441146B TW I441146 B TWI441146 B TW I441146B TW 098135107 A TW098135107 A TW 098135107A TW 98135107 A TW98135107 A TW 98135107A TW I441146 B TWI441146 B TW I441146B
Authority
TW
Taiwan
Prior art keywords
voltage
display panel
coupled
driving
module
Prior art date
Application number
TW098135107A
Other languages
English (en)
Other versions
TW201115544A (en
Inventor
Sheng Liang Hsieh
Chun Kuei Wen
Shih Chieh Kuo
Che Hsien Chen
Chao Ching Hsu
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW098135107A priority Critical patent/TWI441146B/zh
Priority to US12/779,054 priority patent/US8773418B2/en
Publication of TW201115544A publication Critical patent/TW201115544A/zh
Application granted granted Critical
Publication of TWI441146B publication Critical patent/TWI441146B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

顯示面板驅動電路、顯示面板、與其驅動方法
本發明係揭露一種顯示面板驅動電路、顯示面板、與相關驅動方法,尤指一種用來減輕水平串擾之顯示面板驅動電路、顯示面板、與相關驅動方法。
在一般的顯示面板中,常會使用到極性反轉的技術。請參閱第1圖,其為一顯示面板相關技術中用於解釋極性反轉的簡易示意圖。第1圖所示係為表示顯示面板上電晶體陣列的極性之示意圖,當顯示面板顯示每一電晶體對應之畫素時,顯示面板上的每一畫素都會依照一定的順序以不同的輸入電壓進行每一電晶體的極性變換,亦即正極性變換為負極性或負極性變換為正極性等。一般的極性反轉方式包含點反轉、行/列反轉等,皆是以顯示面板上的畫素陣列上的單一畫素為單位或以行/列的畫素為單位進行極性反轉。然而,由於顯示面板上傳輸給各電晶體的資料電壓會在顯示某些特殊畫面時對畫素電極之驅動電壓造成雜訊的干擾,並在顯示面板上產生了擾動(Blur)現象,因此影響到了顯示面板的顯示品質,此種現象並被稱為水平串擾(Horizontal Crosstalk)現象。
本發明係揭露一種顯示面板驅動電路。該顯示面板驅動電路係包含複數個串聯之畫素電極驅動模組及一電壓回授模組。該電壓回授模組係耦接於該複數個畫素電極驅動模組之一畫素電極驅動模組,以將至少一個回授電壓提供該畫素電極驅動模組。該至少一個回授電壓係為一顯示面板所提供,且該畫素電極驅動模組係根據被提供之該至少一個回授電壓來驅動一對應之畫素電極。
本發明係揭露一種驅動顯示面板以減輕水平串擾的方法。該方法包含將一顯示面板所提供之至少一個回授電壓提供給複數個串聯之畫素電極驅動模組之一畫素電極驅動模組;及該畫素電極驅動模組係根據該至少一個回授電壓中被提供之一回授電壓來驅動相對應之一畫素電極。
本發明係揭露一種顯示面板。該顯示面板包含一面板區及一顯示面板驅動電路。該顯示面板驅動電路係包含複數個串聯之畫素電極驅動模組及一電壓回授模組。該電壓回授模組係耦接於該複數個畫素電極驅動模組之一畫素電極驅動模組,以將至少一個回授電壓提供該畫素電極驅動模組。該至少一個回授電壓係為一顯示面板所提供,且該畫素電極驅動模組係根據被提供之該至少一個回授電壓來驅動一對應之畫素電極。
本發明係揭露一種顯示面板驅動電路、包含有該顯示面板驅動電路之一顯示面板、以及應用於該顯示面板驅動電路之驅動方法。本發明所揭露之顯示面板驅動電路主要係將經過顯示面板後之共同電壓回授至顯示面板之每一電晶體包含的畫素電極驅動模組,以使共同電壓中所包含之雜訊耦入畫素電極驅動模組所提供之驅動電壓後,該驅動電壓中由共同電壓耦合之雜訊可與面板端之雜訊接近於同步而減輕水平串擾現象。
請參閱第2圖及第3圖。第2圖為根據本發明之一第一實施例所揭露之一顯示面板驅動電路200的示意圖,第3圖為包含有第2圖所示之顯示面板驅動電路200之一顯示面板300的示意圖。第3圖所示之顯示面板300係包含第2圖所示之顯示面板驅動電路200與一面板區340。在面板區340上包含有複數條資料線(未繪示)、複數條掃瞄線(未繪示)和以陣列方式排列的複數個電晶體(未繪示),面板區340上係使用一共同電壓準位VCOMF,以作為判斷面板區340所包含之各畫素電極之驅動電壓差的一基準電位,亦即單一畫素電極之驅動電壓與共同電壓準位VCOMF之間的電位差即為實際驅動該畫素電極時所使用之電位差;面板區340上亦使用一共同電源ArrayCOM,用來當作面板區340上各畫素電極所使用之一共同電壓,當作面板區340所包含之一電晶體陣列用來儲存電壓時所需要之共同電壓準位。舉例來說,當上述驅動單一畫素電極之電位差係高於共同電源ArrayCOM時,其極性係為正,反之則為負。在共同電源ArrayCOM之電源提供給面板區340的途中,會把上述各畫素電極對應之接地電容帶來的雜訊耦合於一共同電壓FV。顯示面板驅動電路200係用來驅動面板區340上所包含之複數個電晶體及該複數個電晶體各自對應之畫素電極,因此在進行驅動的時候需要各自輸入一驅動電壓V1、V2、...、V8、...V15等。第2圖所示之顯示面板驅動電路200係接收面板區340上帶有雜訊之共同電壓FV,以使之後輸出驅動電壓V1、V2、...、V8、...V15至面板端340時,得以其所包含之雜訊與面板端340帶來之雜訊接近於同步而減輕水平串擾現象。
如第2圖所示,顯示面板驅動電路200係包含複數個串聯之畫素電極驅動模組P1、P2、P3、...、P8、...、P15,及一電壓回授模組250。複數個串聯之畫素電極驅動模組P1、P2、P3、...、P8、...、P15係由一電源AVDO提供其消耗電壓,電源AVDO可由顯示面板300提供或另外由一電路板(未繪示)提供。電壓回授模組250係耦接於該複數個畫素電極驅動模組之一畫素電極驅動模組,以將至少一個回授電壓提供該畫素電極驅動模組,例如提供給畫素電極驅動模組P1或P8等;其中該至少一個回授電壓可為上述之共同電壓FV1、FV2、或是一接地電壓等。複數個畫素電極驅動模組P1、P2、P3、...、P8、...、P15之每一畫素電極驅動模組較佳地包含一穩壓電容及一電阻,其中該穩壓電容之一第一端係耦接於該電阻之一第一端,且該穩壓電容之一第二端係耦接於電壓回授模組250,以接收該至少一個基準回授電壓;該穩壓電容的作用主要是用來以其充電後固定的電壓差來穩定對應之驅動電壓的電位。舉例來說,該穩壓電容可為第2圖所示之電容C12、C22、C32、...、C72、C82、...、C152,並各自用來穩定驅動電壓V1、V2、...、V15之電位。該電阻可為第2圖所示之電阻R1、R2、R3、...、R8、...、R15等。如第2圖所示,複數個畫素電極驅動模組P1、P2、P3、...、P15係各自提供驅動電壓V1、V2、...、V7、V8、...、V15等,以驅動各自在面板區340中對應之一畫素電極(未圖示)。請注意,顯示面板驅動電路200上另包含有一電阻R16,耦接於電阻R15之一端,用來當作驅動電壓V15維持一高於接地端之電位時產生電壓差的電阻。
電壓回授模組250係包含一第一開關SW1及一第二開關SW2。第一開關SW1之一第一端係接地,且第一開關SW1之一第二端係耦接於面板區340。第二開關SW2之一第一端係耦接於第一開關SW1之該第一端,且第二開關SW2之一第二端係耦接於面板區340,以接收共同電壓FV。
電壓回授模組250會根據顯示面板300在製程中不同的需求來決定使第一開關SW1及第二開關SW2其中之一導通,亦即使其閉路(Close-circuited),並使其他開關不導通,亦即使其餘開關開路(Open-circuited),以決定將接地端之電位或共同電壓FV其中之一透過電容C12、C22、...、C152等回授至驅動電壓V1、V2、...、V15,且在顯示面板300製造完畢後,第一開關SW1與第二開關SW2之狀態較佳地不會再被更動。當以燒錄在電路板上等非變動式方式導通第一開關SW1並使第二開關SW2不導通時,顯示面板驅動電路200即不接受被回授之共同電壓FV,因此與一般顯示面板驅動電路之狀況無異;而當使第一開關SW1不導通並導通第二開關SW2時,顯示面板驅動電路200係接受被回授之共同電壓FV;請注意,被回授之共同電壓FV中係耦合有上述共同電源ArrayCOM包含的雜訊。如此一來,當顯示面板驅動電路200產生驅動電壓V1、V2、...、V15並輸入於面板區340時,被耦合於各驅動電壓之雜訊得以與共同電壓FV包含之雜訊所同步而減輕水平串擾。
請參閱第4圖,其為第2圖中所示顯示面板200平衡雜訊時的概略示意圖。在第4圖中,第2圖所示之驅動電壓V1中出現的突波係為在面板端340上所耦合之雜訊而來,然而在引入了共同電壓FV中根據對應之穩壓電容C21所產生的電位FV_AC後,如第4圖所示,驅動電壓V1與電壓FV_AC之間的電位差在未產生雜訊的情況下係為△Vnormal,而在產生雜訊的情況下為電壓△Vcoupled,且電壓△Vnormal與△Vcoupled會相當接近,使得驅動電壓V1與電壓FV_AC之間的差即使在出現突波的情況下,仍然相當接近於固定值;如此一來,可以確保在發生雜訊的情況下將驅動電壓V1伴隨著電壓FV_AC一起輸入至面板區340時,面板區340上被驅動的畫素電極不會受到水平串擾的干擾。
請參閱第5圖及第6圖。第5圖為根據本發明之一第三實施例所揭露之顯示面板驅動電路200的示意圖,第6圖為包含有第5圖所示之顯示面板驅動電路200之顯示面板300的示意圖。第6圖所示之顯示面板300係包含第5圖所示之顯示面板驅動電路200與面板區340。第5、6圖所述之實施例與第2、3圖所述之實施例主要的差別在於顯示面板驅動電路200在第5圖較第2圖多使用了一個開關SW3,且面板區300在第6圖中係使用二個對應於其左右二側的共同電壓FV1、FV2。在面板區340上包含一第一共同電壓線AC1與一第二共同電壓線AC2,以提供面板區340所需要之共同電壓準位。舉例而言,第一共同電壓線AC1係設置於面板區340之左側,且第二共同電壓線AC2係設置於面板區340之右側,以在不影響面板區340內部電晶體陣列的佈局及考慮到顯示面板300在其左側及右側之顯示品質的原則下各自提供第一共同電壓FV1與第二共同電壓FV2。第一共同電壓FV1與第二共同電壓FV2係由上述耦接於顯示面板驅動電路200之共同電源ArrayCOM所提供,且在共同電源ArrayCOM之電源提供給面板區340並經過第一共同電壓線AC1與第二共同電壓線AC2的途中,會把上述各畫素電極對應之接地電容帶來的雜訊耦合於共同電壓FV1與FV2。第5圖所示之顯示面板驅動電路200係接收面板區340上帶有雜訊之共同電壓FV1與FV2。
電壓回授模組250除了包含第2圖繪示之第一開關SW1及第二開關SW2以外,亦包含一第三開關SW3,其中第一開關SW1之第二端係改為耦接於面板區340,以接收共同電壓FV1。第二開關SW2之一第一端係耦接於第一開關SW1之該第一端,且第二開關SW2之一第二端係耦接於面板區340,以接收共同電壓FV2。
電壓回授模組250同樣的會根據顯示面板300在製程中不同的需求來決定使第一開關SW1、第二開關SW2、第三開關SW3其中之一導通,且在顯示面板300製造完畢後,第一開關SW1、第二開關SW2、第三開關SW3之狀態亦較佳地不會再被更動。透過開啟第二開關SW2或第三開關SW3將共同電壓FV1或FV2引入於驅動電壓V1、V2、...、V15,將使驅動電壓V1、V2、...、V15在被輸入於面板區340時被耦合之雜訊得以被共同電壓FV1及FV2包含之雜訊所同步而減輕水平串擾。
請參閱第7圖,其為根據本發明之一第二實施例所揭露之顯示面板驅動電路500的示意圖。如第7圖所示,顯示面板驅動電路500相較於第2、5圖所示之顯示面板驅動電路200係另包含一電壓放大模組350及一緩衝模組360。
在第7圖中,緩衝模組360係用來緩衝共同電壓準位VCOMF,其中共同電壓準位VCOMF與之前第2、5圖中的定義相同,故此處不再贅述。電壓放大模組350係耦接於緩衝模組360與電壓回授模組250,以個別接收共同電壓準位VCOMF、共同電壓FV1、共同電壓FV2其中之一,其中電壓回授模組250之運作方式與上述相同,故不再多加贅述。電壓放大模組350係將共同電壓準位VCOMF及共同電壓FV1、FV2其中之一之間的電壓差放大以產生一放大回授電壓VAFB。電壓放大模組350亦耦接於複數個畫素電極驅動模組P1、P2、P3、...、P7、P8、...、P15之每一畫素電極驅動模組,以將放大回授電壓VAFB個別傳輸至複數個畫素電極驅動模組P1、P2、P3、...、P7、P8、...、P15。
緩衝模組360係包含一第一運算放大器OP1。第一運算放大器OP1之一正輸入端係耦接於暫態回授電壓VCOMF,且第一運算放大器OP1之一負輸入端係耦接於第一運算放大器OP1之一輸出端。藉由這樣的設置,可以使得參考電壓VCOMF會在電位持續提高時持續在第一運算放大器OP1之輸出端被放大,並在電位持續降低時持續在第一運算放大器OP1之輸出端被縮小,以達成緩衝暫態回授電壓VCOMF之輸出的作用。電壓放大模組350係包含一第二運算放大器OP2、一第一電阻RA1、一第二電阻RA2、一第三電阻RA3、及一濾波電容CF。第二運算放大器OP2之一輸出端係耦接於複數個畫素電極驅動模組P1、P2、P3、...、P7、P8、...、P15,以輸出一放大基準回授電壓VAFB,且第二運算放大器OP2之一正輸入端係耦接於電壓回授模組250,以接收共同電壓FV1、FV2其中之一。第一電阻RA1之一第一端係耦接於第二運算放大器OP2之該正輸入端。且第一電阻RA1之一第二端係耦接於第一運算放大器OP1之該輸出端。第二電阻RA2之一第一端係耦接於第二運算放大器OP2之一負輸入端,且第二電阻RA2之一第二端係耦接於第一電阻RA1之該第二端。第三電阻RA3之一第一端係耦接於第二運算放大器OP2之該負輸入端,且第三電阻RA3之一第二端係耦接於第二運算放大器OP2之該輸出端。一濾波電容CF之一第一端係耦接於第二運算放大器OP2之該正輸入端,且濾波電容CF之一第二端係接地。
第一電阻RA1與濾波電容CF係用來對被緩衝之參考電壓VCOMF與電壓回授模組250所提供之回授電壓進行穩壓,且第二電阻RA2及第三電阻RA3係用來產生放大回授電壓VAFB之分壓。電壓放大模組350會將暫態回授電壓VCOMF與該至少一個回授電壓(例如共同電壓FV1或FV2)之電壓差放大而產生放大回授電壓VAFB,並將放大回授電壓VAFB輸入於複數個畫素電極驅動模組P1’、P2’、P3’、...、P7’、P8’、...、P15’,以驅動在面板區340內對應之畫素電極。同理,在放大回授電壓VAFB亦帶有經由共同電壓FV1或FV2耦合之雜訊的情況下,在經由驅動電壓V1、V2、...、V15來驅動面板區340時,將會與面板區340耦合之雜訊接近於同步而減輕水平串擾現象,並達到改善顯示面板300之顯示品質的效果。
第7圖所示之顯示面板驅動電路500亦可直接用來置換第3、6圖之顯示面板300中所包含之顯示面板驅動電路200而形成本發明顯示面板之另一實施例,在此不多加贅述。
請參閱第8圖,其為本發明所揭露驅動顯示面板以減輕水平串擾之方法的流程圖,且該方法係應用於第2、5、7圖所示之顯示面板驅動電路200、500。該方法係包含步驟如下:步驟602:將一顯示面板所提供之至少一個回授電壓提供給複數個串聯之畫素電極驅動模組之一畫素電極驅動模組;步驟606:該畫素電極驅動模組係根據該至少一個回授電壓中被提供之一回授電壓來驅動相對應之一畫素電極;步驟608:緩衝一參考電壓;步驟610:放大該參考電壓及該至少一個回授電壓之其中之一回授電壓之間的電壓差,以產生一放大回授電壓;及步驟612:該每一畫素電極驅動模組係根據該放大回授電壓來驅動相對應之該畫素電極。
在第8圖所述之步驟中,步驟602、606係為第2、5圖所示之顯示面板驅動電路200所實施,而步驟602、608、610、621係為第7圖所示之顯示面板驅動電路500所實施,且相關實施方式已於之前敘述,故此處不再補述。然將第8圖中所提及之各步驟以合理之方式進行排列組合或是加上其他上述提及之限制條件所產生之其他實施例,仍應視為本發明之範疇。
本發明係揭露一種減輕水平串擾的顯示面板驅動電路、包含該顯示面板驅動電路之一顯示面板、及該顯示面板驅動電路所實施之一驅動方法。藉由以顯示面板中所使用之至少一種共同電壓係帶有面板端所耦合之雜訊的特性,將共同電壓回授至畫素電極驅動模組中,以使驅動電壓在進入面板端時已帶有接近於面板端之雜訊的耦合雜訊,並使得畫素電極驅動模組可以穩定之電壓差驅動對應之畫素電極,並藉此減輕水平串擾的現象,提高顯示面板的顯示品質。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100、300‧‧‧顯示面板
200、500‧‧‧顯示面板驅動電路
P1、P2、P3、...、P8、...、P15‧‧‧畫素電極驅動模組
C12、C22、C32、...、C72、C82、...、C152、CF‧‧‧電容
R1、R2、R3、...、R8、...、R15、R16、RA1、RA2、RA3‧‧‧電阻
V1、V2、V3、...、V7、V8、...、V15‧‧‧驅動電壓
FV_AC‧‧‧電壓
250‧‧‧電壓回授模組
SW1、SW2‧‧‧開關
FV、FV1、FV2‧‧‧共同電壓
AC1、AC2‧‧‧共同電壓線
340‧‧‧面板區
350‧‧‧緩衝模組
360‧‧‧電壓放大模組
OP1、OP2‧‧‧運算放大器
VCOMF‧‧‧共同電壓準位
602、606、608、610、612‧‧‧步驟
第1圖為一般顯示面板相關技術中用於解釋極性反轉的簡易示意圖。
第2圖為根據本發明之一第一實施例所揭露之一顯示面板驅動電路的示意圖。
第3圖為包含有第2圖所示之顯示面板驅動電路之一顯示面板的示意圖。
第4圖為第2圖中所示顯示面板平衡雜訊時的概略示意圖。
第5圖為根據本發明之一第二實施例所揭露之一顯示面板驅動電路的示意圖。
第6圖為包含有第5圖所示之顯示面板驅動電路之一顯示面板的示意圖。
第7圖為根據本發明之一第三實施例所揭露之顯示面板驅動電路的示意圖。
第8圖,其為本發明所揭露驅動顯示面板以減輕水平串擾之方法的流程圖,且該方法係應用於第2、5、7圖所示之顯示面板驅動電路。
200‧‧‧顯示面板驅動電路
P1、P2、P3、...、P8、...、P15‧‧‧畫素電極驅動模組
C12、C22、C32、...、C72、C82、...、C152‧‧‧電容
R1、R2、R3、...、R8、...、R15、R16‧‧‧電阻
V1、V2、V3、...、V7、V8、...、V15‧‧‧驅動電壓
250‧‧‧電壓回授模組
SW1、SW2‧‧‧開關
FV1‧‧‧共同電壓

Claims (35)

  1. 一種顯示面板驅動電路,包含:複數個串聯之畫素電極驅動模組;及一電壓回授模組,耦接於該複數個畫素電極驅動模組之一畫素電極驅動模組,以將至少一個回授電壓提供該畫素電極驅動模組;其中該至少一個回授電壓係為一顯示面板所提供,且該畫素電極驅動模組係根據被提供之該至少一個回授電壓來驅動一對應之畫素電極。
  2. 如請求項1所述之顯示面板驅動電路,其中該電壓回授模組係包含:一第一開關,該第一開關之一第一端係耦接於該複數個畫素電極驅動模組之一畫素電極驅動模組,且該第一開關之一第二端係接地;及一第二開關,該第二開關之一第一端係耦接於該第一開關之該第一端,且該第二開關之一第二端係耦接於該顯示面板所包含之該面板區,以接收該至少一個回授電壓中之一第一回授電壓。
  3. 如請求項1所述之顯示面板驅動電路,其中每一該些畫素電極驅動模組係包含一穩壓電容,該穩壓電容 之一第一端係耦接於該電壓回授模組以接收該至少一個回授電壓,且該穩壓電容之一第二端係耦接於每一該些畫素電極驅動模組所驅動之一畫素電極。
  4. 如請求項3所述之顯示面板驅動電路,其中每一該些畫素電極驅動模組係更包含一電阻,且該穩壓電容之一第一端係耦接於該電阻之一第一端。
  5. 如請求項1所述之顯示面板驅動電路,其中該顯示面板驅動電路係更包含一壓降電阻,該壓降電阻之一第一端係耦接於該複數個串聯之畫素電極驅動模組之一畫素電極驅動模組,且該壓降電阻之一第二端係接地。
  6. 如請求項1所述之顯示面板驅動電路,其中該至少一個回授電壓係為該顯示面板上所使用之一共同電壓,用來當作該顯示面板所包含之一電晶體陣列用來儲存電壓時所需要之共同電壓準位。
  7. 如請求項1所述之顯示面板驅動電路,更包含:一電壓放大模組,耦接於該電壓回授模組,以接收該至少一個回授電壓,該電壓放大模組係將一共同電壓準位及該至少一個回授電壓之其中之一回授電壓之間的電壓差放大以產生一放大回授電壓,該電壓放大模組亦耦接於該複數個畫素電極驅 動模組之每一畫素電極驅動模組,以將該放大回授電壓個別傳輸至每一該些畫素電極驅動模組;其中每一該些畫素電極驅動模組係根據該放大回授電壓來驅動對應之該畫素電極。
  8. 如請求項7所述之顯示面板驅動電路,其中該複數個畫素電極驅動電路之每一畫素電極驅動電路係包含一穩壓電容,該穩壓電容之一第一端係耦接於該電壓放大模組以接收該放大回授電壓,且該穩壓電容之一第二端係耦接於該每一畫素電極驅動電路所驅動之一畫素電極。
  9. 如請求項8所述之顯示面板驅動電路,其中每一該些畫素電極驅動模組係更包含一電阻,且該穩壓電容之一第一端係耦接於該電阻之一第一端。
  10. 如請求項7所述之顯示面板驅動電路,其中該顯示面板驅動電路係更包含一壓降電阻,該壓降電阻之一第一端係耦接於該複數個串聯之畫素電極驅動模組之一畫素電極驅動模組,且該壓降電阻之一第二端係接地。
  11. 如請求項7所述之顯示面板驅動電路,其中該至少一個回授電壓係為該顯示面板上所使用之一共同電壓,用來當作該顯示面板所包含之一電晶體陣列用來儲存電 壓時所需要之共同電壓準位。
  12. 如請求項7所述之顯示面板驅動電路,更包含:一緩衝模組,耦接於該電壓放大模組,用來暫存該共同電壓準位。
  13. 如請求項12所述之顯示面板驅動電路,其中該緩衝模組係包含:一第一運算放大器,其一正輸入端係耦接於共同電壓準位,且該第一運算放大器之一負輸入端係耦接於該第一運算放大器之一輸出端;其中該電壓放大模組係包含:一第二運算放大器,其一輸出端係耦接於該複數個畫素電極驅動模組之每一畫素電極驅動模組以輸出該放大回授電壓,且該第二運算放大器之一正輸入端係耦接於該電壓回授模組,以接收該至少一個回授電壓。
  14. 如請求項13所述之顯示面板驅動電路,其中該電壓放大模組更包含:一第一電阻,其一第一端係耦接於該第二運算放大器之該正輸入端,且該第一電阻之一第二端係耦接於該第一運算放大器之該輸出端;一第二電阻,其一第一端係耦接於該第二運算放大器之一負輸入端,且該第二電阻之一第二端係耦接於該第一電阻之 該第二端;一第三電阻,其一第一端係耦接於該第二運算放大器之該負輸入端,且該第三電阻之一第二端係耦接於該第二運算放大器之該輸出端;及一濾波電容,其一第一端係耦接於該第二運算放大器之該正輸入端,且該濾波電容之一第二端係接地。
  15. 如請求項7所述之顯示面板驅動電路,其中該共同電壓準位係一畫素電極之驅動電壓差的一基準電位,且單一畫素電極之一驅動電壓與該共同電壓準位之間的電位差即為實際驅動該畫素電極時所使用之電位差。
  16. 一種驅動顯示面板以減輕水平串擾的方法,包含:將一顯示面板所提供之至少一個回授電壓提供給複數個串聯之畫素電極驅動模組之一畫素電極驅動模組;及該畫素電極驅動模組係根據該至少一個回授電壓中被提供之一回授電壓來驅動相對應之一畫素電極。
  17. 如請求項16所述之方法,其中該至少一個回授電壓係為該顯示面板上所使用之一共同電壓,用來當作該顯示面板所包含之一電晶體陣列用來儲存電壓時所需要之共同電壓準位。
  18. 一種驅動顯示面板以減輕水平串擾的方法,包含: 將一顯示面板所提供之至少一個回授電壓提供給複數個串聯之畫素電極驅動模組之一畫素電極驅動模組;放大一共同電壓準位及該至少一個回授電壓之一回授電壓之間的電壓差,以產生一放大回授電壓;及每一該些畫素電極驅動模組根據該放大回授電壓來驅動相對應之該畫素電極。
  19. 如請求項18所述之方法,更包含:緩衝該共同電壓準位。
  20. 如請求項19所述之方法,其中該共同電壓準位係一畫素電極之驅動電壓差的一基準電位,且單一畫素電極之一驅動電壓與該共同電壓準位之間的電位差即為實際驅動該畫素電極時所使用之電位差。
  21. 一種顯示面板,包含:一面板區;及一顯示面板驅動電路,包含:複數個串聯之畫素電極驅動模組;及一電壓回授模組,耦接於該複數個畫素電極驅動模組之一畫素電極驅動模組,以將至少一個回授電壓提供該畫素電極驅動模組;其中該至少一個回授電壓係為該面板區所提供,且該畫素電極驅 動模組係根據被提供之該至少一個回授電壓來驅動一對應之畫素電極。
  22. 如請求項21所述之顯示面板,其中該電壓回授模組係包含:一第一開關,該第一開關之一第一端係耦接於該複數個畫素電極驅動模組之一畫素電極驅動模組,且該第一開關之一第二端係接地;及一第二開關,該第二開關之一第一端係耦接於該第一開關之該第一端,且該第二開關之一第二端係耦接於該顯示面板所包含之該面板區,以接收該至少一個回授電壓中之一第一回授電壓。
  23. 如請求項21所述之顯示面板,其中每一該些畫素電極驅動模組係包含一穩壓電容,該穩壓電容之一第一端係耦接於該電壓回授模組以接收該至少一個回授電壓,且該穩壓電容之一第二端係耦接於每一該些畫素電極驅動模組所驅動之一畫素電極。
  24. 如請求項23所述之顯示面板,其中每一該些畫素電極驅動模組係更包含一電阻,且該穩壓電容之一第一端係耦接於該電阻之一第一端。
  25. 如請求項21所述之顯示面板,其中該顯示面板驅動電路係更包含一壓降電阻,該壓降電阻之一第一端係耦接於該複數個串聯之畫素電極驅動模組之一畫素電極驅動模組,且該壓降電阻之一第二端係接地。
  26. 如請求項21所述之顯示面板,其中該至少一個回授電壓係為該面板區上所使用之一共同電壓,用來當作該面板區所包含之一電晶體陣列用來儲存電壓時所需要之共同電壓準位。
  27. 如請求項21所述之顯示面板,更包含:一電壓放大模組,耦接於該電壓回授模組,以接收該至少一個回授電壓,該電壓放大模組係將一共同電壓準位及該至少一個回授電壓之其中之一回授電壓之間的電壓差放大以產生一放大回授電壓,該電壓放大模組亦耦接於該複數個畫素電極驅動模組之每一畫素電極驅動模組,以將該放大回授電壓個別傳輸至每一該些畫素電極驅動模組;其中每一該些畫素電極驅動模組係根據該放大回授電壓來驅動對應之該畫素電極。
  28. 如請求項27所述之顯示面板,其中該複數個畫素電極驅動電路之每一畫素電極驅動電路係包含一穩壓電容,該穩壓電容之一第一端係耦接於該電壓放大 模組以接收該放大回授電壓,且該穩壓電容之一第二端係耦接於該每一畫素電極驅動電路所驅動之一畫素電極。
  29. 如請求項28所述之顯示面板,其中每一該些畫素電極驅動模組係更包含一電阻,且該穩壓電容之一第一端係耦接於該電阻之一第一端。
  30. 如請求項27所述之顯示面板,其中該顯示面板驅動電路係更包含一壓降電阻,該壓降電阻之一第一端係耦接於該複數個串聯之畫素電極驅動模組之一畫素電極驅動模組,且該壓降電阻之一第二端係接地。
  31. 如請求項27所述之顯示面板,其中該至少一個回授電壓係為該面板區上所使用之一共同電壓,用來當作該面板區所包含之一電晶體陣列用來儲存電壓時所需要之共同電壓準位。
  32. 如請求項27所述之顯示面板,更包含:一緩衝模組,耦接於該電壓放大模組,用來暫存該共同電壓準位。
  33. 如請求項32所述之顯示面板,其中該緩衝模組係包含:一第一運算放大器,其一正輸入端係耦接於共同電壓準位, 且該第一運算放大器之一負輸入端係耦接於該第一運算放大器之一輸出端;其中該電壓放大模組係包含:一第二運算放大器,其一輸出端係耦接於該複數個畫素電極驅動模組之每一畫素電極驅動模組以輸出該放大回授電壓,且該第二運算放大器之一正輸入端係耦接於該電壓回授模組,以接收該至少一個回授電壓。
  34. 如請求項32所述之顯示面板,其中該電壓放大模組更包含:一第一電阻,其一第一端係耦接於該第二運算放大器之該正輸入端,且該第一電阻之一第二端係耦接於該第一運算放大器之該輸出端;一第二電阻,其一第一端係耦接於該第二運算放大器之一負輸入端,且該第二電阻之一第二端係耦接於該第一電阻之該第二端;一第三電阻,其一第一端係耦接於該第二運算放大器之該負輸入端,且該第三電阻之一第二端係耦接於該第二運算放大器之該輸出端;及一濾波電容,其一第一端係耦接於該第二運算放大器之該正輸入端,且該濾波電容之一第二端係接地。
  35. 如請求項27所述之顯示面板, 其中該共同電壓準位係一畫素電極之驅動電壓差的一基準電位,且單一畫素電極之一驅動電壓與該共同電壓準位之間的電位差即為實際驅動該畫素電極時所使用之電位差。
TW098135107A 2009-10-16 2009-10-16 顯示面板驅動電路、顯示面板、與其驅動方法 TWI441146B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW098135107A TWI441146B (zh) 2009-10-16 2009-10-16 顯示面板驅動電路、顯示面板、與其驅動方法
US12/779,054 US8773418B2 (en) 2009-10-16 2010-05-13 Display panel driving circuit, display panel, and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW098135107A TWI441146B (zh) 2009-10-16 2009-10-16 顯示面板驅動電路、顯示面板、與其驅動方法

Publications (2)

Publication Number Publication Date
TW201115544A TW201115544A (en) 2011-05-01
TWI441146B true TWI441146B (zh) 2014-06-11

Family

ID=43878928

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098135107A TWI441146B (zh) 2009-10-16 2009-10-16 顯示面板驅動電路、顯示面板、與其驅動方法

Country Status (2)

Country Link
US (1) US8773418B2 (zh)
TW (1) TWI441146B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120079354A (ko) * 2011-01-04 2012-07-12 삼성모바일디스플레이주식회사 셔터 제어 시스템 및 이를 포함하는 영상 기기
CN106571121B (zh) * 2015-10-10 2019-07-16 晶门科技有限公司 共用电极电压产生电路
CN114550665B (zh) * 2020-11-24 2023-09-15 京东方科技集团股份有限公司 液晶显示装置、其驱动系统及其驱动方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3288142B2 (ja) 1992-10-20 2002-06-04 富士通株式会社 液晶表示装置およびその駆動方法
JP4437378B2 (ja) * 2001-06-07 2010-03-24 株式会社日立製作所 液晶駆動装置
TWI267050B (en) * 2001-11-26 2006-11-21 Samsung Electronics Co Ltd Liquid crystal display and driving method thereof
KR100431747B1 (ko) * 2001-11-29 2004-05-17 주식회사 하이닉스반도체 스위칭 노이즈가 제거된 스위치드 커패시터 적분기
JP3563066B2 (ja) * 2002-04-02 2004-09-08 ローム株式会社 電源装置及びそれを備えた携帯機器
JP3722812B2 (ja) * 2003-07-08 2005-11-30 シャープ株式会社 容量性負荷の駆動回路および駆動方法
KR100993673B1 (ko) * 2004-06-28 2010-11-10 엘지디스플레이 주식회사 액정표시장치의 램프 구동장치 및 방법
TWI262466B (en) * 2004-12-22 2006-09-21 Au Optronics Corp Active matrix electroluminescence light emitted display and power supply circuit of there
KR20060116587A (ko) 2005-05-10 2006-11-15 삼성전자주식회사 액정 표시 장치
EP1746573B1 (en) 2005-07-21 2018-07-04 Yamaha Corporation Keyboard apparatus
KR101209039B1 (ko) * 2005-10-13 2012-12-06 삼성디스플레이 주식회사 액정 표시 장치의 구동 장치 및 이를 포함하는 액정 표시장치
KR101225317B1 (ko) * 2005-12-28 2013-01-22 엘지디스플레이 주식회사 액정표시소자의 구동 장치 및 방법
US8598906B2 (en) * 2006-05-11 2013-12-03 Broadcom Corporation Low-power ethernet transmitter
CN101344657B (zh) * 2007-07-13 2010-07-14 群康科技(深圳)有限公司 液晶显示器及其公共电压驱动方法
JP5660755B2 (ja) * 2007-11-02 2015-01-28 株式会社ジャパンディスプレイ 表示装置および表示制御方法ならびに電子機器
KR101542239B1 (ko) * 2008-08-22 2015-08-05 삼성디스플레이 주식회사 표시장치
US8049091B2 (en) * 2009-03-02 2011-11-01 Sennheiser Electronic Gmbh & Co. Kg Wireless receiver

Also Published As

Publication number Publication date
US8773418B2 (en) 2014-07-08
TW201115544A (en) 2011-05-01
US20110090199A1 (en) 2011-04-21

Similar Documents

Publication Publication Date Title
CN101694765B (zh) 显示面板驱动电路和显示面板
KR101469040B1 (ko) 액정표시장치 및 이의 구동방법
JP4776877B2 (ja) 異なる大きさの共通電圧を生成する液晶表示装置
KR101200966B1 (ko) 공통 전압 생성 회로 및 이를 포함하는 액정 표시 장치
JP5401014B2 (ja) 表示装置の駆動装置、及びその駆動方法
US8022916B2 (en) Liquid crystal display driving device that reduces crosstalk
KR20150000807A (ko) 표시 패널 구동 방법, 이를 수행하기 위한 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
TWI441146B (zh) 顯示面板驅動電路、顯示面板、與其驅動方法
TWI512715B (zh) A driving circuit for a display panel, a driving module and a display device and a manufacturing method thereof
KR101992913B1 (ko) 초고화질 액정 표시장치 및 그 구동방법
US7864146B2 (en) Gamma voltage output circuit having the same DC current voltage input for liquid crystal display
KR101349345B1 (ko) 횡전계형 액정표시장치
KR100785171B1 (ko) 감마 전압 발생 회로를 구비하는 액정표시장치 및 그의구동 방법
KR101469041B1 (ko) 표시 장치 및 그 구동 방법
KR20070117019A (ko) 액정 표시 장치 및 그 구동 방법
KR100915239B1 (ko) 액정 표시 장치의 구동 장치
KR100735385B1 (ko) 저 전력 소모를 위한 액정표시장치
KR20150094810A (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
CN103021317A (zh) 驱动电路及显示屏
KR20050050896A (ko) 액정 표시 장치
KR20060136090A (ko) 감마전압 발생회로 및 이를 포함하는 액정표시장치
KR100956344B1 (ko) 액정 표시 장치
WO2012123996A1 (ja) 階調電圧発生回路及び表示装置
KR100951356B1 (ko) 액정 표시 장치 및 그 구동 방법
KR101338984B1 (ko) 액정표시장치의 공통전압 조절회로 및 공통전압 조절방법