TWI258850B - The surface structure of flip chip substrate - Google Patents
The surface structure of flip chip substrate Download PDFInfo
- Publication number
- TWI258850B TWI258850B TW093140358A TW93140358A TWI258850B TW I258850 B TWI258850 B TW I258850B TW 093140358 A TW093140358 A TW 093140358A TW 93140358 A TW93140358 A TW 93140358A TW I258850 B TWI258850 B TW I258850B
- Authority
- TW
- Taiwan
- Prior art keywords
- insulating layer
- substrate
- electrical connection
- flip chip
- chip substrate
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
Landscapes
- Wire Bonding (AREA)
Description
1258850 九、發明說明: 【發明所屬之技術領域】 本發明係提供一種覆晶基板,其基板表面具有二絕緣 層’並疋義有晶片連接區與被動元件連接區。 【先前技術】
Ik著攜V式電子器材的發展,各種輕、薄、短小的封 裝體不斷地被開發出來,覆晶(flip-chip)球閘陣列(ball gdd array, BGA)封裝體就是其中一例。在覆晶bga封裝體中, 晶粒(die)不再是將接合墊(b〇nding pad)經由打金線卜以 bonding)來連接到封裝基板上,而是反轉過來透過銲料凸塊 (solder bump)或導電聚合物凸塊(c〇nductive p〇iymer bump) 來連接到封裝基板上,因此覆晶BGA封裝體可提升電路密 度及提昇電氣特性。 覆晶接合屬於面型陣列式(areaarray)的接合,因此能 應用於極南密度的構裝。簡單來說,覆晶接合的觀念係先 在晶粒的鮮塾上長成銲錫凸塊,然後再將晶粒或晶片(chip) 置放到封裝基板上並完成接墊對位後,並以回銲(refl〇w)熱 處理配合鋒錫溶融時之表面張力效應使銲錫成球,進而完 1258850 成晶片與覆晶基板之接合。這種方式不僅可突破傳統打線 技術的數目限制,適合多腳數元件封裝,而且電性效能也 因具有較短的内連線(connection path)而大幅提升。 凊茶考第1圖,第1圖為習知覆晶球閘陣列封裝體1〇 的剖面示意圖。覆晶球閘陣列封裝體10,其主要包含有一 覆晶基板(substrate) 12及一晶粒Μ藉由銲料凸塊(s〇lder bump) 32銲接在覆晶基板12的上表面16之電性連接墊 21。其中,覆晶BGA封裝體1〇另包含有複數個表面黏著 墊(surface mount pad) 22、複數個錫球銲墊(solder bau pad) 24分別設在覆晶基板12之上表面16以及下表面is上, 以及二綠漆層(solder mask) 26、28分別覆蓋在電性連接墊 21、表面黏著墊22、錫球銲墊24之外的,上表面16以及下 表面18上,用來做為防銲層。 另外’晶粒14表面亦設有複數個接合塾(bonding pad> 30,且接合墊30的位置係相對應設於覆晶基板12之電性 連接墊21的位置。覆晶BGA封裝體10在晶粒14之接合 墊30與覆晶基板12之電性連接墊21之間設有複數個銲料 凸塊(solder bump) 32形成銲錫接合,用來固定並電性連接 晶粒14。而覆晶基板12與晶粒14之間的空隙可視需要, 1258850 〆主入一底部禮、封層(underfill layer) 34並予以填滿,用以保 護封裝體10免受外界環境的影響,同時消除銲料凸塊32 連接處的應力。 迫覆晶BGA封裝體10組裝完成後,再利用複數個錫銲 球36將覆晶BGA封裝體10裝著在一印刷電路板(pdnt circuit board,PCB)上,使覆晶BGA封裝體1〇與印刷電路 板得以電性連接在一起。 在白知封衣技術中,覆晶基板均係由一大片基板切割名 成。而為提昇各覆晶基板與晶粒連接之品質與可靠度,必 須於每-個覆晶基板與晶粒連接之各電性連接墊上加預鲜 錫。但是在預銲錫印刷製程時,往往因為每—個覆晶基板 上又包含有尺寸大小、分布密度不—㈣性連接塾,例如 Γ當作晶片魏連接裂第1性賴墊以及被動元件 =連祕之第二電㈣㈣,因此在大片基板表面全面 來當作_狀料科,便錢域蓋於板面各 =綠漆層料整的情形, 板遡的現象,使得後續在進行預 ^ 到整板面於複數個晶片連接區進:、’ P,衣程時’將面臨 銲錫印刷製程的品質不易控制,:預銲錫之印刷’造成預 工制進而導致大小球、預銲踢 1258850 量 率:::::連接時_落等現象’進-步導致產品良 1有ϋ於此’ t請人乃_此等缺點及依據乡年從事製 ^該類產品之相關經驗’悉心觀察且研究之,進而提出: 不但可有效降低上述之_,並能大幅提升封裝品 貝及良率。 【發明内容】 因此本發明之主要目的在於提供—種具有不同表⑷ ’曰之覆晶基板,以避免習知覆晶基板缺點。 根據本發明之專·圍中所揭露之覆晶基板,其以 —基板,且基板表面定義有晶片連接區與被 _ ―设數個弟—電性連接塾,設置於晶片連接區内、至,, 弟-電性連接墊,設置於被動元件連接、 開口之第一頌续展举从 圖案41 —弟、、、Β緣層,覆盖於晶片連接區之基板與複數個第 連接墊上,並於開口露出複數第一電性連接墊之上 表面’及一圖案化開口之複數第二絕緣層,覆蓋於被動元 ,連接區之基板與第二電性連接塾上,並於開口露出複數 第二電性連接墊之上表面。 !25885〇 本發明之目的在於担Μ φ 預杯锡(presolder)有良 技# t _ 妁口口貝,以利於和晶片連 接侍以提南封裝品質及良率。 本發明又一目的在於提一舜曰 板本身板翱,而、生士 /、设日日基板,侍以減少因基 ^ 以成預銲錫印刷不良率發生。 本發明再一目的在於提供_舜曰 /曰 捉1、 设日日基板,侍以應用於高 數及微細凸塊間距之覆晶封裝。 【實施方式】 為了使#審查委員能更近_步了解本發明之特徵及 技術内容’請參閱以下有關本發明之詳細說明與附圖。然 而所附圖雜供參考與辅助說_,並非絲對本發明加 以限制者。 請參考第2圖至第4圖,第2圖至第4圖為本發明覆 晶基板100之示意圖。如第2圖所示,本發明覆晶基板1〇〇 包含有一基板110,且基板110定義有晶片連接區12〇以及 被動元件連接區122。本發明係先利用習知之連接墊製程, 以於基板110表面之晶片連接區12〇以及被動元件連接區 1258850 122内’同日年製作出複數個第_電性連接塾⑴以及第二 電性連接墊114,分別用來當作晶片連接墊以及被動元件 =接墊。接著分別塗佈第一絕緣層116以及第二絕緣層118 设孤於基板110之晶片連接區12〇、被動元件連接區m、 第笔〖生連接墊112以及第二電性連接墊114上方,然後 進行圖案化開孔(Patterning)製程,以去除位於連接墊 112 114上方之部分第一絕緣層116以及第二絕緣層u8, 進而露出晶片連接區120内之各連接墊112之上表面,以 形成一具複數開口 124之晶片連接區12〇;並暴露出被動 兀件連接區122之第二電性連接墊114之上表面,以形成 一具複數開口 126之被動元件連接區122,即形成具圖案 化開口之第一絕緣層116與第二絕緣層118。另外,基板 110之下表面亦塗佈有一防銲層13〇並且部分覆蓋在錫球 銲塾134上。 其中,基板110係可為一兩層或多層電路板,第一絕 緣層116可為防銲材料、有機高分子樹脂或環氧樹脂等之 "%材料之其中任一者,例如綠漆(solda mask)、雙順丁少希 酉夂酉&亞胺/二氮陕(Bismaleimide Triazine,BT)、聚亞醯胺 (P〇lyimide,PI)、苯環丁稀(Benzocyclobutene,BCB)、液 日日來合物(LCP)、聚四氟乙稀(p〇iytetrafluoroethylene 10 1258850 PTFE)專材料,而苐_絕緣層118則可為上述材料之其中 任一者。值得注意的是,由於本發明之主要目的是避免習 知基板表面凹凸不平、彎曲板翹或銲錫球之不均勻等現 象,以有效控制預銲錫印刷製程之品質,因此第一絕緣層 116之厚度需咼於弟—絕緣層之厚度,以於進行預銲錫 印刷製程時,設於晶片連接區12〇上之第一絕緣層116能 均勻且一致地與鋼版(metalmask)密接,進而得到一良好之 印刷u口質。也就是說,本發明特意設計不同絕緣層厚度以 有效改善後續預銲錫印刷製程,並解決整板面於複數個晶 片連接區120第一電性連接墊112進行預銲錫印刷時,所 面臨之防銲層凹凸不平致影響預銲錫均勻性不佳的問題。 此外,可在晶片連接區12〇形成第一絕緣層116以及在被 動兀件連接區122形成第二絕緣層118,而第一絕緣層116 以及第二絕緣層118可視產品設計上的需求以及實際製程 上的需要考量而具有相同組成材料或具有不相同組成材 料。 接著,如第3圖所示,利用複數個銲料凸塊226將晶粒 220固定並電性連接於覆晶基板1〇〇上,並注入一底部密 封層222並予以填滿,用以保護覆晶BGA封裝體200免受 外界環境的影響,同時消除銲料凸塊226連接處的應力。 11 1258850 其中銲料凸塊226設置於晶粒22〇表面之連接墊224與覆 晶基板100之第一電性連接墊112之間,並與印刷於該電 性連接墊112上之預紅錫經迴銲(refl〇w)形成銲錫接合。迨 覆晶BGA封裝體200組裝完成後,再利用複數個錫銲球。 228將覆晶BGA封裝體200裝著在一印刷電路板上,使覆 晶BGA封裝體200與印刷電路板得以電性連接在一起。设 另外’為使之後晶粒接著更為緊密,因此本發明根據 力學結構,另外設計於晶片連接區12〇内製作導電柱 鲁 (conductive post)128,如第4圖所示,用以增加預銲錫 (presoldeO與連接墊的接觸面積,因此本發明係於連接 晶粒之連接墊112上形成導電柱(c〇nductive p〇s〇i28,並將 其设置於銲接開口 124區域所暴露之連接墊112之上表面 以增加預銲錫與連接墊112的接著面積提身接合強度^其 中連接墊112、H4以及導電柱128可為銅、鎳、錫又、金、、· 銀、鎳金合金、銅銀合金、或銅錫合金等高導電性之金屬。 练合上述,本發明覆晶基板之結構相較習知技藝至少 包括以下之優點: (1)本叙明之覆晶基板之結構係採用二絕緣層,並使晶片 連接區與被動元件連接區之高度不同,以利於進行銲 12 1258850 錫印刷日t使整個基板板面能夠均'^且一致的與鋼版 (metal mask)緊逸、連接’因此得到良好之印刷品質, 對於高I/O數及細凸塊間距(Bump Pitch)之預鋒錫品 質更穩定且效果佳,進一步提升封裝品質以及良率。 (2 )本發明之復曰曰基板之結構採用中央凸起之電性連接 墊,故可有效增加銲錫與連接墊導體接著部之接觸面 積極穩定性,以大幅提昇預銲錫之均勻度與接著品 質’更進一步提昇回銲之品質並且減少氣泡之產生。 以上所述僅為本發明之較佳實施例,凡依本發明申請專 利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。 【圖式簡單說明】 第i圖為習知覆晶球格陣列封裝體1〇的剖面示意圖。 第2圖至第4 W為本發明覆晶基板之示意圖。 13 1258850 【主要元件符號說明】 10 覆晶BGA封裝體 14 晶粒 18 下表面 22 表面黏著墊 26,28 綠漆層(solder mask) 32 焊料凸塊 36 錫鲜球 110 基板 114 第二電性連接墊 118 第二絕緣層 122 被動元件連接區 126 開口 130 防銲層(solder mask) 200 覆晶BGA封裝體 222 底部密封層 226 鲜料凸塊 覆晶基板 上表面 電性連接墊 錫球銲墊 接合墊 底部密封層 覆晶基板 籲 第一電性連接墊 第一絕緣層 晶片連接區 開口 導電柱 錫球鲜塾 晶粒 連接墊 錫鲜球 14
Claims (1)
1258850 十、申請專利範圍: 1. 一種覆晶基板之表面結構,其包含有: 一基板’且該基板之表面定義有一晶片連接區與—被 動元件連接區; ^ 複數個第-電性連接墊,設置於該晶片連接區内; 至少一第二電性連接墊,設置於該被動元件連接區内; 弟、"邑緣層,覆蓋於該晶片連接區之該基板與該等 第I性連接墊上,該絕緣層形成有圖案化開口,並於該 開口露出複數第-電性連接墊之上表面;以及 7具第二絕緣層,覆蓋於該被動元件連接區之該基板' 與該第二電性連接墊上,該絕緣層形成有圖案化開口,並 於該開Π分》〗露出該第二紐連接墊之上表面。 2. 如申請專利範圍第1項之覆晶基板之表面結構,其中該# 基板係可為—兩層、多層電路板、或多層增層電路板之一 者0 ^如申請專利範圍第i項之覆晶基板之表面結構,其中該 第-絕緣層之厚度高於第二絕緣層之厚度。 15 1258850 4. 如申請專利範圍第1項之覆晶基板之表面結構,其中該 第一絕緣層以及第二絕緣層具有相同組成材料。 5. 如申請專利範圍第1項之覆晶基板之表面結構,其中該 第一絕緣層以及第二絕緣層具有不同組成材料。 6. 如申請專利範圍第1項之覆晶基板之表面結構,其中該 具圖案化開口之第一絕緣層之形成係先將該第一絕緣層覆 _ 蓋於該晶片連接區,再進行一圖案化開口製程以露出該第 一電性連接墊,形成該具圖案化開口之第一絕緣層。 7. 如申請專利範圍第1項之覆晶基板之表面結構,其中該 具圖案化開口之第二絕緣層之形成係先將該第二絕緣層覆 蓋該被動元件連接區,再進行一圖案化開口製程以露出該 第二電性連接墊,形成該具圖案化開口之第二絕緣層。 ⑩ 8. 如申請專利範圍第1項之覆晶基板之表面結構,另包含 有複數個導電柱,分別設置於各該銲接開口區域所露之各 該第一電性連接墊之上表面。 16 1258850 9.如申請專利範圍第1項之覆晶基板之表面結構,其中該 複數個第一電性連接墊以及第二電性連接墊形成有預銲 鍚0 十一、圖式:
17
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW093140358A TWI258850B (en) | 2004-12-23 | 2004-12-23 | The surface structure of flip chip substrate |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW093140358A TWI258850B (en) | 2004-12-23 | 2004-12-23 | The surface structure of flip chip substrate |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200623356A TW200623356A (en) | 2006-07-01 |
TWI258850B true TWI258850B (en) | 2006-07-21 |
Family
ID=37765418
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW093140358A TWI258850B (en) | 2004-12-23 | 2004-12-23 | The surface structure of flip chip substrate |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI258850B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI426588B (zh) * | 2010-10-12 | 2014-02-11 | Advanced Semiconductor Eng | 封裝結構以及封裝製程 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI495051B (zh) * | 2011-07-08 | 2015-08-01 | Unimicron Technology Corp | 無核心層之封裝基板及其製法 |
-
2004
- 2004-12-23 TW TW093140358A patent/TWI258850B/zh active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI426588B (zh) * | 2010-10-12 | 2014-02-11 | Advanced Semiconductor Eng | 封裝結構以及封裝製程 |
Also Published As
Publication number | Publication date |
---|---|
TW200623356A (en) | 2006-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4660643B2 (ja) | プリ半田構造を形成するための半導体パッケージ基板及びプリ半田構造が形成された半導体パッケージ基板、並びにこれらの製法 | |
US7790270B2 (en) | Wiring board and semiconductor device | |
US7382057B2 (en) | Surface structure of flip chip substrate | |
US9508594B2 (en) | Fabricating pillar solder bump | |
TW200525666A (en) | Bump-on-lead flip chip interconnection | |
TWI532110B (zh) | 半導體封裝結構銲帽凸塊與其製作方法 | |
JP2006295127A (ja) | フリップチップパッケージ構造及びその製作方法 | |
US20070269930A1 (en) | Methodology to control underfill fillet size, flow-out and bleed in flip chips (FC), chip scale packages (CSP) and ball grid arrays (BGA) | |
WO2006098196A1 (ja) | 半導体チップを備えた実装体およびその製造方法 | |
CN103098191B (zh) | 电子元器件安装体、电子元器件及基板 | |
JP2020004926A (ja) | 配線基板及び配線基板の製造方法 | |
US11456269B2 (en) | Prevention of bridging between solder joints | |
US7554197B2 (en) | High frequency IC package and method for fabricating the same | |
TWI436461B (zh) | 封裝基板結構及其製法暨覆晶封裝結構及其製法 | |
TW200834771A (en) | Conductive bump, method for manufacturing the conductive bump, semiconductor device and method for manufacturing the semiconductor device | |
US20090017582A1 (en) | Method for manufacturing semiconductor device | |
KR102006637B1 (ko) | 범프의 형성 방법 및 이를 포함하는 반도체 소자의 형성방법 | |
CN111755409A (zh) | 半导体封装基板及其制法与电子封装件及其制法 | |
TWI258850B (en) | The surface structure of flip chip substrate | |
US20100102457A1 (en) | Hybrid Semiconductor Chip Package | |
CN100446232C (zh) | 倒装片基板的表面结构 | |
TWI515811B (zh) | 拉伸焊料凸塊的方法 | |
JP2001230537A (ja) | ハンダバンプの形成方法 | |
JP4454454B2 (ja) | 半導体素子及びこの半導体素子を実装した半導体素子実装基板 | |
TW516142B (en) | Forming method for solder bump by self-alignment |