SU877536A1 - Множительно-делительное устройство - Google Patents
Множительно-делительное устройство Download PDFInfo
- Publication number
- SU877536A1 SU877536A1 SU782669834A SU2669834A SU877536A1 SU 877536 A1 SU877536 A1 SU 877536A1 SU 782669834 A SU782669834 A SU 782669834A SU 2669834 A SU2669834 A SU 2669834A SU 877536 A1 SU877536 A1 SU 877536A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- elements
- counter
- output
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
(54) МНОЖИТЕЛЬНО-ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО
Устройство относитс к вычислитель ной технике и может быть-применено в цифровых приборах дл обработки резул татов измерени дл выполнени проме - жуточных операций. Известно устройство, предназначен ное дл одновременного умножени числа А, заданного в дополнительном коде на число В и делени на число С. Оно содержит два делител частоты, два счетчика и старт-стоповый триггер.Дл преобразовани числа А в дополнительный код требуютс вспомогательные элементы U J Недостатком данного устройства вл ютс большие аппаратурные затраты. Наиболее близким к предлагаемому вл етс множительно-делительное устройство , содержащее генератор импульсов . Суммирующий и вычитающий счетчики , дешифратор нул , четыре элемента И, два элемента ИЛИ, группу элемен тов И, первый RS-триггер, делитель частоты, при этом разр дные выходы суммирующего счетчика соединены с первыми входами элементов И группы, вторые входы которых подключены к выходу дешифратора нул и R-входу первого RS-триггера, а выходы элементов И группы вл ютс группой выходов результата устройства, выходы дешифратора нул соединены с нулевыми разр дными выходами вычитающего счетчика , разр дные входы которого вл ютс группой входов кода первого операндaf вход умножени устройства соединен с первыми входами первого и второго элементов И, вход делени устройства соединен с первыми входами третьего и четвертого элементов И, выходы первого и третьего элементов И соединены со входами первого элемента ИЛИ, которого соединен со счетным входом суммирующего счетчика, выходы второго и четвертого элементов И соединены со входами элемента ИЛИ, выход которого соединен со счетным входом вычитающего счетчика, входы группы второго операнда устройства соединены со ответственно с разр дными входами де . лител частоты, входы пуска устройства соединены со входом установки нул суммирующего счетчика и 5 входом первого Кб-триггера З Однако такое устройство обладает недостаточной точностью. Цель изобретени - повышение точности. Поставленна цель достигаетс тем, что множительно-делительное устройство , содержащее генератор импульсов, суммирующий и вычитающий счетчики, )Дешифратор нул , четыре элемента И, два элемента ИЛИ, группу элементов И, первый RS-триггер, делитель частоты, при этом разр дные выходы суммирующе-го счетчика соединены с первыми входа ми элементов И группы, вторые входы которых подключены к выходу дешифратора нул и R-входу первого К5 триг- гера, а выходы элементов И группы вл ютс группой выходов результата уст ройства, входы дешифратора нул соеди нены с нулевыми разр дными выходами вычитающего счетчика, разр дные входы которого вл ютс группой входов кода первого операнда, вход умножени устройства соединен с первыми входами ne вого и второго элементов И, вход деле ни устройства соединен с первыми вхо дами третьего и четвертого элементов выходы первого и третьего элементов И соединены со входами первого элемента ИЛИ, выход которого соединен со счетным входом суммирующего счетчика, выходы второго и четвертого элементов И соединены со входами элемента ИЛИ, выход которого соединен со счетным входом вычитающего счетчика, входы группы второго операнда устройства со единены соответственно с разр дными входами делител частоты, вход пуска устройства соединен со входом установ ки нул суммирующего счетчика и 5-вхо дом первого RS-триггера, содержит п тый элемент И, элемент НЕ, элемент И-НЕ и второй RS-триггер,причем выход делител частоты соединен со вторыми входами второго и третьего элементов И,. выход п того элемента И соединен со вторыми входами первого и четвертого элементов И и со входом импульсной последовательности делител частоты, выход генератора импульсов соединен с первым входом п того элемента И и со входом элемента НЕ, выхо которого соединен с первым входом эле мента И-НЕ, второй вход элемента И-НЕ соединен с шиной пуска устройства и с 5 ВХОДОМ второго RS-триггера, а вы-ход - с R -входом второго RS-триггера, выход которого соединен со вторым входом п того элемента И, третий вход которого соединен с 5-входом первого RS-триггера. На чертеже представлена схема устройства . Устройство содержит генератор 1 импульсов , суммирующий счетчик 2, вычитающий счетчик 3, дешифратор 4 нул , элементы И 5, 6, 7 и 8, элементы ИЛИ 9 и 10, группу элементов И П , RS-триггер 12, делитель 13 частоты, элемент И 14, элемент НЕ 15, элемент ИНЕ 16, RS-триггер 17, группу выходов 18 результата, группу входов 19 первого операнда, вход 20 умножени устройства , вход 21 делени устройства, вход 22 пуска устройства, группу входов 23 второго операнда. Операци умножени выполн етс следзпощим образом. Перед началом операции на входы 23 и 19 поступают коды чисел А и В, которые необходимо перемножить. Сигнал Пуск, приход щий на вход 22, устанавливает триггеры 12 и 17 в нулевое состо ние. Низкий потенциал на выходе триггера 17 поступает на элемент 14, запреща по вление сигнала на его выходе на врем действи сигнала Пуск. Кроме того, сигнал Пуск обнул ет счетчик 2 и счетчик делител 13 частоты , а также по данному сигналу принимаетс код числа А в регистр делител 13 частоты и код числа Б в счетчик 3. После окончани действи отрицательного импульса Пуск, во врем , когда не будет импульса с генератора, сработает элемент И-НЕ 1.6, так как на обоих его входах будут высокие потенциалы , и на выходе элемента И-НЕ 16 по витс низкий потенциал, который установит триггер 17 в нулевое состо ние с высоким потенциалом на выходе и элемент И 14 начнет пропускать импульсы генератора на входы счетчика делител I3 и элементов И 6 и 7. Через элементы И 6 и 10 импульсы генератора I поступают на суммирующий счетчик 2. При количестве импульсов равном числу А на выходе схемы сравнени делител 13 частоты по вл етс импульс, который поступает через элементы 8 и
11 па йход вычитающего счетчика 3 и из кода числа Б, KOiopbiit хранитс в данном с;четчике, вычитаетс единица. Аналогичным образом происходит работа предлагаемого устройства до того момента, пока в счетчике 3 не будет код равен нулю. В этот момент в счетчике 2 код будет равен произведению чисел А и Б, При нулевом коде счетчика 3 срабатывает дешифратор 4 нул , который отпирает элементы И группы 11 и устанавливает триггер 12 в О, который в свою очередь, запрещает прохождение импульсов с выхода генератора 1 через элемент И 9. На этом процесс вычислени произведени заканчиваетс .
Если на устройство приходит сигнал делени на вход 21 и сигнал Пуск, то счетчик 2 будет суммировать импульсы , приход щие с делител 13, а от содержимого счетчика 3 будут вы - читатьс импульсы, приход щие с генератора 1. При нулевом коде счетчика 3 индикатор нул дает-сигнал, по которо му выдаетс выходной код и обнул етс триггер 12.
Благодар первоначальному обнулению делител удалось повысить точност вычислени .
Claims (2)
1.Авторское свидетельство СССР № 392495, кл. G 06 F 7/39, 1973.
2.Авторское свидетельство СССР
№ 271115, кп. G 06 F 7/52, 1970 (прототип ).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782669834A SU877536A1 (ru) | 1978-10-03 | 1978-10-03 | Множительно-делительное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782669834A SU877536A1 (ru) | 1978-10-03 | 1978-10-03 | Множительно-делительное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU877536A1 true SU877536A1 (ru) | 1981-10-30 |
Family
ID=20787583
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782669834A SU877536A1 (ru) | 1978-10-03 | 1978-10-03 | Множительно-делительное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU877536A1 (ru) |
-
1978
- 1978-10-03 SU SU782669834A patent/SU877536A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3524131A (en) | High speed frequency computing apparatus | |
SU877536A1 (ru) | Множительно-делительное устройство | |
SU935954A1 (ru) | Вычислительное устройство дл решени дифференциальных уравнений | |
SU642704A1 (ru) | Устройство дл вычислени зависимости вида | |
SU769537A1 (ru) | Квадратор | |
SU826350A1 (ru) | Устройство дл формировани адреса | |
SU813419A1 (ru) | Множительно-делительное устройство | |
SU798831A1 (ru) | Умножитель частоты | |
SU817663A1 (ru) | Цифровой измеритель временныхиНТЕРВАлОВ | |
SU600575A2 (ru) | Логарифмирующее устройство | |
SU920709A1 (ru) | Устройство дл сложени | |
SU909597A2 (ru) | Цифровой измеритель крут щего момента | |
SU746506A1 (ru) | Арифметическое устройство | |
RU1793534C (ru) | Генератор случайного потока импульсов | |
SU512468A1 (ru) | Устройство дл делени | |
SU1001089A2 (ru) | Устройство дл делени | |
SU448461A1 (ru) | Устройство дл делени чисел | |
SU590736A1 (ru) | Множительно-делительное устройство | |
SU675421A1 (ru) | Цифровой квадратор | |
SU1374218A2 (ru) | Цифровой функциональный преобразователь | |
SU868757A1 (ru) | Делительно-множительное устройство | |
SU1388884A1 (ru) | Устройство дл определени обученности человека-оператора | |
SU788363A1 (ru) | Цифровой умножитель частоты | |
SU993461A1 (ru) | Умножитель частоты следовани импульсов | |
SU860066A2 (ru) | Цифровое устройство дл извлечени квадратного корн |