SU819967A1 - Controllable repetition rate skaler - Google Patents
Controllable repetition rate skaler Download PDFInfo
- Publication number
- SU819967A1 SU819967A1 SU792764670A SU2764670A SU819967A1 SU 819967 A1 SU819967 A1 SU 819967A1 SU 792764670 A SU792764670 A SU 792764670A SU 2764670 A SU2764670 A SU 2764670A SU 819967 A1 SU819967 A1 SU 819967A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- flip
- control unit
- flop
- trigger
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 claims 1
- 230000003111 delayed effect Effects 0.000 claims 1
- 238000005259 measurement Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Description
1one
Изобретение относитс к импульсной технике и может быть использовано в измерительной технике и автоматике.The invention relates to a pulse technique and can be used in measurement technology and automation.
Известен делитель частоты следовани импульсов, содержащий счетчик, два элемента совпадени , элемент ИЛИ и генератор дополнительной частоты, изменение коэффициента делени которого основано на исключении входных импульсов и добавлении между входными импульсами сигналов дополнительной частоты, смещенных относительно входных импульсов I.A pulse frequency divider is known, containing a counter, two elements of coincidence, an OR element, and an additional frequency generator, the change in the division factor of which is based on eliminating input pulses and adding additional frequency signals that are offset from the input pulses I between the input pulses.
Однако необходимость введени дополнительной частоты приводит к низкому быстродействию.However, the need to introduce additional frequency leads to low speed.
Наиболее близким по технической сущности к изобретению вл етс делитель частоты следовани импульсов с переменным коэффициентом делени , содержащий делитель частоты, опорный генератор, блок управлени , содержащий калибратор, элемент ИЛИ, элементы совпадени , первые входы которых соединены с выходом опорного генератора, вторые входы первого и второго элемента совпадени - с выходом калибратора, второй вход третьего элемента совпадени - с выходом второго элемента совпадени , а выход третьего элемента совпадени соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом первого разр да делител частоты, а выход - с входом второго разр да делител частоты, при этом второй вход второго элемента совпадени подклкУ чен к щине знака коррекции, вход калибратора - к шине разрешени коррекции, а выход первого элемента И соединен с входами первого разр да делител частоты 2.The closest to the technical essence of the invention is a pulse frequency divider with a variable division factor, comprising a frequency divider, a reference oscillator, a control unit containing a calibrator, an OR element, a coincidence element, the first inputs of which are connected to the output of the reference oscillator, the second inputs of the first and the second element of the match with the output of the calibrator, the second input of the third element of the match with the output of the second element of the match, and the output of the third element of the match is connected to the first in element OR, the second input of which is connected to the output of the first bit of the frequency divider, and the output to the second bit input of the frequency divider, while the second input of the second coincidence element is connected to the correction sign spine, the calibrator input to the correction resolution bus, and the output of the first element And is connected to the inputs of the first bit of the frequency divider 2.
Целью изобретени вл етс повышение быстродействи .The aim of the invention is to increase speed.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792764670A SU819967A1 (en) | 1979-05-10 | 1979-05-10 | Controllable repetition rate skaler |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792764670A SU819967A1 (en) | 1979-05-10 | 1979-05-10 | Controllable repetition rate skaler |
Publications (1)
Publication Number | Publication Date |
---|---|
SU819967A1 true SU819967A1 (en) | 1981-04-07 |
Family
ID=20827091
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792764670A SU819967A1 (en) | 1979-05-10 | 1979-05-10 | Controllable repetition rate skaler |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU819967A1 (en) |
-
1979
- 1979-05-10 SU SU792764670A patent/SU819967A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU819967A1 (en) | Controllable repetition rate skaler | |
EP0094956B1 (en) | A method of bringing an oscillator into phase with an incoming signal and an apparatus for carrying out the method | |
RU1815803C (en) | Digital generator of signals manipulated by minimal shift | |
SU1330753A1 (en) | Device for phasing the synchronous impulse sources with an arbitrary division ratio | |
SU1429135A1 (en) | Device for shaping sine signals | |
JP2641964B2 (en) | Divider | |
SU748779A1 (en) | Digital phase-shifting device | |
SU1001497A1 (en) | Frequency detector | |
SU966919A1 (en) | Frequency divider with variable condition ration | |
SU980290A1 (en) | Controllable rate scaler | |
SU1467782A1 (en) | Device for transmitting binary signals | |
SU1059688A1 (en) | Synchronization device with discrete-type control | |
SU1669079A1 (en) | Controlled pulse repetition rate divider | |
SU758500A1 (en) | Pulse synchronizer | |
SU652725A1 (en) | Frequncy manipulator | |
SU995363A1 (en) | Frequency modulator | |
SU1282345A1 (en) | Device for generating bipulse signal | |
SU970362A1 (en) | Frequency substractor | |
SU1457170A2 (en) | Discrete phasing device | |
SU593188A1 (en) | Multichannel phase digital follow-up system | |
SU1396255A1 (en) | Device for shaping relative bipulse signal | |
JPS596620A (en) | Device for multiplexing digital signal | |
RU1811017C (en) | Device for automatic phase controlling of clock pulses | |
SU696622A1 (en) | Synchronizing device | |
KR100213584B1 (en) | Multiplication circuit and multiplication method of pulse signal string |