[go: up one dir, main page]

SU534039A1 - Декодирующее устройство - Google Patents

Декодирующее устройство

Info

Publication number
SU534039A1
SU534039A1 SU1955096A SU1955096A SU534039A1 SU 534039 A1 SU534039 A1 SU 534039A1 SU 1955096 A SU1955096 A SU 1955096A SU 1955096 A SU1955096 A SU 1955096A SU 534039 A1 SU534039 A1 SU 534039A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
checks
register
block
Prior art date
Application number
SU1955096A
Other languages
English (en)
Inventor
Юрий Федорович Коробов
Юрий Дмитриевич Иванов
Original Assignee
Одесский Электротехнический Институт Связи Им.А.С.Попова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Одесский Электротехнический Институт Связи Им.А.С.Попова filed Critical Одесский Электротехнический Институт Связи Им.А.С.Попова
Priority to SU1955096A priority Critical patent/SU534039A1/ru
Application granted granted Critical
Publication of SU534039A1 publication Critical patent/SU534039A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

блок 3, выходной регистр 4, переключатель 5, блок обнаружени  недостоверных символов 6, блок формировани  сигналов отключени  7, счетчик сигналов о недостоверных проверках 8 и блок формировани  сигнала обратной св зи 9.
Вход буферного регистра 1 соединен с выходом переключател  5, а 1..., п-1-ый выходы соединены со входами соответствующих сумматоров по модулю «два, выходы которых соединены с 1,..., б- 1-ым входами блока формировани  сигналов отключени  7, б вход которого соединен с О выходом буферного регистра 1, а выходы соединены с 1,..., б входами мажоритарного блока 3, выход которого соединен со вторым входом переключател  5 и первым входом выходного регистра 4, второй вход которого соединен со вторым выходом блока формировани  сигнала обратной св зи 9, вход которого соединен с выходом счетчика сигналов о недостоверных проверках 8, вход которого соединен с нулевым входом блока формировани  сигналов отключени  7 и выходом блока обнаружени  недостоверных символов 6, вход которого соединен с первым входом переключател  5.
Устройство работает следующим образом.
Прин та  кодова  комбинаци  длины п поступает одновременно на вход блока обнаружени  недостоверных символов 6 и через первый вход переключател  5, наход щегос  в положении а (режим приема), на вход регистра 1. После того, как вс  кодова  комбинаци  ор;ажетс  записанной в регистре 1 переключатель 5 переводитс  в положение в (режим декодировани ). С п выходов регистра 1 согласно алгоритму, определ емому корректирующим кодом, кодовые символы поступают на соответствующие входы сумматоров 2. Онерации суммировани  кодовых символов по модулю «два, производимые в сумматорах 2,  вл ютс  проверками данного циклического кода, количество которых равно б. Результаты проверок через блок формировани  сигналов отключени  7 поступает на вход мажоритарного блока 3. Блок 7 согласно сигналам, поступающим из блока обнаружени  недостоверных символов 6 на его нулевой вход, производит формирование сигналов отключени  проверок, в состав которых вход т недостоверные символы, определ емые блоком 6. Поэтому на вход мажоритарного блока 3 поступают проверки, которые це содержат недостоверных символов. Декодированна  кодова  комбинаци , содержаща  К информационных символов, поступает в выходной регистр 4, выход которого  вл етс  выходом декодирующего устройства. Если число проверок, определ емых счетчиком сигналов о недостоверных проверках 8, равно или превышает количество проверок б, то блок формировани  сигнала обратной св зи 9 вырабагывает сигнал, поступающий по каналу обратной св зи на передатчик и производит стирание декодированных символов, наход щихс  в выходном регистре 4. Таким образом, отключение проверок, в которых обнаружены недостоверные символы и одновременно использование сигналов отключени  дл  запроса искаженных кодовых комбинаций , позвол ет в описанном устройстве повысить помехоустойчивость приема сигналов .

Claims (3)

1. Патент США № 3718905, кл. G 06F 11/12, 1973.
2.Патент ФРГ № 1210908, кл. 21 а 17/06, 1966.
3.Мирончиков Е. Т. и др. Декодирование циклических кодов. М., «Св зь, 1968., стр. 113.
- ,,.|МMI Ml-
-III111111 111
HIIIIIII III
жжжж
I 1 1
h
JL
S-i
SU1955096A 1973-07-30 1973-07-30 Декодирующее устройство SU534039A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1955096A SU534039A1 (ru) 1973-07-30 1973-07-30 Декодирующее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1955096A SU534039A1 (ru) 1973-07-30 1973-07-30 Декодирующее устройство

Publications (1)

Publication Number Publication Date
SU534039A1 true SU534039A1 (ru) 1976-10-30

Family

ID=20563327

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1955096A SU534039A1 (ru) 1973-07-30 1973-07-30 Декодирующее устройство

Country Status (1)

Country Link
SU (1) SU534039A1 (ru)

Similar Documents

Publication Publication Date Title
SU534039A1 (ru) Декодирующее устройство
KR900008785A (ko) Bch부호의 복호장치
SU391749A1 (ru) Р-у6.-к изобретения
SU475631A1 (ru) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ НЕСТАЦИОНАРНЫХПОТОКОВ1Изобретение относитс к радиотехническим коррел ционным устройствам дл обнаружени импульсных сигналов, в частности, характерных точек этих сигналов.Известно устройство дл обнаружени нестационарных потоков, содержащее два формировател стандартных импульсов, схему «И», выходом соединенную с вычислительным блоком через счетчик.Однако, это устройство обладает высокой веро тностью совпадени импульсов полезного сигнала и импульсов помехи нри обработке нестационарных потоков импульсов.Цель изобретеии — уменьшение веро тности совпадени импульсов полезного сигнала и импульсов помехи.Это достигаетс тем, что в предла]-аемое устройство введены два формировател пр моугольных имиульсов переменной длительности, которые включены между выходом каждого формировател стандартных импульсов и одним из входов схемы «И»; кроме того, формирователь нр моугольных импульсов переменной длительности содержит счетчик, вход и выходы всех разр дов которого подключены к /V схемам «И», выходы которых подключены к входу схемы «ИЛИ» через Л' генераторов заданной длительности.На фиг. 1 изображена блок-схема устройства; на фиг. 2 — схема формировател нр моугольных импульсов.2Устройство содерл<ит входы 1 и 2, формирователи 3 и 4 стандартных сигналов, формирователи 5 и 6 ир моугольных импульсов переменной длительиостн, схему «И» 7, счетчик 85 и вычнслительный блок 9. Идентичные формирователи 5 и 6 содержат входную клемму 10, счетчик 11, Л'' схем «И» 12, Л-' генераторов 13 заданной длительности и схему «ИЛИ» 14. Вход I через последовательно соединенные10 формирователн 3 и 5 н вход 2 через последовательно соединенные формирователн 4 н 6 подключены соответственно к первому н второму входам схемы «И» 7, выход которой через счетчнк 8 соедннен с вычислительным бло-15 ком 9. В формировател х 5 н 6 входна клемма 10 подключена к первым входам Л' схе.м «И» 12 и к входу счетчика 11, каждый выход которого соединен с соответствующим н входа мн Л'' схем «И» 12, а выход каждой схел!ы20 «И» 12 нодключен через соответствующий генератор 13 к соответствующему входу схемы «ИЛИ» 14.Устройство работает следующим образом. Сигналы, ностунаюн1не на входы 1 н 2, ире-25 образуютс соответствующнмн формнровате- л ми 3 и 4 в нотоки (последовательности) короткнх стандартных имиульсов, соответствующих по временн моментам но влени характерных точек входных сигналов. Форми-30 рователи 5 и 6 преобразуют потокп импульсов в последовательности ПРЯМОУГОЛЬНЫХ им-
SU1117848A1 (ru) Дешифратор двоичного циклического кода
SU467353A1 (ru) Декодирующее устройство
SU467349A1 (ru) Устройство дл дистанционной обработки данных
SU860330A1 (ru) Декодер
GB1172747A (en) Data Transmission System.
SU687612A1 (ru) Устройство дл исправлени и обнаружени ошибок
SU766032A1 (ru) Устройство дл передачи и приема дискретных сигналов
ATE141453T1 (de) Gerät zum empfang von daten
SU877517A1 (ru) Устройство дл ввода информации
SU1367164A1 (ru) Декодер рекуррентной последовательности
SU684763A1 (ru) Декодирующее устройство дл систем св зи с решающей обратной св зью
SU677123A1 (ru) Устройство дл мажоритарного декодировани циклических кодов при трехкратном повторении комбинации
SU497617A1 (ru) Устройство дл передачи дискретной информации
SU625319A1 (ru) Устройство дл приема сигналов с фазовой модул цией
JPS554106A (en) Signal transmission system
SU1541785A1 (ru) Устройство дл цикловой синхронизации и декодировани информации
SU945986A1 (ru) Аналоговый декодер кода Хэмминга
SU543175A1 (ru) Устройство защиты от ошибок
SU409395A1 (ru) Способ регистрации двоичных сигиалов при приеме непрерывных сообщений
SU576581A2 (ru) Декодирующее устройство системы передачи дискретных сообщений с решающей обратной св зью
SU543974A1 (ru) Устройство дл передачи и приема информации