SU399999A1 - DEVICE FOR DEMODULATION OF FREQUENCY-MANIPULATED SIGNALS - Google Patents
DEVICE FOR DEMODULATION OF FREQUENCY-MANIPULATED SIGNALSInfo
- Publication number
- SU399999A1 SU399999A1 SU1731335A SU1731335A SU399999A1 SU 399999 A1 SU399999 A1 SU 399999A1 SU 1731335 A SU1731335 A SU 1731335A SU 1731335 A SU1731335 A SU 1731335A SU 399999 A1 SU399999 A1 SU 399999A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- frequency
- shift register
- cascade
- stage
- pulses
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Noise Elimination (AREA)
Description
1one
Известно устройство дл демодул ции частотно-манипулированных сигналов, содержаш ,ее последовательно соединенные фильтр, формирователь и регистр сдвига с генератором тактовых импульсов.A device for demodulating frequency-manipulated signals, comprising, its successively connected filter, driver, and shift register with a clock pulse generator, is known.
Цель изобретени - повышение помехоустойчивости .The purpose of the invention is to improve noise immunity.
Это достигаетс тем, что в него введен каскад запрета, один вход которого подключен к выходу регистра сдвига, второй через каскад сложени - ко всем отводам регистра сдвига, а выход введенного каскада запрета подключен к дополнительному входу каскада сложени .This is achieved by introducing a inhibit cascade, one input of which is connected to the output of the shift register, the second through the addition cascade to all taps of the shift register, and the output of the input ban cascade is connected to the additional input of the addition cascade.
На чертеже приведена функциональна схема предлагаемого устройства.The drawing shows a functional diagram of the proposed device.
Устройство состоит из фильтра 1 низких частот, формировател 2, регистра 3 сдвига, генератора 4 тактовых импульсов, каскадов 5 и 6 совпадени , счетчиков 7 и 8, каскада 9 запрета и каскадов 10 и 11 сложени .The device consists of a low-pass filter 1, a driver 2, a shift register 3, a clock pulse generator 4, matching stages 5 and 6, counters 7 and 8, a ban stage 9, and addition stages 10 and 11.
Приход щий из канала св зи сигнал совместно с шумом поступает на вход фильтра 1 низких частот. Сигнал с выхода фильтра подаетс на формирователь 2, который преобразует синусоидальный сигнал в последовательность импульсов, следующих с той же частотой повторени , причем скважность поступающих импульсов составл ет не менее ста.The signal coming from the communication channel, together with the noise, is fed to the input of the low-pass filter 1. The signal from the filter output is fed to a driver 2, which converts a sinusoidal signal into a sequence of pulses following the same repetition frequency, with the duty cycle of the incoming pulses being at least a hundred.
За каждую ноложительную полуволну в регистр 3 сдвига записана единица, причем к моменту поступлени следующей единицы, предыдуща продвигаетс импульсами генератораFor each positive half-wave, a unit is recorded in the shift register 3, and by the time the next unit arrives, the previous one is advanced by generator pulses
тактовых импульсов до определенного каскада регистра сдвига. Количество каскадов выбрано таким, чтобы за один период высшей принимаемой частоты импульсы поступали одновременно на два входа каскада 5 совпадени ,clock pulses up to a certain cascade shift register. The number of stages is chosen so that for one period of the highest received frequency, the pulses simultaneously arrive at two inputs of the stage 5 coincidence,
а при низшей принимаемой частоте импульсы поступали только на входы каскада 6 совпадени . Таким образом, импульсы поступают в счетчик 7 или 8 в зависимости от принимаемой частоты. Эти счетчики устанавливаютс and at the lowest received frequency, the pulses arrived only at the inputs of the cascade 6 coincidence. Thus, the pulses arrive at the counter 7 or 8, depending on the received frequency. These counters are set
в исходное положеппе блоком автоматического сброса, состо щим из каскада 9 запрета и каскада 10 сложени . Каскад 9 запрета выдает импульс в том случае, если после выхода импульса из регистра 3 сдвига в нем не записано ни одной единицы, т. е. нет сигнала на выходе каскада 11 сложени . На схему каскада 10 сложени поступают импульсы с каскада 9 запрета и со всех выходов счетчиков . Таким образом, при отсутствии сигналаin the initial position by an automatic reset unit consisting of a prohibition stage 9 and a stage addition stage 10. The prohibition stage 9 outputs a pulse in the event that not a single unit is recorded in it after the pulse leaves the shift register 3, i.e. there is no signal at the output of the addition stage 11. The scheme of the cascade 10 addition receives pulses from the cascade 9 of the ban and all the outputs of the counters. Thus, in the absence of a signal
осуществл етс сброс вс кий раз, когда интервал времени между импульсами, образованными шумом, превышает врем задержки регистра сдвига. В случае наличи сигнала сброс настунит только после его приемаis reset whenever the time interval between pulses formed by noise exceeds the delay time of the shift register. If a signal is present, the reset will be reset only after receiving it.
Пред.мет изобретени Prev Invention
Устройство дл демодул ции частотно-манипулироваиных сигналов, содержащее соединенные последовательно фильтр, формирователь и регистр сдвига с генератором тактовых импульсов, причем некоторые отводы регистра сдвнга подключены попарно к каскадам совпадени , выходы которых подключены к счетчикам, выходы которых, вл сь выходами устройства, подключены к входам сброса упом нутых счетчиков, отличающеес тем, что, с целью повышени помехоустойчивости, введен каскад запрета, один вход которого подключен к выходу упом нутого регистра сдвига, второй через каскад сложени -ко всем отводам регистра сдвига, а выход введенного каскада запрета подключен к дополнительному входу каскада сложени .A device for demodulating frequency-controlled signals containing a filter connected in series, a driver and a shift register with a clock generator, some taps of the shift register connected in pairs to coincidence cascades whose outputs are connected to counters whose outputs, being the outputs of the device, are connected to the reset inputs of the mentioned counters, characterized in that, in order to improve the noise immunity, a prohibition cascade is introduced, one input of which is connected to the output of said register with Whig, through second stage adding ko all taps of the shift register and the output of the entered prohibition cascade connected to an additional input of adding stage.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1731335A SU399999A1 (en) | 1971-12-29 | 1971-12-29 | DEVICE FOR DEMODULATION OF FREQUENCY-MANIPULATED SIGNALS |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1731335A SU399999A1 (en) | 1971-12-29 | 1971-12-29 | DEVICE FOR DEMODULATION OF FREQUENCY-MANIPULATED SIGNALS |
Publications (1)
Publication Number | Publication Date |
---|---|
SU399999A1 true SU399999A1 (en) | 1973-10-03 |
Family
ID=20498159
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1731335A SU399999A1 (en) | 1971-12-29 | 1971-12-29 | DEVICE FOR DEMODULATION OF FREQUENCY-MANIPULATED SIGNALS |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU399999A1 (en) |
-
1971
- 1971-12-29 SU SU1731335A patent/SU399999A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU399999A1 (en) | DEVICE FOR DEMODULATION OF FREQUENCY-MANIPULATED SIGNALS | |
SU560360A1 (en) | Device for demodulating frequency-shifted signals | |
SU1363501A1 (en) | Digital frequency demodulator | |
SU771861A1 (en) | Pulse delay device | |
SU382088A1 (en) | DEVICE FOR CONSTRUCTION IN SQUARES | |
SU395978A1 (en) | ||
SU425337A1 (en) | DEVICE FOR ALLOCATION OF A SINGLE PULSE \ | |
SU754662A1 (en) | Pulse delay device | |
SU1084980A1 (en) | Device for converting pulse train to rectangular pulse | |
SU1309297A1 (en) | Pulse distribution | |
SU1120315A1 (en) | Calculating device | |
RU1829106C (en) | Discriminator of zero beats | |
SU1182483A1 (en) | Digital meter of pulse duration | |
SU491186A1 (en) | Multi-frequency discriminator | |
SU1113896A1 (en) | Start-stop receiving device | |
SU1336217A1 (en) | Pulse series-to-single pulse converter | |
SU1758848A1 (en) | Random pulse stochastic converter | |
SU1569954A1 (en) | Digital frequency discriminator | |
SU422093A1 (en) | SELECTOR OF PULSE OF MINIMUM DURATION | |
SU440780A1 (en) | Device for the selection of pulses in duration | |
SU834913A1 (en) | Switching device | |
SU1092743A2 (en) | Synchronizing device | |
SU367538A1 (en) | P T B »svd a ^ sEOTSi [ | |
RU2044406C1 (en) | Selector of pulses having given duration | |
SU1182667A1 (en) | Frequency divider with variable countdown |