SU1420655A1 - Device for subtracting pulse trains - Google Patents
Device for subtracting pulse trains Download PDFInfo
- Publication number
- SU1420655A1 SU1420655A1 SU864141733A SU4141733A SU1420655A1 SU 1420655 A1 SU1420655 A1 SU 1420655A1 SU 864141733 A SU864141733 A SU 864141733A SU 4141733 A SU4141733 A SU 4141733A SU 1420655 A1 SU1420655 A1 SU 1420655A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- output
- bus
- pulses
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в автоматике, приборостроении и вычислительной технике. Целью изобретени вл етс повьшение надежности устройства, что достигаетс за счет его упрощени в результате предложенной схемы построени . На чертеже показаны D-триггеры 1, 2 и 3, элемент НЕ 4, элемент И-КЕ 5. При работе устройства, когда частота импульсов на второй входной шине будет пре- вьшать частоту импульсов на первой входной шине, на D-входе триггера 3 будет посто нно присутствовать уровень логического О и вследствие зтого на выходе триггера 3 будет все вр ем уровень логического О. Т.е. на выходной шине устройства импульсы по вл тьс не будут. Точность работы устройства сохран етс в широком диа- пазоне частот и длительностей сигналов входных импульсных последовательностей . 2 ил. § (/)The invention relates to a pulse technique and can be used in automation, instrument making and computer engineering. The aim of the invention is to increase the reliability of the device, which is achieved by simplifying it as a result of the proposed construction scheme. The drawing shows the D-flip-flops 1, 2 and 3, the element is NOT 4, the element AND-KE 5. When the device is working, when the frequency of the pulses on the second input bus exceeds the frequency of the pulses on the first input bus, the D-input of the trigger 3 there will be a constant level of logical O and, as a result, at the output of trigger 3 there will always be a logical level of O. That is, no pulses will appear on the output bus of the device. The accuracy of the device is maintained in a wide range of frequencies and signal durations of the input pulse sequences. 2 Il. § (/)
Description
4 Ю4 S
О) СП СЛO) JV SL
QDi/e. 7QDi / e. 7
Изобретение относитс к импульсной технике и может быть использовано в автоматике, приборостроении и вы- числифельной технике,Цель изобретени - повышение надежности устройства за счет его упрощени .The invention relates to a pulse technique and can be used in automation, instrument making and computing technology. The purpose of the invention is to increase the reliability of the device by simplifying it.
На фиг. 1 показана структурна электрическа схема устройства; на фиг1 2 - временные диаграммы, по с- и ющие его работу.FIG. Figure 1 shows the electrical structure of the device; on Fig 2 - timing charts for c - and his work.
Устройство (фиг. 1) содержит первый триггер 1, пр мой выход которого соединен с D-входами второго и треть- его триггеров 2 и 3, причем С-вход триггера 3 соединен с входом элемента НЕ 4, С-входом триггера 2 и первой входной шиной, а выход - с выходной шиной и первым входом элемента И-НЕ 5, второй вход которого соединен с выходом элемента НЕ 4, а выход - с R-входом триггера 3. С-вход триггера 1 соединен с второй входной шиной, D-вход - с общей шиной, инверсный вы- ход - с S-входом триггера 2, а S- вход - с выходом триггера 2.The device (Fig. 1) contains the first trigger 1, the direct output of which is connected to the D inputs of the second and third triggers 2 and 3, and the C input of the trigger 3 is connected to the input of the HE element 4, the C input of the trigger 2 and the first the input bus, and the output with the output bus and the first input of the element AND-NOT 5, the second input of which is connected to the output of the HE 4 element, and the output to the R input of the trigger 3. The C input of the trigger 1 is connected to the second input bus, D -input - with common bus, inverse output - with S-input of trigger 2, and S- input - with output of trigger 2.
На фиг. 2 показаны следующие вре- .менные диаграммы: а - импульсна последовательность на первой входной шине; б - импульсна последовательность на второй входной шине; в - сигналы на пр мом выходе триггера 1; г - сигналы на пр мом выходе триггера 2; д - сигналы на выходной шине. FIG. 2 shows the following time diagrams: a - pulse sequence on the first input bus; b - pulse sequence on the second input bus; c - signals at the forward output of flip-flop 1; g - signals at the direct output of trigger 2; d - signals on the output bus.
Устройство работает следующим образом .The device works as follows.
Исходное состо ние триггеров 1 и 2 - единичное, т.е. на пр мых выходах присутствует 1, триггера 3нулевое .The initial state of the triggers 1 and 2 is single, i.e. at the direct outputs there is 1, the trigger 3 is zero.
Рассмотрим случай, когда, частота импульсов на первой входной шине больше, чем на второй входной шине, т.е. нормальный случай. Так как на D-входе триггера 3 присутствует 1, то при по влении на первой входной шине переднего фронта импульса на выходе триггера 3 по вл етс 1. При окончании импульса на первой вход- ной шине-и по влении О на выходе элемента И-НЕ 5, триггер 3 перебрасываетс в состо ние О, -Фактически импульс на выходе триггера 3 повтор ет по длительности импульс на первой входной шине. При по влении импульса на второй входной шине триггер 1 устанавливаетс в состо ние О, аConsider the case when the frequency of the pulses on the first input bus is greater than on the second input bus, i.e. normal case. Since there is 1 on the D-input of the trigger 3, when the front edge of the pulse appears at the first input bus, the output of the trigger 3 appears 1. When the pulse ends on the first input bus, and the appearance of O at the output of the I- NOT 5, the trigger 3 is transferred to the state O, - In fact, the pulse at the output of the trigger 3 repeats in duration the pulse on the first input bus. When a pulse appears on the second input bus, trigger 1 is set to state O, and
значит на D-входах триггеров 2 и 3 по вл етс О. При по влении импульса на первой входной шине его передний фронт устанавливает на выхода триггеров 2 и 3 уровень О. Реально на выходе триггера 3 ничего не |мен етс , т.е. импульс с первой входной шины на выходную шину не проходит . На выходе триггера 2 происходит переход из состо ни 1 в О. Этот п ереход перебрасывает триггер 1 по S-входу в состо ние 1.it means that O appears at the D inputs of triggers 2 and 3. When a pulse appears on the first input bus, its leading edge sets the output of triggers 2 and 3 to level O. Actually nothing changes at the output of trigger 3, i.e. pulse from the first input bus to the output bus does not pass. At the output of trigger 2, a transition from state 1 to O. occurs. This transition transfers trigger 1 via the S input to state 1.
О, по вившись.на инверсном выходе триггера 1, возвращает триггер 2 по S-входу также в состо ние 1. В итоге происходит вычитание импульса на первой входной шине импульсом, ранее по вившимс на второй входной шине. .O, having appeared on the inverse output of flip-flop 1, returns flip-flop 2 via S-input also to state 1. As a result, the pulse is subtracted on the first input bus by the pulse previously generated on the second input bus. .
Когда частота импульсов на второй входной шине превышает частоту им- пульсов на первой входной шине, на D-входе триггера 3 посто нно присутствует уровень О и вследствие этого на выходе триггера 3 все врем имеетс О. Т.е. на выходной шине устройства импульсы не по вл ютс .When the frequency of the pulses on the second input bus exceeds the frequency of the pulses on the first input bus, a level O is constantly present at the D input of trigger 3 and, as a result, there is O at the output of trigger 3. no impulses appear on the output bus of the device.
Точность работы описанного объекта сохран етс в широком диапазоне частот и длительностей сигналов входных импульсных последовательностей.The accuracy of the operation of the described object is maintained in a wide range of frequencies and signal durations of the input pulse sequences.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864141733A SU1420655A1 (en) | 1986-10-29 | 1986-10-29 | Device for subtracting pulse trains |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864141733A SU1420655A1 (en) | 1986-10-29 | 1986-10-29 | Device for subtracting pulse trains |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1420655A1 true SU1420655A1 (en) | 1988-08-30 |
Family
ID=21265443
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864141733A SU1420655A1 (en) | 1986-10-29 | 1986-10-29 | Device for subtracting pulse trains |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1420655A1 (en) |
-
1986
- 1986-10-29 SU SU864141733A patent/SU1420655A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское с зидетельство СССР № 1228249, кл. Н 03 К 5/156, 1983. Авторское свидетельство СССР № 945972, кл. Н 03 К 5/19, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1420655A1 (en) | Device for subtracting pulse trains | |
SU1533001A1 (en) | Frequency divider | |
SU1311018A1 (en) | Pulse repetition frequency divider with 3:1 countdown | |
SU1633484A1 (en) | Antichatter device | |
SU1534750A1 (en) | Clock synchronization device | |
SU1580535A2 (en) | Ternary counting device | |
SU1202041A1 (en) | Chatter protection device | |
SU1226394A1 (en) | Time interval-to-digital code converter | |
SU1368962A2 (en) | Shaper of pulses | |
SU748832A1 (en) | Single-pulse shaper | |
SU1626352A1 (en) | Single-shot pulse former | |
SU1309282A1 (en) | Generator of time intervals | |
SU1511853A1 (en) | Converter of pulse train into square pulse | |
SU1312743A1 (en) | Device for decoding miller code | |
SU1471290A1 (en) | Single pulse generator | |
SU1482660A1 (en) | Tremometer | |
SU1420659A2 (en) | Pulse duration selector | |
SU790120A1 (en) | Pulse synchronizing device | |
SU1241481A2 (en) | Decoding device | |
SU1190507A1 (en) | Pulse-width modulator for servo electric drive | |
SU1336229A1 (en) | Flip-flop device protected against pulse interferences | |
SU1403341A1 (en) | Pulse shaper | |
SU1525876A1 (en) | Device for extracting clock pulse | |
SU1311007A1 (en) | Device for producing frequency difference of two pulse sequences | |
SU1531185A1 (en) | Pulse synchronizing device |