SU1233156A2 - Устройство дл контрол цифровых блоков - Google Patents
Устройство дл контрол цифровых блоков Download PDFInfo
- Publication number
- SU1233156A2 SU1233156A2 SU843775256A SU3775256A SU1233156A2 SU 1233156 A2 SU1233156 A2 SU 1233156A2 SU 843775256 A SU843775256 A SU 843775256A SU 3775256 A SU3775256 A SU 3775256A SU 1233156 A2 SU1233156 A2 SU 1233156A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- inputs
- information
- generator
- unit
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к цифровой вычислительной технике и может быть использовано дл проверки исправности цифровых устройств с использованием принципов сигнатурного анализа. Целью изобретени вл етс повышение надежности за счет обеспечени бесконтактной перестройки устройства дл контрол произвольных логических элементов . Устройство содержит генератор тестов, мультиплексор,коммутатор управл кицих сигналов, формирователь активного перепада, формирователь сигнатур и блок сравнени сигнатур . Кроме того, устройство содержит блок управлени , блок индикации и блок пам ти. Отличительной особенностью устройства вл етс наличие совокупности формировател активного перепада и блока пам ти, что позвол ет осуществл ть бесконтактную коммутацию определенным образом выбранных активных перепадов управл ющих сигналов произвольных контролируемых блоков по сигналам из блока пам ти. 1 з.п. ф-лы, 1 ил.
Description
I12
Изобретение относитс к цифровой вычислительной технике и может быть исподьзовано дл проверки исправности цифровьсх устройств.
Цель изобретени - повышение на- дежности за счет обеспечени бесконтактной перестройки устройства дл контрол произвольных логических элементов,
На чертеже приведена структурна схема устройства.
Устройство содержит контролируемый цифровой блок 1, генератор 2 тестов, мультиплексор 3 и коммутатор А управл ющих сигналов, последовательно с KOTopblM соединены формирователь 5 активного перепада, форм:нрователь 6 сигнатур и блок 7 сравнени сигнатур. Кроме того, оно содержит блок 8 уп равлени , блок 9 индикации и блок 10 пам ти. Вход 11 вл етс входом начальной установки устройства, выход 12 - выходом неисправности устройства , формирователь активного перепада содержит сумматоры 13, , 13 и 13,, по модулю два.
Устройство работает следующим образам.
На заранее заданные входы блока 1 поступают стимулирующие сигналы с . выхода генератора 2 тестов. Дл обеспечени синхронности стимулирующих сигналов с остальными сигналами, формируемыми блоком 1, из последнего в генератор 2 тестов поступает опор- ньй синхронизирующий сигнал. При этом на всех выходах блока 1, подключенных к входам мультиплексора 3, вырабатьшаютс определенные дво:ич- ные последовательности.
.В первом цикле работы на информационных выходах блока 8 управлени выставл етс код, соответствующий первому контролируемому параметру (первому из контролируемых информационных выходов контролируемого блока 1 в совокупности с соответствующими управл ющими сигналами).
При этом на мультиплексоре 3 открыт первьй канал, а к входам запуска , останова и синхронизации соответственно формировател 5 активного перепада подключаютс сигналь. блока 1 относ щиес к сигналу на первом провер емом выходе объекта контрол . Одновременно с информационных выходов блока 10 пам ти на входы формировател 5 активного перепада посту
5 0 5
0
5
0
5
3
562
пает трехразр дный параллельный код, определ ющий требуемые дл первого контролируемого параметра значени активных перепадов соответственно сигнала запуска, останова и синхронизации , дл чего на адресные входы блока 10 пам ти с информационных выходов блока 8 управлени поступает код, соответствующий первому контролируемому параметру. Вход Чтение блока 10 пам ти подключен к шине разрешающего потенциала.
После окончани интервала измерени полз ченна сигнатура поступает на вторз ю группу информационных входов блока 7 сравнени сигнатур, выполненного на . основе запоминающего устройства. Перва группа входов блока 7 сравнени сигнатур подключена к группе выходов номера параметра блока 8 управлени .
Если сигнатура первого параметра правильна , на. вьпсоде 12 устройства устана вливаетс сигнал логической единицы, такой же сигнал находитс на первом выходе блока 7 сравнени сигнатур. В этом случае на выходах номера параметра блока 8 управлени выставл етс код, соответствующий следующему контролируемому паеаметру. В мультиплексоре 3 и коммутаторе 4 управл ющих сигналов первые каналы закрываютс и открываютс вторые. Цикл измерени повтор етс . Если сигнатура второго контролируемого параметра правильна , то аналогичным образом устройство переходит к проверке следующ;его параметра и т.д.
Если в процессе контрол сигнатура одного из параметров оказываетс не- . правильной, то на выходе 12 устройства присутствует нулевой потенциал, а на блоке 9 индикации отображаетс код параметра, который классифицирован как н@исправньтй.
Определение требуемых активных перепадов управл ющих сигналов запуска , останова и синхронизации производитс из соображений обеспечени стабильных значений сигнатур на этапе отработки устройства контрол , При этом определ ютс дл каждого контролируемого параметра значени управл ющих кодов, которые занос тс в блок 10 пам ти.
3.1
Claims (2)
1. Устройство дл контрол цифровых блоков, содержащее генератор тестов , мультиплексор, формирователь сиг- натур, коммутатор управл нвдих. сигналов блок сравнени сигнатур, блок управлени и блок индикации, причем группа выходов номера параметра блока управлени соединена с группами управл к цих входов мультиплексора и коммутатора управл ющих сигналов, группой входов блока индикации и первой группой информационных входов блока сравнени сигнатур, вход начальной установки устройства соединен с установочными входами формировател сигнатур,блока сравнени сигнатур и блока управлени , группа информационных выходов и синхровход генератора тестов соеди- нены соответственно с группой информационных входов и синхровходом контролируемого цифрового блока, группа информационных выходов которого соединена с группой информационных входов мультиплексора, выход которого соединен с информационным входом формировател сигнатур, выходы Пуск,
Стоп и Синхро контролируемого цифрового блока соединены с соответ- ствующими.информационными входами коммутатора управл ющих сигналов, группа информационных выходов и выход стробировани формировател сигнатур соединень соответственно с второй группой информационных входов и вхо1564
дом стробировани блока сравнени сигнатур, первьш информационный выход которого соединен со счетным входом блока управлени , а второй информационный выход вл етс выходом неисправности устройства, о т- личающеес тем, что, с
целью повышени надежности за счет обеспечени бесконтактной перестройки устройства дл контрол произвольных логических элементов, оно содержит формирователь активного перепада и блок пам ти, причем выходы Пуск, Стоп, и Синхро ко1Ф1утатора impas- л кщнх сигналов через формирователь активного перепада соединены с одноименными входами формировател сигнатур , группа управл ющих входов формировател активного перепада соединена с группой информационных выходов блока пам ти, группа адресных входов которого соединена с группой выходов номера параметра блока управлени , а вход Чтение блока пам ти соединен с шиной разрешакщего потенциала устройства.
2. Устройство по п. 1, отличающеес тем, что формирователь активного перепада содержит три сумматора по модулю два, причем первые и вторые йходы сумматоров по модулю два вл ютс соответственно группами информационных и управл ющих входов формировател , а выход - группой выходов формировател .
Редактор Н. Рбгулич
Составитель С, Старчи :ин
Техред О.Сопко ; Корректоре. Шекмар
Заказ 2772/51
Tnpaxfc 671
БНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035 Москва, Ж-35, Раугаслса наб., д. 4/5
Произволс.твенно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
Подписное
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843775256A SU1233156A2 (ru) | 1984-07-25 | 1984-07-25 | Устройство дл контрол цифровых блоков |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843775256A SU1233156A2 (ru) | 1984-07-25 | 1984-07-25 | Устройство дл контрол цифровых блоков |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1120338 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1233156A2 true SU1233156A2 (ru) | 1986-05-23 |
Family
ID=21132527
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843775256A SU1233156A2 (ru) | 1984-07-25 | 1984-07-25 | Устройство дл контрол цифровых блоков |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1233156A2 (ru) |
-
1984
- 1984-07-25 SU SU843775256A patent/SU1233156A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 978154, кл. G 06 F 11/16, 1981. Авторское свидетельство СССР № 1120338, кл. G 06 F 11/26, 1983 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3573751A (en) | Fault isolation system for modularized electronic equipment | |
SU1233156A2 (ru) | Устройство дл контрол цифровых блоков | |
SU563697A1 (ru) | Устройство дл контрол посто нных запоминающих устройств | |
SU1432528A2 (ru) | Устройство дл контрол функционировани логических блоков | |
SU1166120A1 (ru) | Устройство дл контрол цифровых узлов | |
SU1265859A1 (ru) | Устройство дл контрол блоков оперативной пам ти | |
SU1424020A1 (ru) | Генератор тестов | |
SU1223233A1 (ru) | Устройство дл контрол однотипных логических узлов | |
SU1269139A1 (ru) | Устройство дл контрол цифровых узлов | |
SU1691841A1 (ru) | Устройство дл контрол цифровых объектов | |
SU1104589A1 (ru) | Устройство дл контрол записи информации в программируемые блоки пам ти | |
SU1038926A1 (ru) | Устройство дл задани тестов | |
SU551573A1 (ru) | Устройство дл испытани логических блоков | |
SU1681304A1 (ru) | Устройство дл автоматического поиска дефектов в логических блоках | |
SU1160414A1 (ru) | Устройство дл контрол логических блоков | |
RU2127447C1 (ru) | Система диагностирования цифровых устройств | |
SU1705875A1 (ru) | Устройство дл контрол оперативной пам ти | |
SU1168951A1 (ru) | Устройство дл задани тестов | |
SU696510A1 (ru) | Генератор псевдослучайных кодов | |
SU562783A1 (ru) | Устройство контрол и диагностики цифровых схем | |
SU1024924A1 (ru) | Устройство дл контрол логических узлов | |
SU1019454A1 (ru) | Устройство дл контрол многовыходных цифровых узлов | |
SU1160417A1 (ru) | Устройство дл контрол цифровых узлов | |
SU942025A1 (ru) | Устройство дл контрол и диагностики дискретных объектов | |
SU1297018A2 (ru) | Устройство дл задани тестов |