RU2072552C1 - Цифровой дискриминатор - Google Patents
Цифровой дискриминатор Download PDFInfo
- Publication number
- RU2072552C1 RU2072552C1 RU93034008A RU93034008A RU2072552C1 RU 2072552 C1 RU2072552 C1 RU 2072552C1 RU 93034008 A RU93034008 A RU 93034008A RU 93034008 A RU93034008 A RU 93034008A RU 2072552 C1 RU2072552 C1 RU 2072552C1
- Authority
- RU
- Russia
- Prior art keywords
- outputs
- decoder
- counter
- output
- inputs
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относится к информационно-измерительной технике и может найти применение в системах регистрации и обработки импульсных сигналов, при построении функциональных генераторов и цифровых анализаторов спектра. Изобретение позволяет упростить устройство. В состав цифрового дискриминатора входят счетчики 2, 4, схема сравнения 3, дешифратор 5, элемент задержки 6, группа триггеров 71, 72,...7n. 1 ил.
Description
Изобретение относится к информационно-измерительной и вычислительной технике и может найти применение в системах регистрации и обработки импульсных сигналов, при построении функциональных генераторов и цифровых анализаторов спектра.
Известен многоканальный цифровой дискриминатор, содержащий блок счетчиков исследуемой величины, переключатели уровней и блоки сравнения по числу уровней дискриминации, триггеры и блоки совпадения по числу каналов дискриминатора (авт.св. N 591854, МКЛ. G 06 F 7/00, 1975). Это устройство позволяет дискриминировать анализируемую величину по ряду уровней дискриминации, но оно построено путем составления из одноканальных дискриминаторов. Такое решение требует большого объема оборудования.
Наиболее близким по технической сущности к предлагаемому является цифровой дискриминатор, содержащий первый счетчик, схему сравнения, n переключателей уровней дискриминации, коммутатор, второй счетчик, дешифратор, элемент задержки и группу триггеров по количеству выходов дешифратора (авт. св. N 1585791, МКЛ. G 06 F 7/00, 1990).
В известном устройстве информационный вход дискриминатора соединен с информационным входом первого счетчика, выходы которого подключены к соответствующим входам первой группы входов схемы сравнения, выход которой соединен с входом установки в нулевое состояние первого счетчика и с информационным входом второго счетчика, выходы которого подключены к управляющим входам коммутатора, выходы последнего подключены к соответствующим входам второй группы входов схемы сравнения, а выходы каждого i-го переключателя уровней дискриминации соединены с соответствующими информационными входами i-й группы входов коммутатора, выходы второго счетчика соединены с входами дешифратора, каждый выход которого соединен с входом установки в 1 и информационным входом соответствующего триггера группы, выходы триггеров группы являются выходами цифрового дискриминатора, а синхровходы соединены с выходом элемента задержки, вход которого подключен к выходу схемы сравнения.
Недостатком известного устройства является сложность технической реализации, обусловленная наличием в этом устройстве больших аппаратурных затрат.
При этом решение задачи формирования последовательности сигналов, например, из ряда 2n, где n=0,1,2. приводит к необходимости использования, в частности возрастающего при увеличении числа уровней дискриминации, количества переключателей уровней.
Целью изобретения является упрощение устройства.
Изобретение поясняется чертежом.
Цифровой дискриминатор содержит информационный вход 1, счетчик 2, схему 3 сравнения, выходной счетчик 4, дешифратор 5, элемент 6 задержки, группу триггеров 7', 7".7n, выходы 8 и дополнительные выходы 9 цифрового дискриминатора.
Устройство работает следующим образом.
В исходный момент счетчики 2 и 4 обнулены, триггеры 7 также установлены в нулевое состояние.
Нулевое состояние счетчика 4 соответствует подключению ко второй группе сходов сравнения 3 исходной кодовой комбинации, получаемой при этом на выходах дешифратора 5.
Рассмотрим случай использования в качестве дешифратора 5 кодирующего устройства, преобразующего двоичный код в унитарный, когда из всех выходов дешифратора активный уровень имеется только на одном, а именно на том, номер которого равен поданному на вход двоичному числу.
При этом с целью исключения возможности возбуждения в исходный момент выхода триггера 7 должна осуществляться блокировка включения этого триггера до момента начального пуска системы.
Эта блокировка может быть реализована различными способами, в частности подачей соответствующего сигнала на управляющий вход дешифратора 5 (например, входы Wo, W1 дешифратора к 155 ИДЗ).
При пуске системы осуществляется снятие сигнала блокировки, триггер 7 включается и преобразованная исследуемая величина в виде унитарного кода по информационному входу 1 подается на информационный вход счетчика 2.
При равенстве кодов на выходах разрядов счетчика 2 и выходах разрядов дешифратора 5, определяемого активным состоянием соответствующего выхода дешифратора 5, на выходе схемы 3 сравнения формируется сигнал равенства, означающий достижение первого уровня дискриминации. Этот сигнал устанавливает счетчик 2 в "0" и изменяет состояние счетчика 4.
Новое содержимое счетчика 4 соответствует активному состоянию следующего выхода дешифратора 5 (первый выход дешифратора 5 возвращается в нулевое состояние).
При этом взводится триггер 7", а триггер 7 продолжает сохранять свое включенное состояние. Унитарный код при этом продолжает поступать на вход счетчика 2, а сигнал с выхода схемы 3 сравнения, задержанный с помощью элемента 6 задержки, поступает на С-входы триггеров 7.
При этом триггер 7 переводится в нулевое состояние, завершая формирование временного интервала, длительность которого определяется значением кода в соответствии с активным состоянием определенного выхода дешифратора 5.
К концу преобразования исследуемой величины на выходе счетчика 4, подключенном к выходу устройства 9, формируется код числа уровней дискриминации, которых достигла исследуемая величины.
Значение каждого уровня дискриминации определяется кодом, формируемым при переводе в активное состояние соответствующего выхода дешифратора 5.
Таким образом, осуществляется последовательное включение выходов 8 с триггеров 7, при этом время срабатывания каждого триггера определяется соотношением 2n, где n 0,1,2.
При этом включение очередного выхода не приводит к выключению предшествующего выхода.
Сохранение включенного состояния предшествующей выходной шины продолжается в течение интервала времени, определяемого элементом 6 задержки. Длительность этого интервала выбирается в соответствии с конфигурацией системы и параметрами соответствующих исполнительных устройств.
Вместе с тем, следует отметить, что в случае использования в качестве дешифратора кодирующего устройства, преобразующего входной код в выходной по иному закону, чем описанный выше, устройство обеспечивает возможность реализации широкого спектра преобразователей.
При этом в качестве дешифратора 5 может использоваться, например, программирующая логическая матрица (ПЛМ).
Устройство может также применяться в системах обработки сигналов, изменяющих в широком динамическом диапазоне, например, в системах амплитудной компрессии калориметрических сигналов при импульсных тепловыделениях.
Claims (1)
- Цифровой дискриминатор, содержащий первый счетчик, схему сравнения, второй счетчик, дешифратор, элемент задержки и группу триггеров по количеству выходов дешифратора, при этом информационный вход дискриминатора соединен с информационным входом первого счетчика, выходы которого подключены к соответствующим входам первой группы входов схемы сравнения, выход которой соединен с входом установки в нулевое состояние первого счетчика и с информационным входом второго счетчика, выходы которого соединены с входами дешифратора, каждый выход которого соединен с входом установки в единицу и информационным входом соответствующего триггера группы, выходы триггеров являются выходами цифрового дискриминатора, а синхровходы соединены с выходом элемента задержки, вход которого подключен к выходу схемы сравнения, отличающийся тем, что выходы дешифратора подключены к соответствующим входам второй группы входов схемы сравнения.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU93034008A RU2072552C1 (ru) | 1993-06-29 | 1993-06-29 | Цифровой дискриминатор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU93034008A RU2072552C1 (ru) | 1993-06-29 | 1993-06-29 | Цифровой дискриминатор |
Publications (2)
Publication Number | Publication Date |
---|---|
RU93034008A RU93034008A (ru) | 1996-08-27 |
RU2072552C1 true RU2072552C1 (ru) | 1997-01-27 |
Family
ID=20144262
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU93034008A RU2072552C1 (ru) | 1993-06-29 | 1993-06-29 | Цифровой дискриминатор |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2072552C1 (ru) |
-
1993
- 1993-06-29 RU RU93034008A patent/RU2072552C1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР N 591854, кл. G 06F 7/00, 1978. 2. Авторское свидетельство СССР N 1585791, кл. G 06F 7/00, 1981 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2072552C1 (ru) | Цифровой дискриминатор | |
SU1585791A2 (ru) | Цифровой дискриминатор | |
SU1608792A1 (ru) | Каскадный коммутатор | |
SU1166111A1 (ru) | Устройство дл подключени источников информации с измен емыми приоритетами к магистрали | |
SU1654836A1 (ru) | Статистический временной анализатор нестационарных потоков сигналов | |
SU1013903A1 (ru) | Регламентатор времени | |
SU634288A1 (ru) | Устройство дл проведени статистических испытаний | |
SU1325470A1 (ru) | Генератор случайных чисел | |
SU741276A1 (ru) | Цифровой статистический анализатор | |
SU1156004A1 (ru) | Устройство дл программного управлени | |
SU1598215A1 (ru) | Устройство управлени доступом к общему каналу св зи | |
SU1411979A1 (ru) | Преобразователь кода в код | |
SU1008894A1 (ru) | Формирователь импульсов | |
SU1083188A1 (ru) | Генератор потоков случайных событий | |
SU919112A1 (ru) | Адаптивный коммутатор | |
SU1019600A1 (ru) | Устройство дл формировани импульсных последовательностей | |
JP3074973B2 (ja) | サンプルホールド遅延回路 | |
SU1660145A1 (ru) | Генератор псевдослучайного нестационарного потока импульсов | |
SU725238A1 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени | |
SU468253A1 (ru) | Устройство первичной обработки информации | |
SU1188885A1 (ru) | Делитель частоты следовани импульсов | |
SU1741158A1 (ru) | Анализатор параметрических отказов | |
SU1164887A2 (ru) | Дельта-декодер с экспандированием | |
SU1149241A1 (ru) | Устройство дл ввода информации от датчиков | |
SU1177956A1 (ru) | Устройство дл выбора и переадресации каналов |