KR950004872B1 - 정규 메모리 셀 어레이와 동시에 억세스가능한 용장 메모리 셀 컬럼을 갖고 있는 반도체 메모리 디바이스 - Google Patents
정규 메모리 셀 어레이와 동시에 억세스가능한 용장 메모리 셀 컬럼을 갖고 있는 반도체 메모리 디바이스 Download PDFInfo
- Publication number
- KR950004872B1 KR950004872B1 KR1019930001274A KR930001274A KR950004872B1 KR 950004872 B1 KR950004872 B1 KR 950004872B1 KR 1019930001274 A KR1019930001274 A KR 1019930001274A KR 930001274 A KR930001274 A KR 930001274A KR 950004872 B1 KR950004872 B1 KR 950004872B1
- Authority
- KR
- South Korea
- Prior art keywords
- redundant
- normal
- column
- address
- memory cell
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/80—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout
- G11C29/808—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout using a flexible replacement scheme
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/781—Masking faults in memories by using spares or by reconfiguring using programmable devices combined in a redundant decoder
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Dram (AREA)
Abstract
Description
Claims (7)
- a) 다수의 정규 메모리 셀 어레이(11a 내지 11d ; 21a 내지 21h) 및 상기 다수의 어레이에 각각 관련된 다수의 용장 메모리 셀 어레이(11e 내지 11h ; 21i 내지 21p)들을 갖고 있는 1개 이상의 메모리 셀 블럭(11 내지 1n ; 21), b) 상기 다수의 정규 메모리 셀 어레이의 상기 정규 메모리 셀의 컬럼들과 각각 결합되고 상기 정규 컬럼 그룹과 각각 관련된 다수의 정규 전달 경로 그룹으로 분할되는 다수의 정규 데이타 전달 경로, c) 컬럼 어드레스 신호(Y0 내지 Y4)에 응답하고, 각각의 정규 전달 경로 그룹의 상기 정규 전달 경로 서브그룹들 중 1개의 그룹을 나타내는 제1어드레스 프리디로드 신호(DS1 내지 DS8) 및 각각의 정규전달 경로 서브그룹의 정규 데이타 전달 경로중 1개의 경로를 나타내는 제2어드레스 프리디코드 신호(YA1 내지 YA4)를 발생시키기 위해 동작하는 어드레싱 수단(14a/14b), d) 정규 전달 경로 서브그룹에 각각 결합되고 상기 정규 전달 경로 그룹에 각각 관련된 다수의 정규 선택기 그룹(S1 내지 S8/S25 내지 S32)로 분할되는 다수의 정극 컬럼 선택기(S1 내지 S32, S1 내지 S64), e) 상기 다수의 정규 컬럼 선택기들과 각각 관련되어 있고, 상기 다수의 정규 선택기 그룹들과 각각 관련된 다수의 정규 디코더 그룹(DC1 내지 DC8/DC25 내지 DC32)들로 분할되는 다수의 정규 컬럼 어드레스 디코더(DC1 내지 DC32 ; DC1 내지 DC64), f) 상기 용장 메모리 셀들의 컬럼들에 각각 결합되고 상기 다수의 용장 메모리 셀 어레이들에 각각 관련된 다수의 용장 전달 경로 그룹(RD1 내지 RD4)로 분할되는 다수의 용장 데이타 전달 경로, g) 불량 메모리 셀들에 각각 할당되어 있는, 컬럼 어드레스들을 기억하고 외부의 컬럼 어드레스 신호가 용장제어 수단(14a/14b)에 기억된 상기 컬럼 어드레스들 중 1개의 어드레스를 나타낼 때 인에이블 신호(RA)를 발생하기 위해 동작하는 용장 제어 수단(14a/14b), h) 상기 다수의 용장 데이타 전달 경로 그룹들과 각각 결합되어 있고, 상기 용장 데이타 전달 경로를 상기 데이타 버스에 선택적으로 결합시키기 위해 용장 어드레스 디코드 신호(YB)에 응답하는 다수의 용장 컬럼 선택기(RS1 내지 RS4) 및 i) 상기 다수의 용장 컬럼선택기들과 각각 관련되어 있고, 상기 제2어드레스 프리디코드 신호를 기초로 하여 상기 용장 어드레스 디코드 신호를 발생시키기 위해 상기 제2어드레스 프리디코드 신호에 응답하기 위해 상기 인에이블 신호에 의해 인에이블되는 다수의 용장 컬럼 어드레스 디코더(RDC1 내지 RDC4)를 포함하며, 상기 a)에서, 상기 정규 메모리 셀 어레이들 각각이 다수의 정규 컬럼 서브 그룹들로 분할되는 정규 컬럼 그룹을 조합으로 형성하는 컬럼으로 배열된 다수의 정규 메모리 셀들로 구현되고, 상기 용장 메모리 셀 어레이들 각각은 조합으로 용장 컬럼 그룹을 형성하는 컬럼으로 배열된 다수의 용장 메모리 셀들로 구현되고, 상기 다수의 정규메모리 셀 어레이들에 포함되어 있는 불량 메모리 셀들이 상기 다수의 용장 메모리 셀들 중 1개의 메모리셀로 대체되며, 상기 b)에서, 각각의 정규 전달 경로 그룹의 데이타 전달 경로들이 상기 정규 컬럼 서브그룹들과 각각 관련된 다수의 정규 전달 경로 서브 그룹(D1 내지 D8/D25 내지 D32 ; Dl 내지 D8/D57 내지 D64)들로 분할되고, 상기 d)에서, 상기 다수의 정규 컬럼 선택기들이 상기 다수의 정규 데이타 전달 통로들과 데이타 버스(IO1 내지 IO4/IO1 내지 IO8 ; IO)를 선택적으로 결합하기 위해 정규 어드레스 디코드신호(YB)에 응답하며, 상기 f)에서, 상기 제2어드레스 프리디코드 신호가 또한 각각의 용장 전달 경로 그룹의 상기 용장 데이타 전달 경로들 중 1개의 경로를 나타내는 반도체 메모리 장치에 있어더, 상기 다수의 정규 컬럼 어드레스 디코더들이 선택직으로, 상기 제1어드레스 프리디코드 신호(DS1 내지 DS8)의 부재시 상기 제2어드레스 프리디코드 신호에 응답하지 않기 위한 회복가능한 디스에이블 상태, 상기 제1어드레스프리디코드 신호(DS1 내지 DS8)의 존재시 상기 제2어드레스 프리디코드 신호에 응답하게 하기 위한 인에이블 상태, 및 관련된 정규 컬럼 서브 그룹에 포함된 1개 이상의 불량 메모리 셀의 존재시 절단 가능한 소자(16c)가 절단될 때 영구 디스에이블 상태로 들어가고, 상기 다수의 용장 컬럼 어드레스 디코더들이 선택적으로, 상기 인에이블 신호의 존재시 절단되지 않은 절단가능한 소자(16c)로 인한 인에이블 상태, 상기 인에이블 신호의 부재시 절단되지 않은 절단가능한 소자(16c)로 인한 회복가능한 디스에이블 상태 및 불량 메모리 셀이 관련된 용장 메모리 셀 어레이들로 대체가능한 정규 컬럼 서브 그룹에 있지 않고 관련없는 용장메모리 셀 어레이들로 대체가능한 정규 컬럼 서브 그룹 내에 있을 때 절단된 절단가능한 소자로 인한 영구디스에이블 상태로 들어가는 것을 특징으로 하는 반도체 메모리 장치.
- 제1항에 있어서, 상기 정규 및 용장 컬럼 어드레스 디코더들 각각이 상기 제2어드레스 프리디코드신호에 응답하는 스위칭부(16b) 및 상기 제1어드레스 프리디코드 신호 또는 상기 인에이블 신호에 응답하는 상기 절단가능한 소자를 갖고 있는 상기 제어부(16a)를 포함하는 것을 특징으로 하는 반도체 메모리 장치.
- 제2항에 있어서, 상기 스위칭부가, 서로 병렬로 전원 라인(Vcc)에 결합된 다수의 통상-온형 로드트랜지스터(Qp11 내지 Qp14), 상기 다수의 통상-온형 로드 트랜지스터와 공통 노드(N11) 사이에서 서로 병렬로 결합되어 있고 상기 제2어드레스 프리디코드 신호(YA1 내지 YA4)의 성분 비트가 공급되는 각각의 게이트 전극을 갖고 있는 다수의 제1스위칭 트랜지스터(Qn15 내지 Qn18) 및 상기 통상-온형 로드 트랜지스터의 드레인 노드에 각각 결합된 다수의 인버터 회로(Ⅳ11 내지 Ⅳ14)를 포함하는 것을 특징으로 하는 반도체 메모리 장치.
- 제3항에 있어서, 상기 상태 제어부가 상기 공통 노드와 정전압 선 사이에 병렬로 결합된 상기 절단가능한 소자(16c)와 제2스위칭 트랜지스터(16e)를 포함하고, 상기 제1어드레스 프리디로드 신호의 성분 비트들 중 1개의 비트가 상기 제2스위칭 트런지스터의 게이트 전극에 공급되는 것을 특징으로 하는 반도체메모리 장치.
- 제4항에 있어서, 상기 상태 제어부가 상기 절단가능한 소자와 상기 제2스위칭 트랜지스터 사이에 결합된 제3스위칭 트랜지스터(166)를 더 포함하고, 블럭 선택 신호(BS)가 상기 제3스위칭 트랜지스터의 게이트 전극에 공급되는 것을 특징으로 하는 반도체 메모리 장치.
- 제5항에 있어서, 상기 상태 제어부가 상기 제2스위칭 트랜지스터와 상기 정전압 선 사이에 곁합된 제4스위칭 트랜지스터(16f)를 더 포함하고, 제3어드레스 프리디코드 신호(SS1 내지 SS4)의 성분 비트가 1개의 정규 컬럼 어드레스 디코더 또는 1개의 용장 컬럼 어드레스 디코더가 상기 인에이블 상태로 되도록 상기 제3스위칭 트랜지스터의 게이트 전극에 인가되는 것을 특징으로 하는 반도체 메모리 장치.
- 제1항에 있어서, 상기 절단가능한 소자가 제조자로부터 전달되기 전에 상기 불량 메모리 셀이 상기 1개의 이상의 메모리 블럭 내에 있는지의 여부를 알 수 있도록 검사시 절단가능한 퓨즈 소자로 구현되는 것을 특징으로 하는 반도체 메모리 장치.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4015708A JP2730375B2 (ja) | 1992-01-31 | 1992-01-31 | 半導体メモリ |
JP92-015708 | 1992-01-31 | ||
JP92-15708 | 1992-01-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930017043A KR930017043A (ko) | 1993-08-30 |
KR950004872B1 true KR950004872B1 (ko) | 1995-05-15 |
Family
ID=11896273
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930001274A Expired - Fee Related KR950004872B1 (ko) | 1992-01-31 | 1993-01-30 | 정규 메모리 셀 어레이와 동시에 억세스가능한 용장 메모리 셀 컬럼을 갖고 있는 반도체 메모리 디바이스 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5243570A (ko) |
JP (1) | JP2730375B2 (ko) |
KR (1) | KR950004872B1 (ko) |
Families Citing this family (44)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0675502B1 (en) | 1989-04-13 | 2005-05-25 | SanDisk Corporation | Multiple sector erase flash EEPROM system |
JP3040625B2 (ja) * | 1992-02-07 | 2000-05-15 | 松下電器産業株式会社 | 半導体記憶装置 |
JP2501993B2 (ja) * | 1992-02-24 | 1996-05-29 | 株式会社東芝 | 半導体記憶装置 |
JP2567180B2 (ja) * | 1992-03-23 | 1996-12-25 | 株式会社東芝 | 半導体メモリ |
JP3251637B2 (ja) * | 1992-05-06 | 2002-01-28 | 株式会社東芝 | 半導体記憶装置 |
JP2765376B2 (ja) * | 1992-07-02 | 1998-06-11 | 日本電気株式会社 | 半導体メモリ |
US5469401A (en) * | 1992-07-14 | 1995-11-21 | Mosaid Technologies Incorporated | Column redundancy scheme for DRAM using normal and redundant column decoders programmed with defective array address and defective column address |
JPH0831573B2 (ja) * | 1992-10-01 | 1996-03-27 | 日本電気株式会社 | ダイナミックram |
KR960008788B1 (en) * | 1992-12-30 | 1996-07-03 | Hyundai Electronics Ind | Row redundancy circuit |
JP2917722B2 (ja) * | 1993-01-07 | 1999-07-12 | 日本電気株式会社 | 電気的書込消去可能な不揮発性半導体記憶装置 |
GB9305801D0 (en) * | 1993-03-19 | 1993-05-05 | Deans Alexander R | Semiconductor memory system |
US5600821A (en) * | 1993-07-28 | 1997-02-04 | National Semiconductor Corporation | Distributed directory for information stored on audio quality memory devices |
US5404331A (en) * | 1993-07-30 | 1995-04-04 | Sgs-Thomson Microelectronics, Inc. | Redundancy element check in IC memory without programming substitution of redundant elements |
US5901105A (en) * | 1995-04-05 | 1999-05-04 | Ong; Adrian E | Dynamic random access memory having decoding circuitry for partial memory blocks |
JP3386924B2 (ja) * | 1995-05-22 | 2003-03-17 | 株式会社日立製作所 | 半導体装置 |
US5724295A (en) * | 1995-06-07 | 1998-03-03 | International Business Machines Corporation | Partitioned dynamic memory allowing substitution of a redundant circuit in any partition and using partial address disablement and disablement override |
JPH09306198A (ja) * | 1996-02-07 | 1997-11-28 | Lsi Logic Corp | 冗長列及び入/出力線を備えたasicメモリを修復するための方法 |
US5668763A (en) * | 1996-02-26 | 1997-09-16 | Fujitsu Limited | Semiconductor memory for increasing the number of half good memories by selecting and using good memory blocks |
US5737511A (en) * | 1996-06-13 | 1998-04-07 | United Microelectronics Corporation | Method of reducing chip size by modifying main wordline repair structure |
US5781717A (en) * | 1996-09-19 | 1998-07-14 | I-Cube, Inc. | Dynamic spare column replacement memory system |
US5742556A (en) * | 1996-12-26 | 1998-04-21 | Micro Magic, Inc. | Redundancy scheme for semiconductor RAMS |
JP3476646B2 (ja) * | 1997-03-07 | 2003-12-10 | シャープ株式会社 | 半導体記憶装置 |
KR19990061991A (ko) * | 1997-12-31 | 1999-07-26 | 김영환 | 다수개의 리던던시 입출력 라인들을 구비하는 반도체 장치 |
US6314527B1 (en) | 1998-03-05 | 2001-11-06 | Micron Technology, Inc. | Recovery of useful areas of partially defective synchronous memory components |
US6332183B1 (en) | 1998-03-05 | 2001-12-18 | Micron Technology, Inc. | Method for recovery of useful areas of partially defective synchronous memory components |
US6381708B1 (en) | 1998-04-28 | 2002-04-30 | Micron Technology, Inc. | Method for decoding addresses for a defective memory array |
US6381707B1 (en) | 1998-04-28 | 2002-04-30 | Micron Technology, Inc. | System for decoding addresses for a defective memory array |
JPH11317091A (ja) * | 1998-04-30 | 1999-11-16 | Nec Corp | 半導体記憶装置 |
KR100310538B1 (ko) * | 1998-05-29 | 2001-12-17 | 박종섭 | 리던던시 회로 |
US5953269A (en) * | 1998-09-03 | 1999-09-14 | Micron Technology, Inc. | Method and apparatus for remapping addresses for redundancy |
US6496876B1 (en) | 1998-12-21 | 2002-12-17 | Micron Technology, Inc. | System and method for storing a tag to identify a functional storage location in a memory device |
US6578157B1 (en) | 2000-03-06 | 2003-06-10 | Micron Technology, Inc. | Method and apparatus for recovery of useful areas of partially defective direct rambus rimm components |
US7269765B1 (en) * | 2000-04-13 | 2007-09-11 | Micron Technology, Inc. | Method and apparatus for storing failing part locations in a module |
DE10034928A1 (de) * | 2000-07-18 | 2002-02-07 | Infineon Technologies Ag | Anordnung zur Redundanzimplementierung für Speicherbaustein |
US6714467B2 (en) * | 2002-03-19 | 2004-03-30 | Broadcom Corporation | Block redundancy implementation in heirarchical RAM's |
US7162668B2 (en) * | 2001-04-19 | 2007-01-09 | Micron Technology, Inc. | Memory with element redundancy |
US6801471B2 (en) * | 2002-02-19 | 2004-10-05 | Infineon Technologies Ag | Fuse concept and method of operation |
JP2006107590A (ja) * | 2004-10-04 | 2006-04-20 | Nec Electronics Corp | 半導体集積回路装置及びそのテスト方法 |
JP4413840B2 (ja) * | 2005-09-20 | 2010-02-10 | 株式会社東芝 | 記憶媒体再生装置、記憶媒体再生方法および記憶媒体再生プログラム |
JP4660353B2 (ja) * | 2005-11-01 | 2011-03-30 | 株式会社東芝 | 記憶媒体再生装置 |
US8060798B2 (en) * | 2007-07-19 | 2011-11-15 | Micron Technology, Inc. | Refresh of non-volatile memory cells based on fatigue conditions |
JP2011060403A (ja) * | 2009-09-14 | 2011-03-24 | Toshiba Corp | 半導体記憶装置およびその駆動方法 |
US8219851B2 (en) * | 2009-12-29 | 2012-07-10 | Intel Corporation | System RAS protection for UMA style memory |
US11481126B2 (en) * | 2016-05-24 | 2022-10-25 | Micron Technology, Inc. | Memory device error based adaptive refresh rate systems and methods |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58139399A (ja) * | 1982-02-15 | 1983-08-18 | Hitachi Ltd | 半導体記憶装置 |
US5172335A (en) * | 1987-02-23 | 1992-12-15 | Hitachi, Ltd. | Semiconductor memory with divided bit load and data bus lines |
JPH073754B2 (ja) * | 1988-03-08 | 1995-01-18 | 三菱電機株式会社 | 半導体記憶装置 |
JPH07114077B2 (ja) * | 1989-06-01 | 1995-12-06 | 三菱電機株式会社 | 不揮発性半導体記憶装置 |
JPH03235290A (ja) * | 1990-02-09 | 1991-10-21 | Mitsubishi Electric Corp | 階層的な行選択線を有する半導体記憶装置 |
US5126973A (en) * | 1990-02-14 | 1992-06-30 | Texas Instruments Incorporated | Redundancy scheme for eliminating defects in a memory device |
-
1992
- 1992-01-31 JP JP4015708A patent/JP2730375B2/ja not_active Expired - Fee Related
-
1993
- 1993-01-30 KR KR1019930001274A patent/KR950004872B1/ko not_active Expired - Fee Related
- 1993-02-01 US US08/011,815 patent/US5243570A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH05217396A (ja) | 1993-08-27 |
JP2730375B2 (ja) | 1998-03-25 |
US5243570A (en) | 1993-09-07 |
KR930017043A (ko) | 1993-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950004872B1 (ko) | 정규 메모리 셀 어레이와 동시에 억세스가능한 용장 메모리 셀 컬럼을 갖고 있는 반도체 메모리 디바이스 | |
US4837747A (en) | Redundary circuit with a spare main decoder responsive to an address of a defective cell in a selected cell block | |
KR0158484B1 (ko) | 불휘발성 반도체 메모리의 행리던던씨 | |
US4365319A (en) | Semiconductor memory device | |
US5548225A (en) | Block specific spare circuit | |
JP2632076B2 (ja) | 半導体記憶装置 | |
US20010002176A1 (en) | Semiconductor memory device having a large band width and allowing efficient execution of redundant repair | |
US5485424A (en) | Semiconductor memory and redundant-address writing method | |
JPH03162799A (ja) | 冗長構成を有する半導体記憶装置 | |
KR100325035B1 (ko) | 반도체 메모리 장치 | |
KR100200891B1 (ko) | 반도체 기억장치 | |
JPH05307898A (ja) | 半導体メモリ装置 | |
EP0472209B1 (en) | Semiconductor memory device having redundant circuit | |
JPS63220500A (ja) | 半導体記憶装置の冗長回路 | |
JPH07111100A (ja) | テスト回路 | |
JPH0620493A (ja) | 半導体記憶装置 | |
JP2006147145A (ja) | 半導体メモリ装置の配置方法 | |
US6178127B1 (en) | Semiconductor memory device allowing reliable repairing of a defective column | |
US5787043A (en) | Semiconductor memory device having a redundancy capability | |
US5357470A (en) | Semiconductor memory device having redundancy memory cells | |
US5848003A (en) | Semiconductor memory | |
US5390150A (en) | Semiconductor memory device with redundancy structure suppressing power consumption | |
US5359563A (en) | Memory system with adaptable redundancy | |
US5274594A (en) | Static RAM | |
EP0329182A2 (en) | Decoder buffer circuit incorporated in semiconductor memory device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
St.27 status event code: A-2-2-Q10-Q13-nap-PG1605 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R14-asn-PN2301 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 12 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R14-asn-PN2301 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 13 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-5-5-R10-R17-oth-X000 |
|
FPAY | Annual fee payment |
Payment date: 20080508 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 14 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20090516 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20090516 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |