KR940017217A - 티티엘(ttl) 레벨의 입력 신호를 수신하는 입력 회로 - Google Patents
티티엘(ttl) 레벨의 입력 신호를 수신하는 입력 회로 Download PDFInfo
- Publication number
- KR940017217A KR940017217A KR1019930026022A KR930026022A KR940017217A KR 940017217 A KR940017217 A KR 940017217A KR 1019930026022 A KR1019930026022 A KR 1019930026022A KR 930026022 A KR930026022 A KR 930026022A KR 940017217 A KR940017217 A KR 940017217A
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- channel type
- level
- terminal
- power
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/082—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using bipolar transistors
- H03K19/088—Transistor-transistor logic
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0021—Modifications of threshold
- H03K19/0027—Modifications of threshold in field effect transistor circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018507—Interface arrangements
- H03K19/018521—Interface arrangements of complementary type, e.g. CMOS
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Power Engineering (AREA)
- Logic Circuits (AREA)
Abstract
Description
Claims (11)
- 제1전력 단자와 출력 단자 사이에 접속되고, 입력 단자에 접속된 게이트를 갖는 한 채널형의 제1트랜지스터, 제2전력 단자와 상기 출력 단자 사이에 접속되고, 상기 입력 단자에 접속된 게이트를 갖는 반대 채널형의 제2트랜지스터 및 상기 제1트랜지스터에 결합되고, 상기 제1전력 단자와 제2전력 단자 사이의 전력 전압이 제1레벨을 가질 때에는 제1값으로, 상기 전력 전압이 상기 제1레벨과 다른 제1레벨을 가질 때에는 상기 제1값과 다른 제2값으로 상기 제1트랜지스터의 전류 이득을 제어하는 전류 이득 제어 회로를 포함하는 것을 특징으로 하는 입력 회로.
- 제1항에 있어서, 상기 전류 이득 제어 회로가 상기 제1채널형의 제3트랜지스터 및 상기 전력 전압이 상기 제1레벨을 가질 때 상기 제1트랜지스터에 제3트랜지스터를 병렬로 결합하고, 상기 전력 전압이 상기 제2레벨을 가질 때 상기 제1트랜지스터로부터 상기 제3트랜지스터를 차단하기 위한 제어 수단을 포함하는 것을 특징으로 하는 입력 회로.
- 제2항에 있어서, 상기 제어 수단이 상기 제1전력 단자와 상기 출력 단자 사이에 상기 제3트랜지스터와 직렬로 접속된 제4트랜지스터를 포함하고, 상기 제3트랜지스터가 상기 전력 전압이 상기 제1레벨을 가질 때 도전적으로 되고, 상기 전력 전압이 상기 제2레벨을 가질 때 비도전적으로 되는 것을 특징으로 하는 입력 회로.
- 제1항에 있어서, 상기 전류 이득 제어 회로가 상기 한 채널형의 제3트랜지스터 및 상기 전력 전압이 상기 제1레벨을 가질 때 상기 제1전력 단자와 상기 출력 단자 사이에 상기 제1트랜지스터에 직렬로 상기 제3트랜지스터를 삽입하고, 상기 전력 전압이 상기 제2레벨을 가질 때 제1트랜지스터로부터 상기 제3트랜지스터를 차단하기 위한 제어 수단을 포함하는 것을 특징으로 하는 입력 회로.
- 제4항에 있어서, 상기 제3트랜지스터가 상기 제1전력 단자와 상기 출력 단자 사이에 상기 제1트랜지스터에 직렬로 접속되고, 상기 제어 수단이 상기 제3트랜지스터에 병렬로 접속된 상기 제1채널형의 제4트랜지스터를 포함하며, 상기 제4트랜지스터는 상기 전력 전압이 상기 제1레벨을 가질 때 비도전적으로 되고, 상기 전력 전압이 상기 제2레벨을 가질 때 도전적으로 되는 것을 특징으로 하는 입력 회로.
- 제1전력 단자와 출력 단자 사이에 접속되고, 입력 단자에 접속된 게이트를 갖는 한 채널형의 제1트랜지스터, 제2전력 단자와 상기 출력 단자 사이에 접속되고, 상기 입력 단자에 접속된 게이트를 갖는 반대 채널형의 제2트랜지스터, 상기 제1전력 단자와 상기 출력 단자 사이에 직렬로 접속된 상기 제1채널형의 제3 및 제4트랜지스터 및 상기 제1 및 제2전력 단자 사이의 전력 전압이 제1레벨을 가질 때 상기 제4트랜지스터를 턴 온시키고, 상기 전력 전압이 제2레벨을 가질 때 상기 제4트랜지스터를 턴 오프시키기 위해 상기 제4트랜지스터의 게이트에 결합된 수단단을 포함하고, 상기 제3트랜지스터는 상기 입력 단자에 접속된 게이트를 갖는 것을 특징으로 하는 입력 회로.
- 제6항에 있어서, 상기 한 채널형이 P채널형이고, 상기 반대 채널형이 N채널형이며, 상기 제1레벨은 상기 제2레벨보다 절대값이 작은 것을 특징으로 하는 입력 회로.
- 제6항에 있어서, 상기 한 채널형이 N채널형이고, 상기 반대 채널형이 P채널형이며, 상기 제1레벨은 상기 제2레벨보다 절대값이 큰 것을 특징으로 하는 입력 회로.
- 제1전력 단자와 출력 단자 사이에 접속되고, 입력 단자에 접속된 게이트를 갖는 한 채널형의 제1트랜지스터, 제2전력 단자와 상기 출력 단자 사이에 접속되고, 상기 입력 단자에 접속된 게이트를 갖는 반대 채널형의 제2트랜지스터, 상기 제1전력 단자와 상기 출력 단자 사이에 상기 제1트랜지스터와 직렬로 삽입되고, 상기 입력 단자에 접속된 게이트를 갖는 상기 한 채널형의 제3트랜지스터, 상기 제3트랜지스터에 병렬로 접속된 상기 한 채널형의 제4트랜지스터 및 상기 제1 및 제2전력 단자 사이의 전력 전압이 제1레벨을 가질 때 상기 제4트랜지스터를 턴온시키고, 상기 전력 전압이 제2레벨을 가질 때 제4트랜지스터를 턴 오프시키기 위해 상기 제4트랜지스터의 게이트에 결합된 수단을 포함하는 것을 특징으로 하는 입력 회로.
- 제9항에 있어서, 상기 한 채널형이 P채널형이고, 상기 반대 채널형이 N채널형이며, 상기 제1레벨은 상기 제2레벨보다 절대값이 작은 것을 특징으로 하는 입력 회로.
- 제9항에 있어서, 상기 한 채널형이 N채널형이고, 상기 반대 채널형이 P채널형이며, 상기 제1레벨은 상기 제2레벨보다 절대값이 큰 것을 특징으로 하는 입력 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP92-321743 | 1992-12-01 | ||
JP32174392 | 1992-12-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940017217A true KR940017217A (ko) | 1994-07-26 |
KR970000291B1 KR970000291B1 (ko) | 1997-01-08 |
Family
ID=18135955
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930026022A KR970000291B1 (ko) | 1992-12-01 | 1993-12-01 | 티티엘(ttl) 레벨의 입력 신호를 수신하는 입력 회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5438280A (ko) |
EP (1) | EP0601466A3 (ko) |
KR (1) | KR970000291B1 (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2896305B2 (ja) * | 1993-05-15 | 1999-05-31 | 株式会社東芝 | 半導体集積回路装置 |
US5589783A (en) * | 1994-07-29 | 1996-12-31 | Sgs-Thomson Microelectronics, Inc. | Variable input threshold adjustment |
US5550486A (en) * | 1995-03-01 | 1996-08-27 | Texas Instruments Incorporated | Circuit and method for providing a known logic state at insufficient supply voltage |
EP0741456A1 (de) * | 1995-05-04 | 1996-11-06 | Siemens Aktiengesellschaft | Integrierte Schaltung |
US5753841A (en) * | 1995-08-17 | 1998-05-19 | Advanced Micro Devices, Inc. | PC audio system with wavetable cache |
DE19530481C1 (de) * | 1995-08-18 | 1997-03-27 | Siemens Ag | Integrierbare Komparatorschaltung mit einstellbarer Ansprechschwelle |
US5578941A (en) * | 1995-08-23 | 1996-11-26 | Micron Technology, Inc. | Voltage compensating CMOS input buffer circuit |
US5627785A (en) * | 1996-03-15 | 1997-05-06 | Micron Technology, Inc. | Memory device with a sense amplifier |
US5940338A (en) * | 1997-08-22 | 1999-08-17 | Micron Technology, Inc. | Memory device with a sense amplifier |
GB2340682B (en) * | 1998-08-10 | 2003-11-05 | Sgs Thomson Microelectronics | Variable threshold inverter |
KR100298444B1 (ko) * | 1998-08-26 | 2001-08-07 | 김영환 | 입력 버퍼 회로 |
US6323704B1 (en) * | 2000-08-08 | 2001-11-27 | Motorola Inc. | Multiple voltage compatible I/O buffer |
EP1819047B1 (en) * | 2006-02-13 | 2012-07-25 | Infineon Technologies AG | Circuit and method for reducing jitter and /or phase jump problems in a clock amplifier device |
JP2024109320A (ja) * | 2023-02-01 | 2024-08-14 | 株式会社東芝 | 集積回路装置 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4763022A (en) * | 1987-01-05 | 1988-08-09 | Gte Communication Systems Corporation | TTL-to-CMOS buffer |
KR910005609B1 (ko) * | 1988-07-19 | 1991-07-31 | 삼성전자 주식회사 | 복수전압 ic용 입력신호 로직 판별회로 |
US4999529A (en) * | 1989-06-30 | 1991-03-12 | At&T Bell Laboratories | Programmable logic level input buffer |
JPH03160818A (ja) * | 1989-11-18 | 1991-07-10 | Seiko Epson Corp | 電気的特性の切り換え回路 |
US5304872A (en) * | 1992-08-10 | 1994-04-19 | Intel Corporation | TTL/CMOS input buffer operable with three volt and five volt power supplies |
EP0590326A1 (de) * | 1992-09-29 | 1994-04-06 | Siemens Aktiengesellschaft | CMOS-Eingangsstufe |
US5341045A (en) * | 1992-11-06 | 1994-08-23 | Intel Corporation | Programmable input buffer |
-
1993
- 1993-11-30 US US08/159,512 patent/US5438280A/en not_active Expired - Lifetime
- 1993-12-01 KR KR1019930026022A patent/KR970000291B1/ko active IP Right Grant
- 1993-12-01 EP EP93119389A patent/EP0601466A3/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
KR970000291B1 (ko) | 1997-01-08 |
EP0601466A3 (en) | 1995-03-08 |
US5438280A (en) | 1995-08-01 |
EP0601466A2 (en) | 1994-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4996443A (en) | Integrated circuit for level shift | |
KR930005363A (ko) | 온도 감지 회로 및 정전류 회로 | |
KR920010900A (ko) | 반도체지연회로 | |
KR970063901A (ko) | 연산증폭회로 | |
JPS6471217A (en) | Output buffer circuit | |
KR940017217A (ko) | 티티엘(ttl) 레벨의 입력 신호를 수신하는 입력 회로 | |
KR870009238A (ko) | 고전압검출회로 | |
KR890016759A (ko) | 파워 전계 효과 트랜지스터 구동회로 | |
JPS5915216B2 (ja) | 電圧レベルシフタ | |
KR950022092A (ko) | 비교기 회로 | |
KR940027316A (ko) | 저전력 모드 및 클럭 증폭기 회로를 가진 집적 회로 | |
KR910015114A (ko) | 반도체 디지탈 회로 | |
RU95122707A (ru) | Усилитель для радиотелефона | |
KR930020850A (ko) | 레벨 변환회로 | |
KR860007783A (ko) | 개선된 출력특성을 갖는 비교기 회로 | |
KR890005992A (ko) | 상보신호 출력회로 | |
KR840005946A (ko) | 차동증폭 회로 | |
US4717845A (en) | TTL compatible CMOS input circuit | |
EP1100200B1 (en) | Analog switch including two complementary MOS field-effect transistors | |
KR970067329A (ko) | 전원 전환 회로 | |
KR950023885A (ko) | 복수의 입력을 받아 그 중의 하나를 선택적으로 출력하는 전압 선택장치 | |
US4603264A (en) | Schmitt trigger circuit with stable operation | |
KR960009401A (ko) | 비교기 회로 | |
KR900001117A (ko) | 자동 이득 제어회로 | |
TW367411B (en) | Signal generator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19931201 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19931201 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19960216 Patent event code: PE09021S01D |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19961210 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19970328 |
|
NORF | Unpaid initial registration fee | ||
PC1904 | Unpaid initial registration fee |