[go: up one dir, main page]

KR860007783A - 개선된 출력특성을 갖는 비교기 회로 - Google Patents

개선된 출력특성을 갖는 비교기 회로 Download PDF

Info

Publication number
KR860007783A
KR860007783A KR1019860001598A KR860001598A KR860007783A KR 860007783 A KR860007783 A KR 860007783A KR 1019860001598 A KR1019860001598 A KR 1019860001598A KR 860001598 A KR860001598 A KR 860001598A KR 860007783 A KR860007783 A KR 860007783A
Authority
KR
South Korea
Prior art keywords
output
power supply
circuit
supply terminal
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
KR1019860001598A
Other languages
English (en)
Other versions
KR900000993B1 (ko
Inventor
구니미쯔 고우사까
구니히꼬 고또
오사무 고바야시
Original Assignee
후지쓰 가부시끼가이샤
야마모도 다꾸마
후지쓰 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP60042707A external-priority patent/JPS61202519A/ja
Priority claimed from JP60042706A external-priority patent/JPS61202518A/ja
Application filed by 후지쓰 가부시끼가이샤, 야마모도 다꾸마, 후지쓰 가부시끼 가이샤 filed Critical 후지쓰 가부시끼가이샤
Publication of KR860007783A publication Critical patent/KR860007783A/ko
Application granted granted Critical
Publication of KR900000993B1 publication Critical patent/KR900000993B1/ko
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • H03K5/2472Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
    • H03K5/2481Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

내용 없음

Description

개선된 출력특성을 갖는 비교기 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 비교기 회로의 일실시예의 회로도.
제3도는 제1 및 2도에 보인 비교기 회로들의 각 동작을 나타내는 타이밍 도포.
제4도는 제2도에 보인 비교기회로의 회로도로서, 이 회로도에서 제2도에 보인 정전류원의 구체적인 구성의 일예를 나타낸 도면.

Claims (7)

  1. 제1 전원공급 단자수단 및 제2 전원공급단자 수단과, 상기 제1 전원공급 단자수단과 상기 제2전원단자 공급수단간에 연결되는 차동단으로서, 기준레벨을 갖는 제1 입력신호와 상기기준레벨과 비교될 레벨을 갖는 제2 입력신호는 상기 차동단의 한쌍의 입력단자들에 각각 입력되며, 상기 제2 입력신호의 레벨에 의해 결정되는 레벨을 갖는 출력신호는 상기 차동단의 출력단자로부터 출력되는 그러한 차동단과, 상기 차동단의 출력신호를 충족시키기 위해 상기 차동단의 상기 출력단자에 연결는 출력단과, 그리고 상기 차동단의 출력단자와 상기 제2 전원공급단자 수단간에 연결된 바이패스회로를 포함하는 것이 특징인 개선된 출력특성을 갖는 비교기 회로.
  2. 제1항에서, 상기 차동단은 공통으로 연결된 소오스들을 갖는 제1 및 제2 트랜지스터들을 포함하되, 상기 입력단들의 상기 쌍은 제각기 상기 제1 및 제2 트랜지스터들의 각 게으트들에 연결되며, 제3 트랜지스터는상기 제1 전원공급 단자수단에 연결된 소오스를 갖고 있으며, 또한 상기 제1트랜지스터의 드레인에 연결되는게이트와 드레인을 갖고 있으며, 제4 트랜지스터는 소오스와 상기 제1 전원공급 단자수단과 상기 제2 트랜지스터 각각에 연결되는 소오스와 드레인을 갖고 있으며 또한 상기 제3 트랜지스터의 상기 게이트에 연결되는 게이트를 갖고 있으며, 상기 제2 및 제4 트랜지스터의 각 드레인간의 연결지점은 상기 출력단자로서 사용되며, 그리고, 상기 제1 및 제2 트랜지스터의 상기 소오스들과 상기 제2 전원공급단자 수단간에 연결되는 것이 특징인 개선된 출력 특성을 갖는 비교기 회로.
  3. 제1항에서, 상기 출력단은 상기 차동단의 상기 출력신호가 공급되는 트랜지스터 소자와 상기 트랜지스터 소자와 상기 제2 전원공급단자 수단에 연결된 정전류원을 포함하는 것이 특징인 개선된 출력 특성을 갖는 비교기 회로.
  4. 제1항에서, 상기 바이패스 회로는 정전류원을 포함하되, 예정된 정전류가 항상 상기 바이패스 회로를 통해 흐르는 것이 특징인 개선된 출력 특성을 갖는 비교기 회로.
  5. 제2항에서, 상기 또다른 바이패스 회로가 상기 제1 트랜지스터의 상기 드레인과 상기 제2 전원공급단자 수단 간에 연결되는 또다른 바이패스 회로를 더 포함하는 것이 특징인 개선된 출력특성을 갖는 비교기 회로.
  6. 제5항에서, 상기 또다른 바이패스 회로는 정전류원을 포함하되, 예정된 정전류가 항상 상기 또다른 바이패스 회로를 통해 흐르는 것이 특징인 개선된 출력 특성을 갖는 비교기 회로.
  7. 제1항에서, 상기 레벨 검출회로는 상기 출력단의 출력레벨이 예정된값에 도달할 때 출력신호를 발생시키고 또한 상기 바이패스 회로는 정전류원과 상기 레벨검출회로의 상기 출력신호에 따라 폐쇄되는 스위칭 회로를 포함하되, 상기 스위칭 회로가 폐쇄될 때 예정된 정전류가 상기 바이패스 회로를 통해 흐르는것이 특징인 개선된 출력 특성을 갖는 비교기 회로.
    ※참고사항:최초출원 내용에 의하여 공개하는 것임.
KR1019860001598A 1985-03-06 1986-03-06 개선된 출력특성을 갖는 비교기 회로 Expired KR900000993B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP60042707A JPS61202519A (ja) 1985-03-06 1985-03-06 コンパレ−タ回路
JP60-042707 1985-03-06
JP60042706A JPS61202518A (ja) 1985-03-06 1985-03-06 コンパレ−タ回路
JP42706 1985-03-06
JP60-042706 1985-03-06

Publications (2)

Publication Number Publication Date
KR860007783A true KR860007783A (ko) 1986-10-17
KR900000993B1 KR900000993B1 (ko) 1990-02-23

Family

ID=26382435

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860001598A Expired KR900000993B1 (ko) 1985-03-06 1986-03-06 개선된 출력특성을 갖는 비교기 회로

Country Status (4)

Country Link
US (1) US4835417A (ko)
EP (1) EP0193901B1 (ko)
KR (1) KR900000993B1 (ko)
DE (1) DE3668739D1 (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5006739A (en) * 1987-06-15 1991-04-09 Hitachi, Ltd. Capacitive load drive circuit
US4967151A (en) * 1988-08-17 1990-10-30 International Business Machines Corporation Method and apparatus for detecting faults in differential current switching logic circuits
GB2235838A (en) * 1989-08-26 1991-03-13 Motorola Inc Comparator inhibits output change until regeneration begins
FR2656174B1 (fr) * 1989-12-15 1995-03-17 Bull Sa Procede et dispositif de compensation de la derive en courant dans un circuit integre mos, et circuit integre en resultant.
US5177374A (en) * 1990-10-03 1993-01-05 International Business Machines Corporation Current mode gate drive for power mos transistors
US5289054A (en) * 1992-03-24 1994-02-22 Intel Corporation Fast electronic comparator
US5287070A (en) * 1992-09-02 1994-02-15 Ncr Corporation Balanced voltage comparator
US5369319A (en) * 1992-12-21 1994-11-29 Delco Electronics Corporation Comparator having temperature and process compensated hysteresis characteristic
US5367211A (en) * 1993-06-28 1994-11-22 Harris Corporation Differential amplifier with hysteresis
GB9320246D0 (en) * 1993-10-01 1993-11-17 Sgs Thomson Microelectronics A driver circuit
US5517148A (en) * 1994-10-31 1996-05-14 Sgs-Thomson Microelectronics, Inc. Low current differential level shifter
US6084390A (en) * 1998-12-21 2000-07-04 Stmicroelectronics, Inc. Method and apparatus for increasing comparator gain without affecting standby current
JP2000244322A (ja) * 1999-02-23 2000-09-08 Mitsubishi Electric Corp 半導体集積回路装置
EP1089433B1 (en) * 1999-09-30 2007-11-14 Interuniversitair Micro-Elektronica Centrum Vzw A method and apparatus for level shifting
US6724601B2 (en) * 2001-03-16 2004-04-20 Integrated Device Technology, Inc. ESD protection circuit
JP6770705B2 (ja) * 2016-07-14 2020-10-21 富士電機株式会社 スイッチング電源装置の制御回路
EP3910795A1 (en) * 2020-05-13 2021-11-17 ams International AG Comparator circuit

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4942346B1 (ko) * 1970-07-31 1974-11-14
US3970951A (en) * 1975-11-12 1976-07-20 International Business Machines Corporation Differential amplifier with constant gain
US4118640A (en) * 1976-10-22 1978-10-03 National Semiconductor Corporation JFET base junction transistor clamp
US4103249A (en) * 1977-10-31 1978-07-25 Gte Sylvania Incorporated Pnp current mirror
JPS5614726A (en) * 1979-07-18 1981-02-13 Matsushita Electric Ind Co Ltd Interface circuit
JPS5775022A (en) * 1980-10-29 1982-05-11 Nec Corp Comparator
JPS57173220A (en) * 1981-04-17 1982-10-25 Toshiba Corp Comparator circuit
JPS57178408A (en) * 1981-04-27 1982-11-02 Nec Corp Differential amplifying circuit
US4394587A (en) * 1981-05-27 1983-07-19 Motorola, Inc. CMOS Differential comparator with hysteresis
JPS5884522A (ja) * 1981-11-16 1983-05-20 Toshiba Corp レベル比較器
JPS59191936A (ja) * 1983-04-15 1984-10-31 Nec Corp 高速論理回路
JPH0773205B2 (ja) * 1983-12-20 1995-08-02 株式会社日立製作所 レベル変換回路

Also Published As

Publication number Publication date
US4835417A (en) 1989-05-30
EP0193901A2 (en) 1986-09-10
EP0193901A3 (en) 1986-12-10
EP0193901B1 (en) 1990-01-31
KR900000993B1 (ko) 1990-02-23
DE3668739D1 (de) 1990-03-08

Similar Documents

Publication Publication Date Title
US4064405A (en) Complementary MOS logic circuit
KR860007783A (ko) 개선된 출력특성을 갖는 비교기 회로
KR910006732A (ko) 전류검출회로
KR860008652A (ko) 평형 차동 증폭기
KR950004709A (ko) 모스(mos) 차동 전압-전류 변환 회로
KR930020835A (ko) 증가-공핍 모드 캐스코드(cascode) 전류 미러
KR930005363A (ko) 온도 감지 회로 및 정전류 회로
KR930009245A (ko) 리셋기능을 가지는 고속 임계치(문턱값) 교차 검출기
KR880001108A (ko) Cmos 입력회로
KR870006728A (ko) Bimos 회로
KR950022092A (ko) 비교기 회로
KR920022287A (ko) 전류 메모리 셀
KR860007753A (ko) 반도체 집전회로
KR900002558A (ko) 출력회로
KR910002127A (ko) 전원절환회로
KR900002552A (ko) 출력회로
KR940023060A (ko) 입력회로
KR900001026A (ko) 반도체회로 및 그것을 사용한 신호처리 시스템
KR890009000A (ko) 디지탈 집적 회로
KR940017217A (ko) 티티엘(ttl) 레벨의 입력 신호를 수신하는 입력 회로
KR850007170A (ko) 파워-온 검출회로
KR940012851A (ko) 차동 전류원 회로
KR940020669A (ko) 바이어스 회로(bias circuit)
KR880012012A (ko) 논리회로
KR960027255A (ko) 시퀀스 제어회로를 구비한 연산증폭기

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

R17-X000 Change to representative recorded

St.27 status event code: A-3-3-R10-R17-oth-X000

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

G160 Decision to publish patent application
PG1605 Publication of application before grant of patent

St.27 status event code: A-2-2-Q10-Q13-nap-PG1605

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

St.27 status event code: A-1-2-D10-D22-exm-PE0701

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

PR1002 Payment of registration fee

St.27 status event code: A-2-2-U10-U11-oth-PR1002

Fee payment year number: 1

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 4

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 5

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 6

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 7

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 8

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 9

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

FPAY Annual fee payment

Payment date: 19990211

Year of fee payment: 10

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 10

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

St.27 status event code: A-4-4-U10-U13-oth-PC1903

Not in force date: 20000224

Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

PC1903 Unpaid annual fee

St.27 status event code: N-4-6-H10-H13-oth-PC1903

Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date: 20000224

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000