KR930018852A - 승압 단속 회로 및 이를 구비하는 출력버퍼회로 - Google Patents
승압 단속 회로 및 이를 구비하는 출력버퍼회로 Download PDFInfo
- Publication number
- KR930018852A KR930018852A KR1019920002219A KR920002219A KR930018852A KR 930018852 A KR930018852 A KR 930018852A KR 1019920002219 A KR1019920002219 A KR 1019920002219A KR 920002219 A KR920002219 A KR 920002219A KR 930018852 A KR930018852 A KR 930018852A
- Authority
- KR
- South Korea
- Prior art keywords
- output
- circuit
- transistor
- fall
- output buffer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/12—Shaping pulses by steepening leading or trailing edges
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00346—Modifications for eliminating interference or parasitic voltages or currents
- H03K19/00361—Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/01—Modifications for accelerating switching
- H03K19/017—Modifications for accelerating switching in field-effect transistor circuits
- H03K19/01707—Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits
- H03K19/01721—Modifications for accelerating switching in field-effect transistor circuits in asynchronous circuits by means of a pull-up or down element
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Nonlinear Science (AREA)
- Logic Circuits (AREA)
- Dram (AREA)
- Manipulation Of Pulses (AREA)
- Electronic Switches (AREA)
Abstract
Description
Claims (18)
- 신호를 입력하여 이를 승압하여 고입력 임피던스 부하로 출력하는 승압회로와, 한쪽이 상기 승압회로의 출력단자에 연결되고 다른 한쪽이 접지에 연결되어 시간이 경과함에 따라 상기 승압회로의 출력레벨을 일정레벨로 맞추어 고정하는 단속회로를 구비하는 것을 특징으로 하는 승압단속회로.
- 제1항에 있어서 상기 단속회로는 승압회로의 출력단자와 접지사이에 직력로 연결된 제1 저항과 제1 캐패시터를 구비하는 것을 특징으로 하는 승압단속회로.
- 제2항에 있어서 상기 제1 저항은 반도체소자로서 폴리 실리콘으로 형성됨을 특징으로 하는 승압단속회로.
- 제2항에 있어서 상기 제1 저항은 반도체소자로서 불순물층 또는 MOS 구조의 p+영역 및 N+영역으로 형성됨을 특징으로 하는 승압단속회로.
- 제2항에 있어서 상기 제1 캐패시터는 반도체소자로서 MOS 구조로 형성됨을 특징으로 하는 승압단속회로.
- 제1 공급전압선로와 접지선로 사이에 직렬로 연결된 한쌍의 제1-풀업 트랜지스터 및 제1-풀다운 트랜지스터와, 상기 제1-풀업 트랜지스터와 제1-풀다운 트랜지스터 사이에 위치하여 데이타를 출력하는 출력인자와, 상기 제1-풀업 틀랜지스터의 입력단자에 연결되어 상기 출력단자가 데이타 1 출력시 상기 제1-폴업 트랜지스터의 입력단자로 승압전위를 출력하는 승압회로와, 상기 승압회로와 상기 제1-폴업 트랜지스터의 연결점과, 접지에 연결되어 상기 승압회로의 출력신호를 시간이 경과함에 따라 일정레벨로 낮추어 고정시키는 단속회로를 구비하는 것을 특징으로 하는 출력버퍼회로.
- 제6항에 있어서 상기 제1-폴업 트랜지스터는 N-MOS 구조로 구성됨을 특징으로 하는 출력버퍼회로.
- 제6항에 있어서 제1-폴다운 트랜지스터는 N-MOS 구조로 구성됨을 특징으로 하는 출력버퍼회로.
- 제6항에 있어서 상기 단속회로는 상기 승압회로의 출력단자와 접지사이에 직력로 연결되는 제1 저항과 제1 캐패시터를 구비하는 것으로 특징으로 하는 출력버퍼회로.
- 제9항에 있어서 상기 제1 저항은 반도체소자로서 폴리 실리콘으로 형성됨을 특징으로 하는 출력버퍼회로.
- 제9항에 있어서 상기 제1 저항은 반도체소자로서 불순물층으로 형성됨을 특징으로 하는 출력버퍼회로.
- 제9항에 있어서 상기 제1 캐패시터는 반도체소자로서 MOS구조로 형성됨을 특징으로 하는 출력버퍼회로.
- 비반전 및 반전데이타신호가 각각 인가되는 한쌍의 데이타라인과, 출력 인에입신호로서 제어신호를 입력하고 상기 비반전 데이타를 입력하여 상기 제어신호에 응답하여 상기 비반전데이타를 반전하여 각각 출력하는 제1-NAND 게이트와 제2-NAND 게이트와, 출력인에입신호로서 상기 제어신호를 입력하고 상기 반전 데이타를 입력하여 상기 제어신호에 응답하여 상기 반전데이타를 반전하여 출력하는 제3-NAND 게이트와, 상기 제1-NAND 게이트와 제2-NAND 게이트의 출력단자에 연결되어 데이타 1 출력시에는 이진 1 상태의 기준전압보다 높은 전압을 출력하고 데이터 0 출력시에는 이진 0 상태의 기준전압을 출력하는 승압회로와, 한쪽이 상기승압회로의 출력단자에 연결되고 다른 한쪽이 접지에 연결되어 이 데이타 1출력시 상기 승압회로의 출력신호를 시간이 경과함에 따라 일정레벨로 낮추어 고정하는 단속회로와, 상기 승압회로의 출력전압에 따라 스위치되는 제1-폴업트랜지스터와, 상기 제3-NAND 게이트의 출력을 반전하는 제1 인버터와, 상기 제1 인버터의 출력신호에 따라 스위치되는 제1-폴다운트랜지스터, 및 상기 공급전원과 접지사이에 직렬로 연결되어 있는 상기 제1-폴업트랜지스터와 상기 제2-폴다운트랜지스터의 연결점에 대응되는 출력단자를 구비하는 것을 특징으로 하는 출력버퍼회로.
- 제13항에 있어서 상기 승압회로는 제1-NAND 게이트의 출력을 반전하는 제2-인번터와, 한 쪽이 공급전원에 연결된 제1-다이오드와, 상기 제1-다이오드와 접지 사이에 직렬로 연결된 한쌍의 제2-폴업트랜지스터와 제2-폴다운트랜지스터, 및 상기 제1-다이오드와 상기 제2-인버터 사이에 연결되어 데이타 "0" 출력시에는 상기 제1-다이오드를 통하여 충전되고 데이타 "1" 출력시에는 펌핑전위를 출력하는 펌핑캐패시터를 구비하고 상기 제2-폴다운 트랜지스터는 상기 제2-NAND 게이트의 출력신호를 입력하고 상기 제2-폴업 트랜지스터와 상기 제2-폴다운 트랜지스터의 연결점에서 승압신호를 출력하는 것을 특징으로 하는 출력버퍼회로.
- 제13항에 있어서 상기 단속회로는 상기 승압회로의 출력단자와 접지사이에 지결로 연결된 제1 저항과 제1 캐패시터를 구비하는 것을 특징으로 하는 출력버퍼회로.
- 제15항에 있어서 상기 제1 저항은 반도체소자로서 폴리 실리콘으로 형성됨을 특징으로 하는 출력버퍼회로.
- 제15항에 있어서 상기 제1 저항은 반도체소자로서 불순물층으로 형성됨을 특징으로 하는 출력버퍼회로.
- 제15항에 있어서 상기 제1캐패시터는 반도체소자로서 NMOS구조로 형성됨을 특징으로 하는 출력버퍼회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920002219A KR940005509B1 (ko) | 1992-02-14 | 1992-02-14 | 승압단속회로및이를구비하는출력버퍼회로 |
DE4213311A DE4213311C2 (de) | 1992-02-14 | 1992-04-23 | Spannungserhöhungs- und Halteschaltung und eine solche enthaltende Ausgabepufferschaltung |
ITMI921007A IT1254940B (it) | 1992-02-14 | 1992-04-28 | Circuito shooting-clamping e circuito buffer di uscita utilizzante lo stesso. |
FR9205410A FR2687517A1 (fr) | 1992-02-14 | 1992-04-30 | Circuit survolteur-bloqueur et circuit tampon de sortie utilisant celui-ci. |
GB9209399A GB2264408B (en) | 1992-02-14 | 1992-04-30 | Boosting-clamping circuit and output buffer circuit using the same |
US07/876,527 US5268600A (en) | 1992-02-14 | 1992-04-30 | Boosting clamping circuit and output buffer circuit using the same |
JP4150115A JP2895319B2 (ja) | 1992-02-14 | 1992-05-19 | 昇圧クランプ回路及びこれを設けた出力バッファ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920002219A KR940005509B1 (ko) | 1992-02-14 | 1992-02-14 | 승압단속회로및이를구비하는출력버퍼회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930018852A true KR930018852A (ko) | 1993-09-22 |
KR940005509B1 KR940005509B1 (ko) | 1994-06-20 |
Family
ID=19329005
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920002219A KR940005509B1 (ko) | 1992-02-14 | 1992-02-14 | 승압단속회로및이를구비하는출력버퍼회로 |
Country Status (7)
Country | Link |
---|---|
US (1) | US5268600A (ko) |
JP (1) | JP2895319B2 (ko) |
KR (1) | KR940005509B1 (ko) |
DE (1) | DE4213311C2 (ko) |
FR (1) | FR2687517A1 (ko) |
GB (1) | GB2264408B (ko) |
IT (1) | IT1254940B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990057914A (ko) * | 1997-12-30 | 1999-07-15 | 김영환 | 지연고정루프의 차지펌핑회로 |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2838344B2 (ja) * | 1992-10-28 | 1998-12-16 | 三菱電機株式会社 | 半導体装置 |
JP2709783B2 (ja) * | 1992-12-17 | 1998-02-04 | 三菱電機株式会社 | 昇圧回路 |
KR960013861B1 (ko) * | 1994-02-16 | 1996-10-10 | 현대전자산업 주식회사 | 고속 데이타 전송을 위한 부트스트랩 회로 |
US5495191A (en) * | 1994-03-25 | 1996-02-27 | Sun Microsystems, Inc. | Single ended dynamic sense amplifier |
JP3238826B2 (ja) * | 1994-04-13 | 2001-12-17 | 富士通株式会社 | 出力回路 |
KR0124141B1 (ko) * | 1994-12-29 | 1998-10-01 | 김광호 | 반도체 메모리장치의 데이타 출력 버퍼회로 |
US6072353A (en) * | 1995-04-26 | 2000-06-06 | Matsushita Electric Industrial Co., Ltd. | Logic circuit with overdriven off-state switching |
KR0135323B1 (ko) * | 1995-05-25 | 1998-05-15 | 김광호 | 클램프기능을 가지는 데이타 출력버퍼 |
US5783948A (en) * | 1995-06-23 | 1998-07-21 | Micron Technology, Inc. | Method and apparatus for enhanced booting and DC conditions |
US5574390A (en) * | 1995-06-23 | 1996-11-12 | Micron Technology, Inc. | Method and apparatus for enhanced booting and DC conditions |
JP2874613B2 (ja) * | 1995-10-11 | 1999-03-24 | 日本電気株式会社 | アナログ遅延回路 |
KR0170511B1 (ko) * | 1995-11-09 | 1999-03-30 | 김광호 | 모스 트랜지스터 구동용 차지펌프회로 |
US5959933A (en) * | 1996-01-25 | 1999-09-28 | Micron Technology, Inc. | System for improved memory cell access |
US5729165A (en) * | 1996-04-04 | 1998-03-17 | National Science Council | 1.5v full-swing bootstrapped CMOS large capacitive-load driver circuit suitable for low-voltage deep-submicron CMOS VLSI |
US5942932A (en) * | 1997-08-26 | 1999-08-24 | Nanoamp Solutions, Inc. | Circuit and method for preventing latch-up in a CMOS semiconductor device |
US6066977A (en) * | 1998-05-21 | 2000-05-23 | Lattice Semiconductor Corporation | Programmable output voltage levels |
JP2001332696A (ja) * | 2000-05-24 | 2001-11-30 | Nec Corp | 基板電位検知回路及び基板電位発生回路 |
US20070146020A1 (en) * | 2005-11-29 | 2007-06-28 | Advanced Analogic Technologies, Inc | High Frequency Power MESFET Gate Drive Circuits |
US9252674B2 (en) * | 2012-11-26 | 2016-02-02 | System General Corp. | Transistor gate driver with charge pump circuit for offline power converters |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1284349A (en) * | 1970-10-28 | 1972-08-09 | Tokyo Shibaura Electric Co | Amplitude limiter |
US4570244A (en) * | 1980-07-28 | 1986-02-11 | Inmos Corporation | Bootstrap driver for a static RAM |
JPS583183A (ja) * | 1981-06-30 | 1983-01-08 | Fujitsu Ltd | 半導体装置の出力回路 |
US4508978A (en) * | 1982-09-16 | 1985-04-02 | Texas Instruments Incorporated | Reduction of gate oxide breakdown for booted nodes in MOS integrated circuits |
JPS6318594A (ja) * | 1986-07-10 | 1988-01-26 | Nec Corp | 半導体装置 |
JPS6320913A (ja) * | 1986-07-14 | 1988-01-28 | Nec Corp | 出力回路 |
US5027013A (en) * | 1987-11-17 | 1991-06-25 | Applied Micro Circuits Corporation | Method and apparatus for coupling an ECL output signal using a clamped capacitive bootstrap circuit |
KR920006251B1 (ko) * | 1989-10-26 | 1992-08-01 | 삼성전자 주식회사 | 레벨변환기 |
KR930003010B1 (ko) * | 1990-08-10 | 1993-04-16 | 삼성전자 주식회사 | Mos 드라이버회로 |
JPH0812754B2 (ja) * | 1990-08-20 | 1996-02-07 | 富士通株式会社 | 昇圧回路 |
-
1992
- 1992-02-14 KR KR1019920002219A patent/KR940005509B1/ko not_active IP Right Cessation
- 1992-04-23 DE DE4213311A patent/DE4213311C2/de not_active Expired - Lifetime
- 1992-04-28 IT ITMI921007A patent/IT1254940B/it active IP Right Grant
- 1992-04-30 GB GB9209399A patent/GB2264408B/en not_active Expired - Lifetime
- 1992-04-30 US US07/876,527 patent/US5268600A/en not_active Expired - Lifetime
- 1992-04-30 FR FR9205410A patent/FR2687517A1/fr active Granted
- 1992-05-19 JP JP4150115A patent/JP2895319B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990057914A (ko) * | 1997-12-30 | 1999-07-15 | 김영환 | 지연고정루프의 차지펌핑회로 |
Also Published As
Publication number | Publication date |
---|---|
IT1254940B (it) | 1995-10-11 |
ITMI921007A1 (it) | 1993-10-28 |
GB2264408B (en) | 1995-11-22 |
JPH09153785A (ja) | 1997-06-10 |
GB9209399D0 (en) | 1992-06-17 |
JP2895319B2 (ja) | 1999-05-24 |
ITMI921007A0 (it) | 1992-04-28 |
FR2687517B1 (ko) | 1994-12-30 |
KR940005509B1 (ko) | 1994-06-20 |
FR2687517A1 (fr) | 1993-08-20 |
GB2264408A (en) | 1993-08-25 |
US5268600A (en) | 1993-12-07 |
DE4213311A1 (de) | 1993-08-19 |
DE4213311C2 (de) | 2003-03-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930018852A (ko) | 승압 단속 회로 및 이를 구비하는 출력버퍼회로 | |
KR890013862A (ko) | 전압레벨 변환회로 | |
KR930008859A (ko) | 직류 전류를 제거한 데이타 출력 버퍼 | |
KR940017190A (ko) | 입력버퍼 | |
KR960035626A (ko) | 파워 온 리셋 회로 | |
KR900011152A (ko) | 전원전압 강하검파 및 초기화회로 재설정 회로 | |
KR920005479A (ko) | Mos드라이버회로 | |
KR850006902A (ko) | 전압레벨 검출회로 | |
KR960030395A (ko) | 저전압출력회로 및 반도체장치 | |
US4529889A (en) | Sense amplifier latch voltage waveform generator circuit | |
KR920003704A (ko) | 디지탈 신호에 응답하는 부동회로 구동용 회로 | |
KR950012459A (ko) | 다(多)비트 출력 메모리 회로용 출력 회로 | |
KR950015748A (ko) | 반도체메모리장치의 승압레벨 감지회로 | |
KR100186345B1 (ko) | 레벨시프트 회로 | |
KR950015749A (ko) | 반도체메모리장치의 전원 지연회로 | |
KR930014615A (ko) | 고전압 스위치 회로 | |
KR970024538A (ko) | 아날로그 지연회로 | |
KR910015862A (ko) | 기판 바이어스 전압 검출 회로 | |
KR970051095A (ko) | 챠지펌프 회로 | |
KR970051075A (ko) | 반도체 메모리장치의 전압 승압회로 | |
KR940012089A (ko) | 데이타 출력버퍼 | |
KR970076798A (ko) | 반도체 메모리장치의 내부 전원전압 발생회로 | |
KR970013311A (ko) | 부스터회로 | |
KR910019336A (ko) | 데이타 출력버퍼 | |
KR930014570A (ko) | 출력버퍼회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19920214 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19920214 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19940527 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19940829 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19940907 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19940907 End annual number: 3 Start annual number: 1 |
|
PR1001 | Payment of annual fee |
Payment date: 19970529 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 19980601 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 19990515 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20000515 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20010508 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20020507 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20030509 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20040329 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20050506 Start annual number: 12 End annual number: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20060607 Start annual number: 13 End annual number: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20070514 Start annual number: 14 End annual number: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20080602 Start annual number: 15 End annual number: 15 |
|
PR1001 | Payment of annual fee |
Payment date: 20090615 Start annual number: 16 End annual number: 16 |
|
FPAY | Annual fee payment |
Payment date: 20100528 Year of fee payment: 17 |
|
PR1001 | Payment of annual fee |
Payment date: 20100528 Start annual number: 17 End annual number: 17 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |