KR870009548A - 전압수준 감지 전력복귀(power-up reset)회로 - Google Patents
전압수준 감지 전력복귀(power-up reset)회로 Download PDFInfo
- Publication number
- KR870009548A KR870009548A KR870002216A KR870002216A KR870009548A KR 870009548 A KR870009548 A KR 870009548A KR 870002216 A KR870002216 A KR 870002216A KR 870002216 A KR870002216 A KR 870002216A KR 870009548 A KR870009548 A KR 870009548A
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- terminal
- control
- capacitor
- power supply
- Prior art date
Links
- 238000001514 detection method Methods 0.000 title 1
- 239000003990 capacitor Substances 0.000 claims 21
- 238000000034 method Methods 0.000 claims 4
- 238000011084 recovery Methods 0.000 claims 4
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/28—Modifications for introducing a time delay before switching
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/22—Modifications for ensuring a predetermined initial state when the supply voltage has been applied
- H03K17/223—Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches
Landscapes
- Electronic Switches (AREA)
Abstract
Description
Claims (9)
- 회로에 전력을 적용시킴에 관계하여 리세트 신호를 제공하기 위한 전력 복귀회로에 있어서 :가) 전원장치 ;나) (a) 전원장치에 연결된 제1단자, 출력단자 그리고 제어단자를 갖는 제1트랜지스터, 그리고 (b)접지에 연결된 제1단자, 제1트랜지스터의 출력단자에 연결된 출력단자 그리고 제1트랜지스터의 제어단자에 연결된 출력단자 그리고 제1트랜지스터의 제어단자에 연결된 제어단자를 가지며, 전원장치가 작동되는데 그 전압이 증가하며 제1트랜지스터가 전도성이도록 하는 트랜지스터를 포함하는 출력섹션 ;다) 접지에 연결된 제1단자와 제2 및 제2 트랜지스터의 제어단자에 연결된 제2단자를 갖는 콘덴서;그리고라) 콘덴서에 연결되어 전원장치가 정해진 전압에 도달되는 때까지 콘덴서 제2단자에서의 전압이 스위칭 전압이하로 남아있도록 하여 제1트랜지스터가 비전도성이고 제2트랜지스터가 전도성이도록 하며, 전원장치 전압이 정해진 전압을 초과하여 제2단자에서의 전압이 스위칭 전압을 초과한 후에 콘덴서를 충전시키므로써 제1트랜지스터가 비전도성이도록 하고 제2트랜지스터가 출력단자에서의 신호수준을 변경시키기 위해 전도성이도록 하기 위한 충전 조절장치(charging control means)를 포함한 특징으로 하는 전력 복귀회로.
- 제1항에 있어서, 콘덴서의 충전속도를 조절하기 위한 장치를 포함함을 특징으로 하는 회로.
- 제1항에 있어서, 충전 조절장치가,콘덴서에 연결되어 콘덴서의 충전을 개시하도록 제1상태로부터 제2상태로 스위치되는 제어트랜지스터 그리고 ;제어트랜스터에 연결되어 전원장치가 정해진 전압에 도달되는 때 제어트랜지스터가 제1상태에서 제2상태로 스위치되도록 하기 위한 스위칭 조절장치를 포함함을 특징으로 하는 회로.
- 제3항에 있어서, 제어트랜지스터가 전원장치에 연결된 공급단자와 콘덴서에 연결된 출력단자를 가지며, 스위칭 조절장치가 전원장치와 접지사이에 다수의 직렬로 연결된 트랜지스터를 포함하고, 각 트랜지스터가 제어단자와 공급단자가 상호 연결되어지도록 하며, 한 트랜지스터의 제어단자가 제어트랜지스터의 제어단자에 연결되록 하고, 스위칭 조절장치의 전술한 트랜지스터가 전원장치의 전압이 트랜지스터임계전압의 합계에 도달하는 때 전도성이도록 만들어지며, 다음에 제어트랜지스터가 콘덴서를 충전시키기 위해 전도성이도록 만들어짐을 특징으로 하는 회로.
- 제3항에 있어서,제어트랜지스터가 접지에 연결된 제1단자, 콘덴서에 연결된 제2단자 그리고 제어단자를 가지며 ; 그리고스위칭 제어장치(a)가 전원장치에 연결된 한단자, 콘덴서에 연결된 제2단자 그리고 제1 및 제2단자중 한 단자에 연결된 제어단자를 갖는 공급트랜지스터, (b) 전원장치에 연결된 한단자와 제어트랜지스터의 제어단자에 연결된 제2단자를 갖는 제1저항기, (c) 접지에 연결된 제1단자, 제어크랜지스터의 제어단자에 연결된 제2단자를 갖는 분로 트랜지스터, (d) 분로 트랜지스터의 제어단자와 접지사이에 연결된 제2저항기, 그리고 (e) 각 트랜지스터가 상호 연결된 공급단자와 제어단자를 가지며, 전력공급 전압이 분로 트랜지스터와 추가 트랜지스터의 전도 임계전압(conducting threshold voltages)합계를 초과하는 때 분로 트랜지스터가 전도성이도록 만들어지며 제어 트랜지스터가 비전도성이도록 되고 콘덴서가 공급트랜지스터에 의해 충전될 수 있도록 하는 전원장치와 분로 트랜지스터의 제어단자 사이에 직렬로 연결된 다수의 추가 트랜지스터를 포함함을 특징으로 하는 회로.
- 회로에 전력을 적용시킴에 관계하여 리세트 신호를 제공하기 위한 전력 복귀회로에 있어서 :가) 전원장치 ;나) 전원장치에 연결된 소스와 출력단자에 연결된 드레인을 갖는 제1MOS 트랜지스터 그리고 접지에 연결된 소스와 제1트랜지스터의 드레인에 연결된 드레인 그리고 제1트랜지스터의 게이트에 연결된 게이트를 갖는 제2MOS 트랜지스터를 포함하는 출력섹션 ;다) 접지에 연결된 제1단자와 제1 및 제2 트랜지스터의 게이트에 연결된 제2단자를 갖는 콘덴서 ; 그리고라) 공급전압이 정해진 전압에 도달하여 콘덴서를 공급전압으로 충전시키는 때까지 콘덴서 양단의 전압이 출력섹션의 스위칭 임계값 이하로 남아 있도록 하기 위해 콘덴서의 충전을 조절하기 위한 충전 조절장치를 포함함을 특징으로 하는 전력 복귀회로.
- 제6항에 있어서, 콘덴서의 충전속도를 조절하기 위한 장치를 포함함을 특징으로 하는 전력 복귀회로.
- 제6항에 있어서, 충전 조절장치가 :가) 전원장치에 연결된 소스와 콘덴서의 제2단자에 연결된 드레인을 갖는 제3MOS트랜지스터 ; 그리고나) 각 트랜지스터가 드레인에 연결된 게이트를 가지며 공급전압이 트랜지스터 임계전압의 합계에 도달되는 때 기준 트랜지스터가 전도성이도록 만들어지며, 이들 트랜지스터 중 한 트랜지스터의 게이트가 제 3MOS 트랜지스터에 연결되어 기준 트랜지스터가 전도성이도록 만들어지는 때 제3트랜지스터를 전도성이도록 만들며, 따라서 제3트랜지스터를 통해 콘덴서를 충전시키도록 하는 전원장치와 접지 사이에 직렬로 연결된 다수의 MOS 기준 트랜지스터를 포함함을 특징으로 하는 전력 복귀회로.
- 제6항에 있어서, 충전 조절장치가 :가) 전원장치에 연결된 소스와 콘덴서의 제2단자에 연결된 게이트를 갖는 제3MOS 트랜지스터 ;나) 콘덴서의 제2단자에 연결된 드레인과 접지에 연결된 소스를 갖는 제4MOS 트랜지스터 ;다) 전원장치에 연결된 한 단자와 제3트랜지스터의 게이트에 연결된 제2단자를 갖는 제1저항기 ;라) 제4트랜지스터의 게이트에 연결된 드레인과 접지에 연결된 소스를 갖는 제5MOS 트랜지스터 ;마) 접지에 연결된 한 단자와 제5트랜지스터의 게이트에 연결된 제2단자를 갖는 제2저항기 ; 그리고바) 각 추가 트랜지스터가 드레인에 연결된 게이트를 가지며, 전원장치 전압이 제5트랜지스터와 추가 트랜지스터 임계전압의 총합을 초과하는 때 제5트랜지스터가 전도성이도록 됨으로써 콘덴서가 충전될 수 있도록 제4트랜지스터가 비전도성이도록 되는 전원장치와 제2저항기의 제2단자 사이에 직력로 연결된 적어도 하나의 추가 MOS트랜지스터를 포함함을 특징으로 하는 전력 복귀회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/839,501 US4717840A (en) | 1986-03-14 | 1986-03-14 | Voltage level sensing power-up reset circuit |
US839501 | 2001-04-20 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR870009548A true KR870009548A (ko) | 1987-10-27 |
KR900004196B1 KR900004196B1 (ko) | 1990-06-18 |
Family
ID=25279899
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870002216A KR900004196B1 (ko) | 1986-03-14 | 1987-03-12 | 전압수준 감지 전력복귀(power-up reset)회로 |
Country Status (3)
Country | Link |
---|---|
US (1) | US4717840A (ko) |
JP (1) | JPS62234418A (ko) |
KR (1) | KR900004196B1 (ko) |
Families Citing this family (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4812679A (en) * | 1987-11-09 | 1989-03-14 | Motorola, Inc. | Power-on reset circuit |
JP2541585B2 (ja) * | 1987-11-18 | 1996-10-09 | 富士通株式会社 | リセット信号発生回路 |
EP0342735B1 (en) * | 1988-05-16 | 1993-03-31 | Koninklijke Philips Electronics N.V. | Circuit for generating a pulse-shaped signal |
JPH0229118A (ja) * | 1988-05-27 | 1990-01-31 | Advanced Micro Devices Inc | Cmosパワーオン・リセット回路 |
JPH0743952B2 (ja) * | 1988-11-30 | 1995-05-15 | 日本電気株式会社 | 電源電圧低下検出回路 |
JP2645117B2 (ja) * | 1988-12-06 | 1997-08-25 | 株式会社東芝 | 半導体集積回路のリセット回路 |
FR2641083B1 (ko) * | 1988-12-22 | 1991-05-10 | Sgs Thomson Microelectronics | |
US4885476A (en) * | 1989-03-06 | 1989-12-05 | Motorola, Inc. | Power-on reset circuit |
US4983857A (en) * | 1989-07-31 | 1991-01-08 | Sgs-Thomson Microelectronics, Inc. | Power-up reset circuit |
FR2655737B1 (fr) * | 1989-12-08 | 1992-06-12 | Sgs Thomson Microelectronics | Detecteur de variation rapide d'alimentation de circuit integre. |
US5051611A (en) * | 1989-12-20 | 1991-09-24 | Quadic Systems, Inc. | Power-up circuit with hysteresis for an output buffer |
US5075572A (en) * | 1990-05-18 | 1991-12-24 | Texas Instruments Incorporated | Detector and integrated circuit device including charge pump circuits for high load conditions |
JPH0458555A (ja) * | 1990-06-28 | 1992-02-25 | Toshiba Corp | パワーオンリセット回路 |
JP2797844B2 (ja) * | 1992-06-17 | 1998-09-17 | 三菱電機株式会社 | 半導体集積回路 |
KR960004573B1 (ko) * | 1994-02-15 | 1996-04-09 | 금성일렉트론주식회사 | 기동회로를 갖는 기준전압발생회로 |
US5552736A (en) * | 1995-04-19 | 1996-09-03 | Hewlett-Packard Company | Power supply detect circuit operable shortly after an on/off cycle of the power supply |
KR0157885B1 (ko) * | 1995-07-08 | 1999-03-20 | 문정환 | 전원 공급 감지 회로 |
JP3938410B2 (ja) * | 1996-04-16 | 2007-06-27 | 三菱電機株式会社 | 半導体集積回路 |
US5917255A (en) * | 1998-01-20 | 1999-06-29 | Vlsi Technology, Inc. | Power-on-reset circuit having reduced size charging capacitor |
US6052006A (en) * | 1998-05-27 | 2000-04-18 | Advanced Micro Devices, Inc. | Current mirror triggered power-on-reset circuit |
US6181173B1 (en) * | 1998-10-01 | 2001-01-30 | Ericsson Inc. | Power-on reset circuit |
EP1331627B1 (en) | 2002-01-24 | 2012-04-18 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of driving the semiconductor device |
US7161396B1 (en) * | 2003-08-20 | 2007-01-09 | Xilinx, Inc. | CMOS power on reset circuit |
KR100586545B1 (ko) * | 2004-02-04 | 2006-06-07 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 오실레이터용 전원공급회로 및 이를이용한 전압펌핑장치 |
JP4421365B2 (ja) * | 2004-04-21 | 2010-02-24 | 富士通マイクロエレクトロニクス株式会社 | レベル変換回路 |
KR100552655B1 (ko) * | 2004-09-17 | 2006-02-20 | 주식회사 하이닉스반도체 | 반도체 기억 소자의 파워 업 회로 및 그 보상 방법 |
TWI306334B (en) * | 2006-01-24 | 2009-02-11 | Holtek Semiconductor Inc | Improved circuit and method for generating a power on reset signal |
KR100702135B1 (ko) * | 2006-03-21 | 2007-03-30 | 주식회사 하이닉스반도체 | 초기화신호 생성회로 |
US7417476B1 (en) | 2007-04-24 | 2008-08-26 | Smartech Worldwide Limited | Power-on-reset circuit with output reset to ground voltage during power off |
US8106688B2 (en) * | 2009-11-18 | 2012-01-31 | Smartech Worldwide Limited | Power-on-reset circuit with brown-out reset for multiple power supplies |
KR101646910B1 (ko) * | 2011-01-11 | 2016-08-09 | 페어차일드코리아반도체 주식회사 | 파워 온 리셋 회로를 포함하는 반도체 소자 |
KR20170006291A (ko) | 2015-07-07 | 2017-01-17 | 페어차일드코리아반도체 주식회사 | 파워-온 리셋 회로 및 이를 포함하는 저전압 차단 회로 |
CN108023582B (zh) * | 2018-01-17 | 2024-01-30 | 歌尔科技有限公司 | 一种自动复位电路及电子产品 |
CN115118261B (zh) * | 2022-07-11 | 2024-04-05 | 北京泽声科技有限公司 | 上电复位电路 |
CN117118418A (zh) * | 2023-10-24 | 2023-11-24 | 成都爱旗科技有限公司 | 一种复位保护电路 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3753011A (en) * | 1972-03-13 | 1973-08-14 | Intel Corp | Power supply settable bi-stable circuit |
US3895239A (en) * | 1973-12-26 | 1975-07-15 | Motorola Inc | MOS power-on reset circuit |
JPS5931083B2 (ja) * | 1975-09-19 | 1984-07-31 | セイコーエプソン株式会社 | 半導体集積回路 |
JPS5341542A (en) * | 1976-09-25 | 1978-04-15 | Howa Machinery Ltd | Empty bobbin supplying method in ball raising device |
US4045688A (en) * | 1976-10-26 | 1977-08-30 | Rca Corporation | Power-on reset circuit |
JPS53106524A (en) * | 1977-03-01 | 1978-09-16 | Toshiba Corp | Initial clear unit for digital circuit |
JPS5951177B2 (ja) * | 1977-03-12 | 1984-12-12 | 日本電気株式会社 | オ−トクリア信号発生回路 |
JPS5498948A (en) * | 1978-01-20 | 1979-08-04 | Sanyo Electric Co Ltd | Initial set up method |
JPS55150026A (en) * | 1979-05-09 | 1980-11-21 | Fujitsu Ltd | Power-on clearing circuit |
US4300065A (en) * | 1979-07-02 | 1981-11-10 | Motorola, Inc. | Power on reset circuit |
US4405871A (en) * | 1980-05-01 | 1983-09-20 | National Semiconductor Corporation | CMOS Reset circuit |
JPS574616A (en) * | 1980-06-10 | 1982-01-11 | Nec Corp | Power-on resetting circuit |
US4463270A (en) * | 1980-07-24 | 1984-07-31 | Fairchild Camera & Instrument Corp. | MOS Comparator circuit |
US4385245A (en) * | 1981-06-01 | 1983-05-24 | Motorola, Inc. | MOS Power-on reset circuit |
CA1175503A (en) * | 1981-07-17 | 1984-10-02 | Andreas Demetriou | Cmos turn-on circuit |
US4409501A (en) * | 1981-07-20 | 1983-10-11 | Motorola Inc. | Power-on reset circuit |
JPS5870334A (ja) * | 1981-10-21 | 1983-04-26 | Toshiba Corp | オ−トクリア回路 |
US4503344A (en) * | 1982-04-09 | 1985-03-05 | Honeywell Inc. | Power up reset pulse generator |
JPS5932024A (ja) * | 1982-08-13 | 1984-02-21 | Hitachi Ltd | 半導体集積回路 |
US4553054A (en) * | 1983-02-04 | 1985-11-12 | Motorola, Inc. | Power on reset circuit for microprocessor |
US4591745A (en) * | 1984-01-16 | 1986-05-27 | Itt Corporation | Power-on reset pulse generator |
-
1986
- 1986-03-14 US US06/839,501 patent/US4717840A/en not_active Expired - Fee Related
-
1987
- 1987-03-12 KR KR1019870002216A patent/KR900004196B1/ko not_active IP Right Cessation
- 1987-03-13 JP JP62058674A patent/JPS62234418A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
JPS62234418A (ja) | 1987-10-14 |
KR900004196B1 (ko) | 1990-06-18 |
US4717840A (en) | 1988-01-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870009548A (ko) | 전압수준 감지 전력복귀(power-up reset)회로 | |
US4409501A (en) | Power-on reset circuit | |
US3906254A (en) | Complementary FET pulse level converter | |
US3988617A (en) | Field effect transistor bias circuit | |
US4801822A (en) | Semiconductor switching circuit | |
EP0655834A1 (en) | Delay circuit using capacitor and transistor | |
US4390803A (en) | Semiconductor driver circuit | |
US4023122A (en) | Signal generating circuit | |
KR930018851A (ko) | 오토·크리어 회로 | |
KR880001109A (ko) | 집적논리회로 | |
GB1573771A (en) | Buffer circuit | |
KR910001746A (ko) | 메모리 소자내의 센스 앰프 드라이버 | |
GB1473568A (en) | Mos control circuit | |
EP0639005A1 (en) | Fast turn-off circuit for solid-state relays or the like | |
US3509379A (en) | Multivibrators employing transistors of opposite conductivity types | |
GB1330679A (en) | Tri-level voltage generator circuit | |
US4594688A (en) | Power supply circuit for flip-flop memory | |
US11646733B2 (en) | Digital output driver circuit and method | |
KR850007170A (ko) | 파워-온 검출회로 | |
US5952870A (en) | Circuit with hysteresis and method using same | |
US5214322A (en) | High voltage cmos power driver | |
EP0068892A2 (en) | Inverter circuit | |
US3944848A (en) | Voltage sensitive isolation for static logic circuit | |
JPH0160973B2 (ko) | ||
US4503344A (en) | Power up reset pulse generator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19870312 |
|
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19870409 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 19870312 Comment text: Patent Application |
|
PG1501 | Laying open of application | ||
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19900518 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19900831 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19900912 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19900912 End annual number: 3 Start annual number: 1 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |