KR100998773B1 - 역직렬화 타이밍 신호들을 생성하기 위한 시스템 및 방법 - Google Patents
역직렬화 타이밍 신호들을 생성하기 위한 시스템 및 방법 Download PDFInfo
- Publication number
- KR100998773B1 KR100998773B1 KR1020047016111A KR20047016111A KR100998773B1 KR 100998773 B1 KR100998773 B1 KR 100998773B1 KR 1020047016111 A KR1020047016111 A KR 1020047016111A KR 20047016111 A KR20047016111 A KR 20047016111A KR 100998773 B1 KR100998773 B1 KR 100998773B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- phase
- bits
- voltage controlled
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 22
- 238000009432 framing Methods 0.000 claims description 14
- 238000001514 detection method Methods 0.000 claims 1
- 230000007704 transition Effects 0.000 abstract description 9
- 238000011084 recovery Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 4
- 230000000630 rising effect Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 230000003111 delayed effect Effects 0.000 description 3
- 230000010363 phase shift Effects 0.000 description 3
- 230000003750 conditioning effect Effects 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/089—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
- H03L7/0891—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/10—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
- H03L7/101—Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using an additional control signal to the controlled loop oscillator derived from a signal generated in the loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/044—Speed or phase control by synchronisation signals using special codes as synchronising signal using a single bit, e.g. start stop bit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L2207/00—Indexing scheme relating to automatic control of frequency or phase and to synchronisation
- H03L2207/14—Preventing false-lock or pseudo-lock of the PLL
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/095—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using a lock detector
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/10—Arrangements for initial synchronisation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
Description
Claims (16)
- 데이터 및 프레이밍 비트들(framing bits)을 포함하는 M개 비트들의 직렬 비트 스트림 워드에 대한 역직렬화 타이밍 신호들을 생성하기 위한 시스템으로서,M개의 출력들을 갖는 전압 제어 발진기 - 상기 출력들은 M개 비트들의 주기에 걸쳐 위상이 서로에 대하여 동등하게 오프셋되어 있고, 연속한 각각의 위상은 상기 비트 스트림 내의 대응 연속 비트들에 일치함 - 와,상기 직렬 비트 스트림 워드 및 상기 전압 제어 발진기로부터의 위상 출력을 수신하도록 구성되고, 상기 직렬 비트 스트림 워드를 상기 전압 제어 발진기 위상 출력과 비교하는 위상 검출기와,상기 위상 검출기로부터 출력되는 제어 신호 - 상기 제어 신호는 상기 전압 제어 발진기 위상 출력이 더 빨리 또는 더 느리게 진행되어야 하는지를 나타내고, 상기 전압 제어 발진기 출력은 상기 제어 신호에 응답하여 상기 직렬 비트 스트림 워드에 위상 고정됨 - 와,상기 위상 검출기로 입력되는 리셋 신호 - 상기 리셋 신호가 참인 경우 상기 제어 신호가 디스에이블(disable)되고, 상기 리셋 신호가 거짓인 경우 상기 제어 신호가 인에이블(enable)됨 - 와,전압 제어 발진기 위상 출력들의 조합을 수신하고 이로부터 상기 리셋 신호를 논리적으로 형성하는 회로 - 상기 리셋 신호는 상기 M개 비트들의 마지막으로부터 상기 M개 비트들의 두 번째 비트가 시작될 때까지 거짓이며, 이에 의해 상기 제어 신호가 활성인 타임 윈도우를 정의함 -를 포함하는, 역직렬화 타이밍 신호들을 생성하기 위한 시스템.
- 제1항에 있어서,상기 위상 검출기에 의해 생성되어 제어 회로 및 데이터 송신기 시스템에 입력되는 고정(LOCK) 신호를 더 포함하고,상기 고정 신호는 상기 위상 검출기가 전압 제어 위상 신호를 상기 비트 스트림 신호에 대하여 위상 고정시킨 경우에 참이며, 상기 고정 신호가 거짓인 경우에는 상기 전압 제어 위상 신호가 상기 비트 스트림 신호에 고정되지 않았음을 나타내는, 역직렬화 타이밍 신호들을 생성하기 위한 시스템.
- 제2항에 있어서,거짓인 고정 신호에 응답하여 비트 스트림 SYNC 워드를 정의하고 이를 상기 위상 검출기에 송신하기 위한 수단을 더 포함하는, 역직렬화 타이밍 신호들을 생성하기 위한 시스템.
- 제3항에 있어서,상기 SYNC 워드는 M 비트와 같은 주기를 갖는, 실질적으로 대칭인 구형파 신호(square wave signal)를 포함하는, 역직렬화 타이밍 신호들을 생성하기 위한 시스템.
- 제3항에 있어서,상기 프레이밍 비트들 동안에만 상기 고정 신호가 참이도록 구동시키기 위한 수단을 더 포함하는, 역직렬화 타이밍 신호들을 생성하기 위한 시스템.
- 제1항에 있어서,상기 M개의 비트들은 복수의 데이터 비트들을 프레이밍하는 하나의 시작 비트 및 하나의 정지 비트를 적어도 포함하는, 역직렬화 타이밍 신호들을 생성하기 위한 시스템.
- 제1항에 있어서,상기 제어 신호는 업(UP) 신호 및 다운(DOWN) 신호를 포함하는, 역직렬화 타이밍 신호들을 생성하기 위한 시스템.
- 제1항에 있어서,전하 펌프 및 필터를 더 포함하고,상기 제어 신호는 상기 위상 검출기로부터 상기 전하 펌프로, 그 다음 상기 필터로, 그 다음 상기 전압 제어 발진기로 진행하는, 역직렬화 타이밍 신호들을 생성하기 위한 시스템.
- 데이터 및 프레이밍 비트들을 포함하는 M개 비트들의 직렬 비트 스트림 워드에 대한 역직렬화 타이밍 신호들을 생성하기 위한 방법으로서,M개의 위상 출력들을 출력하는 전압 제어 발진기를 제공하는 단계 - 상기 출력들은 M개 비트들의 주기에 걸쳐 위상이 서로에 대하여 동등하게 오프셋되어 있고, 연속한 각각의 위상은 상기 비트 스트림 내의 대응 연속 비트들에 일치함 - 와,상기 직렬 비트 스트림 워드와 위상 출력을 위상 비교하는 단계와,상기 위상 비교로부터 출력된 제어 신호를 생성하는 단계 - 상기 제어 신호는 상기 전압 제어 발진기가 더 빨리 또는 더 느리게 진행되어야 하는지를 나타내고, 상기 전압 제어 발진기 출력은 상기 제어 신호에 응답하여 상기 직렬 비트 스트림 워드에 위상 고정됨 - 와,상기 제어 신호가 인에이블되는 타임 윈도우를 여는 단계 - 상기 제어 신호가 디스에이블되는 경우, 상기 전압 제어 발진기 출력은 상기 제어 신호에 응답하지 않음 - 와,위상 출력들을 조합하고 이로부터 상기 타임 윈도우를 논리적으로 형성하는 단계 - 상기 타임 윈도우는 상기 직렬 비트 워드의 상기 M개 비트들의 마지막으로부터 상기 M개 비트들의 두 번째 비트가 시작될 때까지 열림 -를 포함하는, 역직렬화 타이밍 신호들을 생성하는 방법.
- 제9항에 있어서,위상 검출로부터 고정(LOCK) 신호를 생성하는 단계와,상기 고정 신호를 데이터 송신기 시스템에 송신하는 단계 - 상기 고정 신호는 상기 전압 제어 발진기가 상기 비트 스트림 워드에 고정된 경우에 참이며, 상기 고정 신호가 거짓인 경우에는 상기 전압 제어 발진기가 상기 비트 스트림 워드에 고정되지 않았음을 나타냄 -를 더 포함하는, 역직렬화 타이밍 신호들을 생성하는 방법.
- 제10항에 있어서,거짓인 고정 신호에 응답하여 비트 스트림 동기화 SYNC 워드를 정의하고 이를 위상 검출기에 송신하는 단계를 더 포함하는, 역직렬화 타이밍 신호들을 생성하는 방법.
- 제11항에 있어서,상기 SYNC 워드를 정의하는 상기 단계는 M 비트와 같은 주기를 갖는, 실질적으로 대칭인 구형파 신호를 형성하는 단계를 포함하는, 역직렬화 타이밍 신호들을 생성하는 방법.
- 제11항에 있어서,상기 프레이밍 비트들 동안에만 상기 고정 신호가 참이도록 구동시키는 단계를 더 포함하는, 역직렬화 타이밍 신호들을 생성하는 방법.
- 제9항에 있어서,상기 M개의 비트들은 복수의 데이터 비트들을 프레이밍하는 하나의 시작 비트 및 하나의 정지 비트를 적어도 포함하는, 역직렬화 타이밍 신호들을 생성하는 방법.
- 제9항에 있어서,상기 제어 신호를 생성하는 단계는 업(UP) 신호 및 다운(DOWN) 신호를 형성하는 단계를 포함하는, 역직렬화 타이밍 신호들을 생성하는 방법.
- 제9항에 있어서,상기 제어 신호를 생성하는 단계는 전하 펌프 및 필터를 형성하는 단계를 포함하고,상기 제어 신호는 상기 위상 비교로부터 출력되어 상기 전하 펌프로, 그 다음 상기 필터로, 그 다음 상기 전압 제어 발진기로 진행하는, 역직렬화 타이밍 신호들을 생성하는 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US37184702P | 2002-04-11 | 2002-04-11 | |
US60/371,847 | 2002-04-11 | ||
PCT/US2003/011047 WO2003088489A2 (en) | 2002-04-11 | 2003-04-11 | Pll for clock recovery with initialization sequence |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050008678A KR20050008678A (ko) | 2005-01-21 |
KR100998773B1 true KR100998773B1 (ko) | 2010-12-06 |
Family
ID=29250749
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020047016111A Expired - Fee Related KR100998773B1 (ko) | 2002-04-11 | 2003-04-11 | 역직렬화 타이밍 신호들을 생성하기 위한 시스템 및 방법 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6794945B2 (ko) |
KR (1) | KR100998773B1 (ko) |
CN (1) | CN1324835C (ko) |
AU (1) | AU2003234711A1 (ko) |
DE (1) | DE10392531T5 (ko) |
TW (1) | TWI279114B (ko) |
WO (1) | WO2003088489A2 (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100519246B1 (ko) * | 2003-08-13 | 2005-10-06 | 삼성전자주식회사 | 1 개의 극점을 가지는 클럭 발생기 |
KR100613305B1 (ko) | 2004-05-13 | 2006-08-17 | 오티스엘리베이터 유한회사 | 1비트 직렬 통신용 동기코드 선별 방법 및 장치 |
US7656987B2 (en) * | 2004-12-29 | 2010-02-02 | Stmicroelectronics Pvt. Ltd. | Phase generator for introducing phase shift in a signal |
US7733138B2 (en) * | 2005-09-14 | 2010-06-08 | Silicon Laboratories, Inc. | False lock detection mechanism for use in a delay locked loop circuit |
KR100866603B1 (ko) * | 2007-01-03 | 2008-11-03 | 삼성전자주식회사 | 디시리얼라이징과 시리얼라이징을 수행하는 데이터 처리 방법 및 데이터 처리 장치 |
JP5213264B2 (ja) * | 2009-06-24 | 2013-06-19 | 株式会社アドバンテスト | Pll回路 |
KR101046651B1 (ko) * | 2010-04-30 | 2011-07-05 | 전자부품연구원 | 고정시간을 최소화하기 위한 클록 데이터 복원장치 |
TWI429199B (zh) | 2010-06-22 | 2014-03-01 | Phison Electronics Corp | 產生參考時脈訊號的方法及資料收發系統 |
CN102315849B (zh) * | 2010-07-01 | 2014-05-14 | 群联电子股份有限公司 | 产生参考时钟信号的方法及数据收发系统 |
CN107113481B (zh) | 2014-12-18 | 2019-06-28 | 株式会社精好 | 利用电磁型振动单元的软骨传导接听装置及电磁型振动单元 |
CN108604979B (zh) * | 2016-02-02 | 2021-05-18 | 马维尔亚洲私人有限公司 | 用于网络同步的方法和装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5587709A (en) | 1994-06-06 | 1996-12-24 | Deog-Kyoon Jeong | High speed serial link for fully duplexed data communication |
US5739762A (en) | 1994-04-26 | 1998-04-14 | Nec Corporation | Time correction system for radio selective calling receiver |
US5790058A (en) | 1995-11-13 | 1998-08-04 | Cselt-Centro Studi E Laboratori Telecomunicazioni S.P.A. | Serializing-parallelizing circuit for high speed digital signals |
US6072344A (en) | 1998-01-28 | 2000-06-06 | Lucent Technologies Inc. | Phase-locked loop (PLL) circuit containing a phase detector for achieving byte alignment |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4371975A (en) * | 1981-02-25 | 1983-02-01 | Rockwell International Corporation | Sampling NRZ data phase detector |
US6177843B1 (en) * | 1999-05-26 | 2001-01-23 | Cypress Semiconductor Corp. | Oscillator circuit controlled by programmable logic |
-
2003
- 2003-04-11 CN CNB03808144XA patent/CN1324835C/zh not_active Expired - Fee Related
- 2003-04-11 WO PCT/US2003/011047 patent/WO2003088489A2/en not_active Application Discontinuation
- 2003-04-11 US US10/412,448 patent/US6794945B2/en not_active Expired - Lifetime
- 2003-04-11 TW TW092108366A patent/TWI279114B/zh not_active IP Right Cessation
- 2003-04-11 AU AU2003234711A patent/AU2003234711A1/en not_active Abandoned
- 2003-04-11 DE DE10392531T patent/DE10392531T5/de not_active Withdrawn
- 2003-04-11 KR KR1020047016111A patent/KR100998773B1/ko not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5739762A (en) | 1994-04-26 | 1998-04-14 | Nec Corporation | Time correction system for radio selective calling receiver |
US5587709A (en) | 1994-06-06 | 1996-12-24 | Deog-Kyoon Jeong | High speed serial link for fully duplexed data communication |
US5790058A (en) | 1995-11-13 | 1998-08-04 | Cselt-Centro Studi E Laboratori Telecomunicazioni S.P.A. | Serializing-parallelizing circuit for high speed digital signals |
US6072344A (en) | 1998-01-28 | 2000-06-06 | Lucent Technologies Inc. | Phase-locked loop (PLL) circuit containing a phase detector for achieving byte alignment |
Also Published As
Publication number | Publication date |
---|---|
AU2003234711A8 (en) | 2003-10-27 |
TW200306733A (en) | 2003-11-16 |
DE10392531T5 (de) | 2005-09-01 |
WO2003088489A2 (en) | 2003-10-23 |
KR20050008678A (ko) | 2005-01-21 |
US6794945B2 (en) | 2004-09-21 |
CN1647161A (zh) | 2005-07-27 |
TWI279114B (en) | 2007-04-11 |
US20030193374A1 (en) | 2003-10-16 |
WO2003088489A3 (en) | 2004-04-01 |
AU2003234711A1 (en) | 2003-10-27 |
CN1324835C (zh) | 2007-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100913400B1 (ko) | 직렬 송수신 장치 및 그 통신 방법 | |
US4821297A (en) | Digital phase locked loop clock recovery scheme | |
KR101169210B1 (ko) | 지연고정루프 기반의 클럭 복원부가 구비된 수신부 장치 | |
US6374361B1 (en) | Skew-insensitive low voltage differential receiver | |
US8036333B2 (en) | Clock and data recovery circuit and method of recovering clocks and data | |
US6008746A (en) | Method and apparatus for decoding noisy, intermittent data, such as manchester encoded data or the like | |
EP2211524B1 (en) | Transmitter apparatus, receiver apparatus and communication system | |
EP0755135A2 (en) | Apparatus and method for recovering a clock signal | |
EP0688447A1 (en) | De-skewer for serial data bus | |
JPH04320109A (ja) | データエツジ遷移位相判別回路 | |
KR100998773B1 (ko) | 역직렬화 타이밍 신호들을 생성하기 위한 시스템 및 방법 | |
US5610953A (en) | Asynchronous low latency data recovery apparatus and method | |
KR101438478B1 (ko) | 지연고정루프 기반의 클럭 복원부가 구비된 수신부 장치의 데이터 수신방법 | |
EP0500263A2 (en) | Method for synchronising a receiver's data clock | |
US6670853B2 (en) | Data recovery circuit and method thereof | |
US6483389B1 (en) | Phase and frequency detector providing immunity to missing input clock pulses | |
US6747518B1 (en) | CDR lock detector with hysteresis | |
US5717728A (en) | Data/clock recovery circuit | |
KR20110017275A (ko) | 클록 복원 회로 및 이를 포함하는 샘플링 신호 생성기 | |
KR101470599B1 (ko) | 복원된 클럭을 이용하여 송신한 데이터를 수신하는 장치 | |
US7961832B2 (en) | All-digital symbol clock recovery loop for synchronous coherent receiver systems | |
US7023944B2 (en) | Method and circuit for glitch-free changing of clocks having different phases | |
US20070069927A1 (en) | Method of transmitting a serial bit-stream and electronic transmitter for transmitting a serial bit-stream | |
US5148450A (en) | Digital phase-locked loop | |
JP2006074524A (ja) | シリアル信号送信装置、シリアル信号受信装置、シリアル伝送装置、シリアル伝送方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0105 | International application |
Patent event date: 20041008 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20080411 Comment text: Request for Examination of Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20100315 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20100930 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20101130 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20101130 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20131104 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20131104 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20181112 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20181112 Start annual number: 9 End annual number: 9 |
|
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20220911 |