[go: up one dir, main page]

KR100762251B1 - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR100762251B1
KR100762251B1 KR1020060048820A KR20060048820A KR100762251B1 KR 100762251 B1 KR100762251 B1 KR 100762251B1 KR 1020060048820 A KR1020060048820 A KR 1020060048820A KR 20060048820 A KR20060048820 A KR 20060048820A KR 100762251 B1 KR100762251 B1 KR 100762251B1
Authority
KR
South Korea
Prior art keywords
electrode
plasma display
discharge
electrodes
sustain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020060048820A
Other languages
English (en)
Inventor
홍상민
류성남
김우태
함정현
김재성
강경아
전우곤
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060048820A priority Critical patent/KR100762251B1/ko
Priority to EP06291708A priority patent/EP1863060A3/en
Priority to US11/594,334 priority patent/US7936127B2/en
Priority to JP2006305278A priority patent/JP2007324109A/ja
Priority to CN2006101608363A priority patent/CN101083196B/zh
Application granted granted Critical
Publication of KR100762251B1 publication Critical patent/KR100762251B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/368Dummy spacers, e.g. in a non display region

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Electromagnetism (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이(Plasma Display) 장치에 관한 것이다. 그 플라즈마 디스플레이 장치는, 상부기판; 상기 상부기판 상에 형성되는 제1 전극, 제2 전극 및 유전체층; 상기 상부기판과 대향하여 배치되는 하부기판; 상기 하부기판 상에 형성되는 제3 전극 및 상기 하부기판 상에 형성되어 방전셀들을 구획하는 격벽을 포함하여 구성되고, 상기 제1, 2 전극 중 적어도 하나는 단일 층(one layer)으로 형성되며, 상기 제3 전극과 교차하는 방향으로 형성된 라인부; 및 상기 라인부로부터 돌출된 돌출부를 포함하고, 상기 하부기판 상의 최외곽에 형성된 격벽들 중 적어도 어느 하나는 나머지 격벽들보다 폭이 넓은 것을 특징으로 한다.
본 발명에 따른 플라즈마 디스플레이 장치에 의하면, ITO(Indium Tin Oxide)로 이루어진 투명 전극을 제거하여 플라즈마 디스플레이 패널의 제조 원가를 감소시킬 수 있으며, 스캔 전극 또는 서스테인 전극 라인으로부터 방전셀의 중심 방향 또는 그의 반대 방향으로 돌출되는 돌출 전극들을 형성시킴으로써 방전 개시 전압을 낮추고 방전셀 내의 방전 확산 효율을 높일 수 있다.

Description

플라즈마 디스플레이 장치{Plasma display apparatus}
도 1은 플라즈마 디스플레이 장치에 구비되는 일반적인 패널(panel)의 구조를 설명하는 도면이다.
도 2는 본 발명에 따른 플라즈마 디스플레이 패널 구조에 대한 일실시예를 나타내는 사시도이다.
도 3a 및 3b는 본 발명에 따른 플라즈마 디스플레이 패널의 외곽부 구조에 대한 일실시예를 나타내는 단면도이다.
도 4는 플라즈마 디스플레이 패널의 전극 배치에 대한 일실시예를 나타내는 단면도이다.
도 5는 유지 전극 구조에 대한 제1 실시예를 나타내는 단면도이다.
도 6은 유지 전극 구조에 대한 제2 실시예를 나타내는 단면도이다.
도 7은 유지 전극 구조에 대한 제3 실시예를 나타내는 단면도이다.
도 8은 유지 전극 구조에 대한 제4 실시예를 나타내는 단면도이다.
도 9는 유지 전극 구조에 대한 제5 실시예를 나타내는 단면도이다.
도 10은 유지 전극 구조에 대한 제6 실시예를 나타내는 단면도이다.
도 11은 유지 전극 구조에 대한 제7 실시예를 나타내는 단면도이다.
도 12는 유지 전극 구조에 대한 제8 실시예를 나타내는 단면도이다.
도 13은 유지 전극 구조에 대한 제9 실시예를 나타내는 단면도이다.
도 14는 유지 전극 구조에 대한 제10 실시예를 나타내는 단면도이다.
도 15a 및 도 15b는 유지 전극 구조에 대한 제11 실시예를 나타내는 단면도이다.
도 16은 하나의 프레임(frame)을 복수의 서브필드(subfield)로 나누어 플라즈마 디스플레이 패널을 시분할 구동시키는 방법에 대한 일실시예를 나타내는 타이밍도이다.
도 17은 플라즈마 디스플레이 패널을 구동시키기 위한 구동 신호들에 대한 일실시예를 나타내는 타이밍도이다.
본 발명은 플라즈마 디스플레이(Plasma Display) 장치에 관한 것으로서, 보다 상세하게는 플라즈마 디스플레이 장치에 구비되는 패널(Panel)에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 상부기판과 하부기판 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구 성이 가능하므로 차세대 표시 장치로서 각광받고 있다.
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도면이다. 도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 상부 기판(101) 상에 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 형성된 복수의 유지 전극 쌍이 배열된 상부 패널(100) 및 배면을 이루는 하부 기판(111) 상에 복수의 상기 유지 전극 쌍과 교차되도록 복수의 어드레스 전극(113)이 배열된 하부 패널(110)이 일정거리를 사이에 두고 평행하게 결합된다.
상부 패널(100)은 투명한 ITO(Indium Tin Oxide)로 형성된 투명전극(102a, 103a)과 버스전극(102b, 103b)으로 구비된 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 포함된다. 스캔 전극(102) 및 서스테인 전극(103)은 상부 유전체층(104)에 의해 덮혀지고, 상부 유전체층(104) 상에는 보호층(105)이 형성된다.
하부 패널(110)은 방전셀을 구획하기 위한 격벽(112)이 포함된다. 또한, 복수의 어드레스 전극(113)이 격벽(112)에 대해 평행하게 배치된다. 어드레스 전극(113) 상에는 R(Red), G(Green), B(Blue) 형광체(114)가 도포된다. 어드레스 전극(113)과 형광체(114) 사이에는 하부 유전체층(115)이 형성된다.
한편, 종래의 플라즈마 디스플레이 패널의 스캔 전극(11) 또는 서스테인 전극(12)을 구성하는 투명 전극(11a, 12a)은 고가의 ITO(Indium Tin Oxide)로 이루어진다. 투명 전극(11a, 12a)은 플라즈마 디스플레이 패널의 제조 원가를 상승시키는 원인이 되고 있다. 따라서, 최근에는 제조 비용을 줄이면서 사용자가 시청하는데 충분한 시감 특성 및 구동 특성 등을 확보할 수 있는 플라즈마 디스플레이 패널을 제조하는데 주안점을 두고 있다.
본 발명은 플라즈마 디스플레이 장치에 구비되는 패널에 있어, ITO로 이루어진 투명 전극을 제거하여 패널의 제조 원가를 감소시킬 수 있는 플라즈마 디스플레이 장치를 제공하는 것을 목적으로 한다.
상기한 기술적 과제를 해결하기 위한 본 발명에 의한 플라즈마 디스플레이 장치는, 상부기판; 상기 상부기판 상에 형성되는 제1 전극, 제2 전극 및 유전체층; 상기 상부기판과 대향하여 배치되는 하부기판; 상기 하부기판 상에 형성되는 제3 전극 및 상기 하부기판 상에 형성되어 방전셀들을 구획하는 격벽을 포함하여 구성되고, 상기 제1, 2 전극 중 적어도 하나는 단일 층(one layer)으로 형성되며, 상기 제3 전극과 교차하는 방향으로 형성된 라인부; 및 상기 라인부로부터 돌출된 돌출부를 포함하고, 상기 하부기판 상의 최외곽에 형성된 격벽들 중 적어도 어느 하나는 나머지 격벽들보다 폭이 넓은 것을 특징으로 한다.
바람직하게는, 상기 하부기판 상의 최외곽에 형성된 격벽들 중 적어도 어느 하나는 600 내지 800㎛의 폭을 가지며, 상기 플라즈마 디스플레이 장치는 표시 영상에 영향을 미치지 않는 더미(dummy) 전극이 하나 이상 형성된 더미 셀을 더 포함하는 것이 바람직하다.
상기 더미 전극은 상기 제1, 2 전극 중 어느 하나와 동일한 형상으로 형성되는 것이 바람직하며, 상기 더미 셀은 영상이 표시되는 유효 영역의 외부에 형성되 는 것이 바람직하다.
바람직하게는, 2 이상의 상기 더미 셀들이 상기 제3 전극과 교차하는 방향으로 늘어선 더미 라인을 포함하며, 플라즈마 디스플레이 패널의 일측에 형성된 상기 더미 라인의 개수는 2인 것이 바람직하다.
상기 돌출부를 포함하지 않는 방전셀을 구획하는 더미 격벽이 상기 하부 기판 상에 형성되어 있는 것이 바람직하다.
바람직하게는, 상기 플라즈마 디스플레이 패널은 상기 상부기판 상에 형성된 유전체층을 더 포함하고, 상기 상부상기 제1, 2 전극 중 적어도 하나는 상기 유전체층보다 색이 어두운 것이 바람직하다.
상기 플라즈마 디스플레이 장치는 글라스 필터(glass filter)를 더 포함하는 것이 바람직하며, 또는 상기 상부기판 상의 유효 영역의 외부를 덮는 블랙 매트릭스; 및 클리어 필터를 더 포함하는 것이 바람직하다.
바람직하게는, 상기 라인부는 2 이상이며, 서로 인접한 두 개의 라인부 사이의 간격들은 동일하다.
상기 돌출부는 2 이상인 것이 바람직하며, 상기 돌출부는 상기 라인부와 교차하는 방향으로 돌출되는 것이 바람직하다.
바람직하게는, 상기 하부기판은 유전체층; 방전셀을 구획하는 격벽; 및 형광체층을 포함한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 장치에 관하여 상세히 설명한다. 도 2는 본 발명에 따른 플라즈마 디스플레이 장치에 구비 되는 패널에 대한 일실시예를 사시도로 도시한 것이다.
도 2를 참조하면, 플라즈마 디스플레이 패널은 소정의 간격을 두고 합착되는 상부패널(200)과 하부패널(210)을 포함한다. 유지전극쌍(202, 203)에 교차하는 방향으로 하부기판(211)상에 형성되는 어드레스전극(213) 및 하부기판(211)상에 형성되며 복수의 방전셀을 구획하는 격벽(212)을 포함한다.
상부패널(200)은 상부기판(201)상에 쌍을 이루며 형성되는 유지전극쌍(202, 203)을 포함한다. 유지전극쌍(202, 203)은 그 기능에 따라 스캔전극(202)과 서스테인전극(203)으로 구분된다. 유지전극쌍(202, 203)은 방전 전류를 제한하며 전극 쌍간을 절연시켜주는 상부유전체층(204)에 의해 덮혀지고, 상부유전체층(204) 상면에는 보호막층(205)이 형성되어, 가스 방전 시에 발생되는 하전입자들의 스퍼터링으로부터 상부유전체층(204)을 보호하고, 2차 전자의 방출효율을 높이게 된다.
하부패널(210)은 하부기판(211)상에 복수 개의 방전공간 즉, 방전셀을 구획하는 격벽(212)이 형성된다. 또한, 어드레스전극(213)이 유지전극쌍(202, 203)에 교차하는 방향으로 배치되고, 하부유전체층(215)과 격벽(212)의 표면에는 가스방전시 발생된 자외선에 의해 발광되어 가시광이 발생되는 형광체(214)가 도포된다.
이때, 격벽(212)은 어드레스전극(213)과 나란한 방향으로 형성된 세로격벽(212a)과, 어드레스전극(213)과 교차하는 방향으로 형성된 가로격벽(212b)으로 구성되고, 방전셀을 물리적으로 구분하며, 방전에 의해 생성된 자외선과 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
또한, 본 발명에 따른 플라즈마 디스플레이 패널에서, 유지전극쌍(202, 203) 은 도 1에 도시된 종래의 유지전극쌍(102, 103)과 달리 불투명한 금속전극만으로 이루어진다. 즉, 종래의 투명전극 재질인 ITO는 사용하지 않고, 종래의 버스전극의 재질인 은(Ag), 구리(Cu) 또는 크롬(Cr)등을 사용하여 유지전극쌍(202, 203)을 형성한다. 즉, 본 발명에 따른 플라즈마 디스플레이 패널의 유진전극쌍(202, 203) 각각은 종래의 ITO전극을 포함하지 아니하고, 버스전극 하나의 단일층(one layer)으로 이루어진다.
예컨대, 본 발명의 실시에에 따른 유지전극쌍(202, 203) 각각은 은으로 형성되는 것이 바람직하며, 은(Ag)은 감광성 성질을 갖는 것이 바람직하다. 또한, 본 발명의 실시예에 따른 유지전극쌍(202, 203) 각각은 상부기판(201)에 형성되는 상부유전체층(204)보다 색이 더 어둡고, 빛의 투과도가 더 낮은 성질을 갖는 것이 바람직하다.
전극 라인(202a 202b, 203a, 203b)의 두께는 3 내지 7 ㎛인 것이 바람직하다. 전극 라인(202a 202b, 203a, 203b)이 상기와 같은 범위의 두께로 형성되는 경우, 플라즈마 디스플레이 패널이 정상 동작할 수 있는 저항의 범위를 가지며, 상기 패널이 디스플레이에 필요한 개구율을 가짐으로써 디스플레이 장치의 전면으로 반사되어 나오는 광이 상기 전극에 의해 막혀 영상의 휘도가 감소되는 것을 방지할 수 있고, 패널의 커패시턴스가 크게 증가하지 않게 된다. 또한, 상기 전극 라인(202a, 202b, 203a, 203b)이 상기와 같은 두께를 가짐에 따라, 그의 저항은 50 내지 65Ω인 것이 바람직하다.
상기 방전셀은 R(Red), G(Green), B(Blue) 각각의 형광체층(214)은 폭 (pitch)이 서로 동일한 대칭 구조이거나, 폭(pitch)이 서로 상이한 비대칭 구조일 수 있다.
도 2에 도시된 바와 같이, 하나의 방전셀 내에 유지 전극(202, 203)이 각각 복수 개의 전극 라인으로 형성되는 것이 바람직하다. 즉, 제1 유지 전극(202)이 두 개의 전극 라인(202a, 202b)으로 형성되고, 제2 유지 전극(203)이 방전셀의 중심을 기준으로 제1 유지 전극(202)과 대칭하여 배열되며 두 개의 전극 라인(203a, 203b)으로 형성되는 것이 바람직하다. 상기 제1, 2 유지 전극(202, 203)은 각각 스캔 전극과 서스테인 전극인 것이 바람직하다. 이는 불투명한 유지 전극 쌍(202, 203)을 사용함에 따른 개구율과 방전 확산 효율을 고려한 것이다. 즉, 개구율을 고려하여 좁은 폭을 갖는 전극 라인을 사용하는 한편, 방전 확산 효율을 고려하여 복수 개의 전극 라인을 사용한다. 이때, 전극 라인의 개수는 개구율과 방전 확산 효율을 동시에 고려하도록 하여 결정되는 것이 바람직하다.
도 2에 도시된 구조는 본 발명에 따른 플라즈마 패널의 구조에 대한 일실시예에 불과하므로, 본 발명은 도 2에 도시된 플라즈마 디스플레이 패널 구조에 한정되지 아니한다. 예컨대, 외부에서 발생하는 외부광을 흡수하여 반사를 줄여주는 광차단의 기능과 상부 기판(201)의 퓨리티(Purity) 및 콘트라스트를 향상시키는 기능을 하는 블랙 매트릭스(Black Matrix, BM)가 상부 기판(201) 상에 형성될 수 있으며, 상기 블랙 매트릭스는 분리형 및 일체형 BM 구조가 모두 가능하다.
또한, 도 2에 도시된 패널의 격벽 구조는 세로격벽(212a)과 가로격벽(212b)에 의해 방전셀이 폐쇄 구조를 가지는 클로즈 타입(Close Type)을 나타내고 있으 나, 세로격벽만을 포함하는 스트라이프 타입(Stripe Type) 또는 세로격벽 상에 소정의 간격을 가지고 돌출부가 형성된 피쉬본(Fish Bone) 등의 구조도 가능하다.
본 발명에 따른 플라즈마 디스플레이 패널은, 복수의 방전셀들을 구획하는 격벽들 중 최외각에 위치하는 격벽은 그 내부에 위치하는 격벽들보다 폭이 넓은 것이 바람직하다. 예컨데, 플라즈마 디스플레이 패널의 가로격벽 중 최외각에 위치하는 가로격벽은 패널의 내부에 위치하는 가로격벽보다 폭이 넓은 것이 바람직하며, 또는 플라즈마 디스플레이 패널의 세로격벽 중 최외각에 위치하는 세로격벽은 패널의 내부에 위치하는 세로격벽보다 폭이 넓은 것이 바람직하다. 바람직하게는, 상기 가로격벽의 폭은 600 내지 800㎛ 이며, 가로격벽의 폭이 상기와 같은 값을 가질 때 격벽 소성 후 최외각 격벽의 변형을 방지할 수 있으며, 내부 셀들의 방전이 외부 요인에 의해 영향을 받지 않는다.
또한, 플라즈마 디스플레이 패널은 영상이 디스플레이되는 유효 영역과 외곽부에 위치하는 영상이 디스플레이되지 않는 더미(dummy) 영역으로 구성되는 것이 바람직하며, 더미 영역에는 플라즈마 디스플레이 장치의 표시 영상에 영향을 미치지 않는 더미 셀들이 형성되는 것이 바람직하다. 더미 셀들은 부 방전 활성화를 위해 더미 전극들을 포함하는 것이 바람직하다.
도 3a 및 3b는 본 발명에 따른 플라즈마 디스플레이 패널의 외곽부 구조에 대한 일실시예를 단면도로 도시한 것으로, 도 3a는 플라즈마 디스플레이 패널의 상단 좌측 외곽부의 구조에 대한 일실시예를 단면도로 도시한 것이다.
도 3a에 도시된 바와 같이, 패널 최외곽부의 가로격벽(40)과 세로격벽(41)은 내부의 격벽들보다 폭이 넓은 것이 바람직하다. 또한, 상기한 바와 같이 가로격벽(40)의 폭은 600 내지 800㎛인 것이 바람직하다. 패널에 포함된 복수의 방전셀들 중 최외곽에 위치하는 셀들(48, 49, 50)은 더미 격벽들에 의해 구획되며, 도 3a에 도시된 바와 같이 다른 방전셀들에 형성된 것과 같은 구조의 전극들을 포함하지 아니하고 전극들에 구동 신호를 공급하기 위한 전극 라인들만이 연장되어 지나는 것이 바람직하다. 또한, 도 3a에 도시된 바와 같이, 패널 좌측 끝단의 R, G, B, 세 개의 셀이 더미 격벽에 의해 구획되는 것이 바람직하며, 더미 격벽에 의해 구획되는 셀에는 다른 셀들에 형성된 것과 같은 돌출 전극이 형성되어 있지 않은 것이 바람직하다.
또한, 패널의 상단에는 표시 영상에 영향을 미치지 아니하는 더미 전극들을 포함하는 더미 셀이 형성되어 있으며, 도 3a에 도시된 바와 같이 패널 상단에 2 라인의 더미 셀들이 형성되는 것이 바람직하다. 상기 더미 셀들은 영상이 디스플레이되는 패널의 유효 영역(47) 외부에 형성되는 것이 바람직하다.
상기 더미 전극은 플로팅(floating) 상태로 유지되거나, 필요에 따라 일정 전압이 인가될 수도 있다.
더미 셀에 형성된 더미 전극(44)의 구조는 유효 영역(42)에 존재하는 방전셀(47)의 전극 구조와 동일한 것이 바람직하다. 또한, 도 3a에 도시된 바와 같이, 유효 영역(42)의 좌측에 인접한 R, G, B, 세 개의 셀(46)도 더미 셀로 형성되는 것이 바람직하다.
본 발명에 따른 플라즈마 디스플레이 패널의 상단 우측 외곽부 구조는 도 3a 에 도시된 구조와 대칭되는 것이 바람직하다.
도 3b는 플라즈마 디스플레이 패널의 하단 우측 외곽부의 구조에 대한 일실시예를 단면도로 도시한 것이다.
도 3b에 도시된 바와 같이, 패널 최외곽부의 가로격벽(60)과 세로격벽(61)은 내부의 격벽들보다 폭이 넓은 것이 바람직하다. 또한, 상기한 바와 같이 가로격벽(40)의 폭은 600 내지 800㎛인 것이 바람직하다. 패널에 포함된 복수의 방전셀들 중 최외곽에 위치하는 셀들(68, 69, 70)은 더미 격벽들에 의해 구획되며, 도 3b에 도시된 바와 같이 전극들에 구동 신호를 공급하기 위한 전극 라인들만이 연장되어 지나는 것이 바람직하다. 또한, 패널 우측 끝단의 R, G, B, 세개의 셀이 더미 격벽에 의해 구획되는 것이 바람직하며, 더미 격벽에 의해 구획되는 셀에는 다른 셀들에 형성된 것과 같은 돌출 전극이 형성되어 있지 않은 것이 바람직하다.
또한, 패널의 하단에는 표시 영상에 영향을 미치지 아니하는 더미 전극들을 포함하는 더미 셀이 형성되어 있으며, 도 3b에 도시된 바와 같이 패널 하단에 2 라인의 더미 셀들이 형성되는 것이 바람직하다. 상기 더미 셀들은 영상이 디스플레이되는 패널의 유효 영역(67) 외부에 형성되는 것이 바람직하다.
더미 전극은 플로팅(floating) 상태로 유지되거나, 필요에 따라 일정 전압이 인가될 수도 있다.
더미 셀에 형성된 더미 전극(64)의 구조는 유효 영역(62)에 존재하는 방전셀(67)의 전극 구조와 동일한 것이 바람직하다. 또한, 도 3b에 도시된 바와 같이, 유효 영역(62)의 우측에 인접한 R, G, B, 세 개의 셀(66)도 더미 셀로 형성되는 것이 바람직하다.
도 3a 및 도 3b는 본 발명에 따른 플라즈마 디스플레이 패널의 외곽부 구조에 대한 일실시예이므로, 본 발명에 따른 플라즈마 디스플레이 패널의 구조는 도 3b에 의해 한정되지 아니한다. 예컨데, 패널 하단에 위치하는 더미 라인은 3 이상일 수도 있으며, 유효 영역(42, 62)의 좌측 또는 우측에 인접한 R, G, B 세 개의 셀(46, 66)은 더미 격벽에 의해 구획되어 전극이 형성되어 있지 않을 수도 있다. 또한, 더미 셀 또는 유효 영역(42, 62) 내의 방전셀에 형성된 전극 구조는 여러 형태가 가능하다.
본 발명에 따른 플라즈마 디스플레이 패널의 하단 좌측 외곽부 구조는 도 3b에 도시된 구조와 대칭되는 것이 바람직하다.
본 발명에 따른 플라즈마 디스플레이 장치는 외부 광의 반사를 방지하고, 전자파 차폐시키며, 색 보정 등을 위해 필터를 구비하는 것이 바람직하다. 상기 필터의 실시예로 유리 기판에 상기한 바와 같은 기능을 가지는 필름들이 접착된 형태의 글라스 필터(glass filter) 또는 플라스틱 재질의 필름, 예를 들어 PET(PolyEthylene Terephthalate)에 각 기능을 가지는 필름들이 부착된 필름 형태의 클리어 필터(clear filter)가 플라즈마 디스플레이 패널에 구비되는 것이 바람직하다. 또한, 상기 패널의 유효 영역 외부에 블랙 매트릭스(black matrix)가 형성되는 것이 바람직하며, 그러한 경우 본 발명에 따른 플라즈마 디스플레이 장치는 필름 형태의 클리어 필터를 구비하는 것이 바람직하다.
도 4는 플라즈마 디스플레이 패널의 전극 배치에 대한 일실시예를 도시한 것 으로, 플라즈마 디스플레이 패널을 구성하는 복수의 방전셀들은 도 4에 도시된 바와 같이 매트릭스 형태로 배치되는 것이 바람직하다. 복수의 방전셀들은 각각 스캔 전극 라인(Y1 내지 Ym), 서스테인 전극 라인(Z1 내지 Zm) 및 어드레스 전극 라인(X1 내지 Xn)의 교차부에 마련된다. 스캔 전극 라인(Y1 내지 Ym)은 순차적으로 구동되고, 서스테인 전극 라인(Z1 내지 Zm)은 공통적으로 구동된다. 어드레스 전극라인(X1 내지 Xn)은 기수 번째 라인들과 우수 번째 라인들로 분할되어 구동한다.
도 4에 도시된 전극 배치는 본 발명에 따른 플라즈마 패널의 전극 배치에 대한 일실시예에 불과하므로, 본 발명은 도 4에 도시된 플라즈마 디스플레이 패널의 전극 배치 및 구동 방식에 한정되지 아니한다. 예컨데, 상기 스캔 전극 라인(Y1 내지 Ym)들 중 2 개의 스캔 전극 라인이 동시에 구동되는 듀얼 스캔(dual scan) 방식도 가능하다.
상기한 바와 같이 더미 셀에 형성된 전극 구조와 유효 영역 내의 방전셀에 형성된 전극 구조는 동일한 것이 바람직하다. 도 5 내지 도 15는 상기 더미 셀과 유효 영역 내의 방전셀에 형성된 유지 전극 구조에 대한 실시예들을 나타내는 단면도이다.
도 5는 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제1 실시예를 단면도로 도시한 것으로, 도 2에 도시된 플라즈마 디스플레이 패널 중 하나의 방전셀 내에 형성되는 유지 전극 쌍(202, 203)의 배치 구조만을 간략하게 도시하였다.
도 5에 도시된 바와 같이, 본 발명의 제1 실시예에 따른 유지 전극(202, 203)은 기판상에 방전셀의 중심을 기준으로 대칭되게 쌍을 이루며 형성된다. 유지 전극 각각은 방전셀을 가로지르는 적어도 두 개의 전극 라인(202a, 202b, 203a, 203b)을 포함하는 라인부, 상기 방전셀의 중심에 가장 가까운 전극 라인(202a, 203a)에 연결되며 상기 방전셀 내에서 방전셀의 중심 방향으로 돌출되는 적어도 하나의 돌출 전극(202c, 203c)을 포함하는 돌출부로 이루어진다. 또한, 도 3에 도시된 바와 같이 상기 유지 전극(202, 203) 각각은 상기 두 개의 전극 라인들(202a와 202b, 203a와 203b)을 연결하는 하나의 브릿지 전극(202d, 203d)을 더 포함하는 것이 바람직하다.
전극 라인(202a, 202b, 203a, 203b)은 방전셀을 가로지르며, 플라즈마 디스플레이 패널의 일 방향으로 연장된다. 본 발명의 제1 실시예에 따른 전극 라인은 개구율을 항상시키기 위해 폭을 좁게 형성한다. 또한, 방전 확산 효율을 향상시키기 위해 복수개의 전극 라인(202a, 202b, 203a, 203b)을 사용하되, 개구율을 고려하여 전극 라인의 개수를 결정하는 것이 바람직하다.
돌출 전극(202c, 203c)은 하나의 방전셀 내에서 방전셀의 중심에 가장 가까운 전극 라인(202a, 203a)에 연결되며, 방전셀의 중심 방향으로 돌출되는 것이 바람직하다. 돌출 전극(202c, 203c)은 플라즈마 디스플레이 패널 구동시 방전 개시 전압을 낮춘다. 전극 라인(202a, 203a) 간의 거리(c)로 인해 방전 개시 전압이 증가하기 때문에 본 발명의 제1 실시예에서는 전극 라인(202a, 203a) 각각에 연결되는 돌출 전극(202c, 203c)을 구비한다. 가까이 형성된 돌출 전극(202c, 203c) 간에는 낮은 방전 개시 전압에도 방전이 개시되므로 플라즈마 디스플레이 패널의 방전 개시 전압을 낮출 수 있다. 여기서, 방전 개시 전압은 유지 전극 쌍(202, 203) 중 적어도 어느 하나의 전극에 펄스를 공급할 때, 방전이 시작되는 전압 레벨을 일컫는다.
이와 같은 돌출 전극(202c, 203c)은 그 크기가 매우 작기 때문에, 제조 공정의 공차에 의해 실질적으로 돌출 전극(202c, 203c)의 전극 라인(202a, 203a)과 연결되는 부분의 폭(W1)이 돌출 전극의 끝단 부분의 폭(W2)보다 넓게 형성될 수 있으며, 필요에 따라 그 끝단의 폭(W2)을 더 넓게 하는 것도 가능하다.
유지 전극 쌍(203, 202) 각각을 구성하는 인접한 두 전극 라인 사이의 간격, 즉 203a와 203b 사이의 간격 또는 202a와 202b 사이의 간격은 80 내지 120 ㎛인 것이 바람직하다. 상기 인접한 두 전극 라인 사이의 간격이 상기와 같은 값을 가지는 경우, 플라즈마 디스플레이 패널의 개구율을 충분히 확보하여 디스플레이 영상의 휘도를 증가시킬 수 있으며, 방전 공간 내에서의 방전 확산 효율을 증가시킬 수 있다.
돌출 전극(202c, 203c)의 폭(W1)은 35 내지 45 ㎛인 것이 바람직하다. 돌출 전극(202c, 203c)의 폭이 상기와 같은 값을 가지는 경우, 플라즈마 디스플레이 패널의 개구율이 작아 디스플레이 장치의 전면으로 반사되어 나오는 광이 상기 돌출 전극(202c, 203c)에 의해 막혀 영상의 휘도가 감소하는 것을 방지할 수 있다.
또한, 돌출 전극(202c, 203c) 사이의 간격(a)은 15 내지 165 ㎛ 인 것이 바람직하다. 돌출 전극(202c, 203c) 사이의 간격(a)이 상기와 같은 값을 가지는 경우, 돌출 전극(202c, 203c) 사이에 방전이 임계치 이상으로 과 발생하여 전극의 수 명이 단축되는 것을 방지할 수 있으며, 플라즈마 디스플레이 패널 구동에 적절한 방전 개시 전압을 가지게 된다.
브릿지 전극(202d, 203d)은 유지 전극(202, 203) 각각을 구성하는 두 전극 라인들(202a와 202b, 203a와 203b)을 연결한다. 브릿지 전극(202d, 203d)은 돌출 전극(202c, 203c)을 통해 개시된 방전이 방전셀의 중심에서 먼 전극 라인(202b, 203b)까지의 쉽게 확산 되도록 돕는다.
이처럼, 본 발명의 제1 실시예에 따른 전극 구조는 전극 라인의 개수를 제안함으로써, 개구율을 향상시킬 수 있다. 또한, 돌출 전극(202c, 203c)을 형성함으로써, 방전 개시 전압을 낮출 수 있다. 또한, 브릿지 전극(202d, 203d)과 방전셀의 중심에서 먼 전극 라인(202b, 203b)에 의해 방전 확산 효율을 증가시켜, 전체적으로 플라즈마 디스플레이 패널의 발광 효율을 향상시킬 수 있다. 즉, 종래의 플라즈마 디스플레이 패널의 밝기와 동등하거나 또는 더 밝아질 수 있으므로, ITO 투명 전극을 사용하지 않는 것이 가능하다.
도 6은 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제2 실시예를 단면도로 도시한 것으로, 도 2에 도시된 플라즈마 디스플레이 패널 중 하나의 방전셀 내에 형성되는 유지 전극 쌍(402, 403)의 배치 구조만을 간략하게 도시한 것이다.
도 6에 도시된 바와 같이, 유지 전극(402, 403) 각각은 방전셀을 가로지르는 적어도 두 개의 전극 라인(402a, 402b, 403a, 403b)과, 방전셀의 중심에 가장 가까운 전극 라인(402a, 403a)에 연결되며 방전셀 내에서 방전셀의 중심 방향으로 돌출 되는 제1 돌출 전극(402c, 403c), 상기 두 개의 전극 라인(402a와 402b, 403a와 403b)을 연결하는 브릿지 전극(402d, 403d) 및 방전셀의 중심에서 가장 먼 전극 라인(402b, 403b)에 연결되며 방전셀내에서 방전셀의 중심의 반대 방향으로 돌출되는 제2 돌출 전극(402e, 403e)을 포함한다.
전극 라인(402a, 402b, 403a, 403b)은 방전셀을 가로지르며, 플라즈마 디스플레이 패널의 일방향으로 연장된다. 본 발명의 제2 실시예에 따른 유지 전극 라인은 개구율을 항상시키기 위해 폭을 좁게 형성하는 것이 바람직하다. 바람직하게는 전극 라인의 폭(Wl)은 20㎛ 이상 70㎛ 이하로 하여 개구율을 향상시킴과 아울러, 방전이 원활하게 일어나도록 하는 것이 바람직하다.
도 6에 도시된 바와 같이, 방전셀의 중심과 가까운 전극 라인(402a, 403a)은 제1 돌출 전극(402c, 403c)과 연결되고, 방전셀의 중심과 가까운 전극 라인(402a, 403a)은 방전이 개시됨과 동시에 방전 확산이 시작되는 경로를 형성한다. 방전셀의 중심과 먼 전극 라인(402b, 403b)은 제2 돌출 전극(402e, 403e)과 연결된다. 방전셀의 중심과 먼 전극 라인(402b, 403b)은 방전셀 주변부까지 방전을 확산하는 역할을 한다.
제1 돌출 전극(402c, 403c)은 하나의 방전셀 내에서 방전셀의 중심에 가까운 전극 라인(402a, 403a)에 연결되며, 방전셀의 중심 방향으로 돌출된다. 바람직하게는 제1 돌출 전극은 전극 라인(402a, 403a)의 중심에 형성된다. 제1 돌출 전극(402c, 403c)은 서로 대응하여 전극 라인 중심에 형성됨으로써 플라즈마 디스플레이 패널의 방전 개시 전압을 더욱 효과적으로 낮출 수 있다.
돌출 전극(402c, 403c)의 폭(W1)은 35 내지 45 ㎛인 것이 바람직하며, 돌출 전극(402c, 403c) 사이의 간격(a)은 15 내지 165 ㎛ 인 것이 바람직하다. 돌출전극(402c 403c)의 폭 및 간격의 상한값과 하한값의 임계적 의미는 도 5를 참고하여 설명한 바와 같으므로 생략하기로 한다.
브릿지 전극(402d, 403d)은 유지 전극(402, 403) 각각을 구성하는 두 전극 라인들(402a와 402b, 403a와 403b)을 연결한다. 브릿지 전극(402d, 403d)은 돌출 전극을 통해 개시된 방전이 방전셀의 중심과 먼 전극 라인(402b, 403b)까지의 쉽게 확산되도록 돕는다. 여기서, 브릿지 전극(402d, 403d)은 방전셀 내에 위치하고 있으나, 그 필요에 따라 방전셀을 구획하는 격벽(412) 상에 형성되는 것도 가능하다.
이에 따라, 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제2 실시예에서는 전극 라인(402b, 403b)과 격벽(412) 사이의 공간에도 방전을 확산시킬 수 있다. 그에 따라, 방전 확산 효율을 증가시킴으로써, 플라즈마 디스플레이 패널의 발광 효율을 향상시킬 수 있다.
또한, 제2 돌출 전극(402e, 403e)은 방전셀의 중심에 먼 전극 라인(402b, 403b)에 연결되며, 방전셀의 중심 방향의 반대 방향으로 돌출된다. 제2 돌출 전극(402e, 403e)의 길이는 50 내지 100 ㎛인 것이 바람직하며, 상기와 같은 값을 가짐에 의해 방전셀 중심에서 먼 방전 공간까지 방전이 효과적으로 확산되도록 할 수 있다.
도 6에 도시된 바와 같이, 제2 돌출 전극(402e, 403e)은 방전셀을 구획하는 격벽(412)까지 연장될 수 있다. 또한, 개구율을 다른 부분에서 충분히 보상받을 수 있다면, 방전 확산 효율 더욱더 향상시키기 위해 격벽(412) 상에 일부 연장하는 것도 가능하다. 다만, 제2 돌출 전극(402e, 403e)이 격벽(412)까지 연장되지 않는 경우, 제2 돌출 전극(402e, 403e)과 그에 인접한 격벽(412) 사이의 간격은 70 ㎛ 이하인 것이 바람직하다. 제2 돌출 전극(402e, 403e)과 격벽(412) 사이의 간격이 70 ㎛ 이하일 때, 방전셀의 중심에서 먼 방전 공간까지 방전이 효과적으로 확산될 수 있다.
본 발명의 유지 전극 구조에 대한 제2 실시예에서는 제2 돌출 전극(402e, 403e)을 전극 라인(402b, 403b)의 중심에 형성하여 방전셀의 주변부에 방전을 고루 확산시키도록 하는 것이 바람직하다.
한편, 본 발명의 제2 실시예에서는 방전셀을 구획하는 격벽 중 제2 돌출 전극(402e, 403e)이 연장되는 방향에 위치하는 격벽의 폭(Wb)을 200㎛이하로 형성하는 것이 바람직하다. 또한, 외부광을 흡수하여 명실 컨트라스트를 확보하고 방출되는 방전광이 인접 방전셀에 확산되어 표시되는 것을 방지하기 위한 블랙 메트릭스(미도시)를 상기 격벽(412) 상에 형성시키는 것이 바람직하다. 격벽(412)의 폭을 200㎛ 이하로 제안함으로써, 방전셀의 면적이 증가한다. 이에 따라, 발광 효율을 증가시킬 수 있으며, 제2 돌출 전극 등에 의해 개구율이 줄어드는 것을 보상할 수 있다. 바람직하게는 제2 돌출 전극이 연장되는 방향에 위치하는 격벽의 폭(Wb)은 90 내지 100 ㎛로 하여 최적의 발광 효율을 얻을 수 있다.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제3 실시예를 나타내는 단면도이다. 도 7에 도시된 유지 전극 구조 중 도 6에서 기 술된 동일한 내용에 대한 설명은 생략하기로 한다.
도 7에 도시된 바와 같이, 본 발명에 따른 유지 전극 구조에 대한 제3 실시예에서는, 유지 전극(602, 603) 각각에 두 개의 제1 돌출 전극(602a, 603a)이 형성된다. 제1 돌출 전극(602a, 603a)은 방전셀의 중심에 가까운 전극 라인에 연결되며, 방전셀의 중심 방향으로 돌출된다. 바람직하게는 제1 돌출 전극들(602a, 603a) 각각은 전극 라인의 중심을 기준으로 서로 대칭하여 형성된다.
제1 돌출 전극(602a, 603a)의 폭은 35 내지 45 ㎛인 것이 바람직하다. 상기 돌출 전극 폭의 상한값과 하한값의 임계적 의미는 도 5를 참고하여 설명한 바와 같으므로 생략하기로 한다.
하나의 전극 라인에서 돌출된 두 개의 제1 돌출전극 사이의 간격(d1, d2)은, 플라즈마 디스플레이 패널이 42인치(inch)의 크기 및 VGA의 해상도를 가지는 경우에는 50 내지 100 ㎛이며, 플라즈마 디스플레이 패널이 42인치(inch)의 크기 및 XGA의 해상도를 가지는 경우에는 30 내지 80 ㎛이고, 플라즈마 디스플레이 패널이 50인치(inch)의 크기 및 XGA의 해상도를 가지는 경우에는 40 내지 90 ㎛인 것이 바람직하다.
제1 돌출 전극의 간격(d1, d2)이 상기와 같은 범위를 가질 때, 디스플레이 장치에 요구되는 영상의 휘도를 구현할 수 있는 개구율 확보가 가능하며, 제1 돌출 전극이 격벽에 너무 근접하여 무효전력이 증가됨으로써 디스플레이에 소모되는 전력이 한계치 이상으로 증가하는 것을 방지할 수 있다.
유지 전극(602, 603) 각각에 두 개의 제1 돌출 전극(602a, 603a)을 형성함으 로써, 방전셀 중심에서의 전극 면적이 증가한다. 이에 따라, 방전이 개시되기 전에는 방전셀 내에 공간 전하가 많이 형성되어 방전 개시 전압이 보다 낮아지며, 방전 속도가 빨라진다. 아울러, 방전이 개시된 후에는 벽전하량이 증가하여 휘도가 상승하며, 방전이 전체 방전셀에 균일하게 확산된다.
또한, 제1 돌출 전극(602c, 603c) 사이의 간격(a1, a2), 즉 전극 라인(602, 603)과 교차하는 방향으로의 두 돌출 전극 사이의 간격(a1, a2)은 15 내지 165 ㎛ 인 것이 바람직하다. 돌출전극 간격의 상한값과 하한값의 임계적 의미는 도 5를 참고하여 설명한 바와 같으므로 생략하기로 한다.
도 8은 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제4 실시예를 나타내는 단면도이다. 도 8에 도시된 전극 구조 중 도 6 및 도 7에서 기술된 동일한 내용에 대한 설명은 생략하기로 한다.
도 8에 도시된 바와 같이, 본 발명에 따른 유지 전극 구조에 대한 제4 실시예에서는, 유지 전극(702, 703) 각각은 세 개의 제1 돌출 전극(702a, 703a)이 형성된다.
제1 돌출 전극(702a, 703a)은 전극 라인들 중 방전셀의 중심에 가까운 전극 라인에 연결되며, 방전셀의 중심 방향으로 돌출된다. 바람직하게는 어느 하나의 제1 돌출 전극은 전극 라인의 중심에 형성되며, 나머지 두 개의 제1 돌출 전극은 전극 라인의 가운데를 기준으로 서로 대칭하여 형성되는 것이 바람직하다. 유지 전극 (702, 703) 각각에 세 개의 제1 돌출 전극(702a 703a)을 형성함으로써, 도 6과 도 7의 경우보다 방전 개시 전압이 더욱더 낮아지며, 방전 속도도 더욱더 빨라진다. 아울러, 방전이 개시된 후에는 휘도가 더욱더 상승하며, 방전이 전체 방전셀에 더욱 균일하게 확산된다.
상기와 같이 제1 돌출 전극의 개수를 증가시킴으로써, 방전셀의 중심에서의 전극 면적이 증가하여 방전 개시 전압이 낮아지고, 휘도가 증가한다. 반면, 방전셀의 중심에서 가장 강한 방전이 일어나며, 가장 밝은 방전 광이 방출되는 점을 고려하여야 한다. 즉, 제1 돌출 전극의 개수가 증가할수록 방전셀의 중심에서 방출되는 광을 차단함으로써, 방출되는 광이 현저히 감소하는 점과 아울러, 방전 개시 전압과 휘도 효율을 동시에 고려하여 최선의 개수를 선택하여 유지 전극의 구조를 설계하는 것이 바람직하다.
제1 돌출 전극(702a, 703a)의 폭은 35 내지 45 ㎛인 것이 바람직하며, 제1 돌출 전극(702c, 703c) 사이의 간격(a1, a2, a3)은 15 내지 165 ㎛ 인 것이 바람직하다. 제1 돌출 전극(702a, 703a)의 폭 및 간격에 대한 상기 상한값과 하한값의 임계적 의미는 도 5를 참고하여 설명한 바와 같으므로 생략하기로 한다.
도 9는 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제5 실시예를 단면도로 도시한 것으로, 유지 전극(800, 810) 각각은 방전셀을 가로지르는 3 개의 전극 라인(800a, 800b, 800c, 810a, 810b, 810c)을 포함한다. 전극 라인들은 방전셀을 가로지르며 플라즈마 디스플레이 패널의 일방향으로 연장된다. 상기 전극 라인들은 개구율 항상을 위해 폭이 좁게 형성되며, 바람직하게는 20 내지 70 ㎛의 폭을 가지도록 하여 개구율을 향상시킴과 더불어 방전이 원활하게 일어나도록 한다.
유지 전극 쌍의 전극 라인(800a, 800b, 800c, 810a, 810b, 810c)의 두께는 3 내지 7 ㎛인 것이 바람직하며, 각각의 유지 전극을 구성하는 3개의 전극 라인들 간의 간격(a1, a2)은 서로 동일하거나 상이할 수 있으며, 전극 라인들의 폭(b1, b2, b3)도 서로 동일하거나 상이할 수 있다. 전극 라인 두께의 상한값과 하한값의 임계적 의미는 도 2를 참고하여 설명한 바와 같으므로 생략하기로 한다.
도 10은 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제6 실시예를 단면도로 도시한 것으로, 유지 전극(900, 910) 각각은 방전셀을 가로지르는 4 개의 전극 라인(900a, 900b, 900c, 900d, 910a, 910b, 910c, 910d)을 포함한다. 상기 전극 라인들은 방전셀을 가로지르며 플라즈마 디스플레이 패널의 일방향으로 연장된다. 전극 라인들은 개구율 항상을 위해 폭이 좁게 형성되며, 바람직하게는 20 내지 70 ㎛의 폭을 가지도록 하여 개구율을 향상시킴과 더불어 방전이 원활하게 일어나도록 한다.
유지 전극 쌍(900, 910)의 전극 라인(900a, 900b, 900c, 900d, 910a, 910b, 910c, 910d)의 두께는 3 내지 7 ㎛인 것이 바람직하다. 전극 라인 두께의 상한값과 하한값의 임계적 의미는 도 2를 참고하여 설명한 바와 같으므로 생략하기로 한다.
각각의 유지 전극을 구성하는 4개의 전극 라인들 간의 간격(c1, c2, c3)은 서로 동일하거나 상이할 수 있으며, 전극 라인들의 폭(d1, d2, d3, d4)도 서로 동일하거나 상이할 수 있다.
도 11은 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제7 실시예를 단면도로 도시한 것으로, 유지 전극(1000, 1010) 각각은 방전셀을 가 로지르는 4개의 전극 라인(1000a, 1000b, 1000c, 1000d, 1010a, 1010b, 1010c, 1010d)을 포함한다. 전극 라인들은 방전셀을 가로지르며 플라즈마 디스플레이 패널의 일방향으로 연장된다.
유지 전극 쌍의 전극 라인(1000a, 1000b, 1000c, 1000d, 1010a, 1010b, 1010c, 1010d)의 두께는 3 내지 7 ㎛인 것이 바람직하다. 전극 라인 두께의 상한값과 하한값의 임계적 의미는 도 2를 참고하여 설명한 바와 같으므로 생략하기로 한다.
브릿지 전극들(1020, 1030, 1040, 1050, 1060, 1070)은 각각 2 개의 전극 라인을 연결한다. 브릿지 전극들(1020, 1030, 1040, 1050, 1060, 1070)은 개시된 방전이 방전셀의 중심과 먼 전극 라인까지 쉽게 확산되도록 한다. 도 11에 도시된 바와 같이, 브릿지 전극들(1020, 1030, 1040, 1050, 1060, 1070)의 위치는 서로 일치하지 않을 수 있으며, 어느 하나의 브릿지 전극(1040)은 격벽(1080) 상에 위치할 수도 있다.
도 12는 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제8 실시예를 단면도로 도시한 것으로, 도 11에 도시된 경우와 달리 전극 라인들을 연결하는 브릿지 전극들이 동일한 위치에 형성되어, 유지 전극(1100, 1110) 각각에 대해 4개의 전극 라인(1100a, 1100b, 1100c, 1100d, 1110a, 1110b, 1110c, 1110d)을 연결하는 하나의 브릿지 전극(1120, 1130)을 형성시킨 것이다.
유지 전극 쌍의 전극 라인(1100a, 1100b, 1100c, 1100d, 1110a, 1110b, 1110c, 1110d)의 두께는 3 내지 7 ㎛인 것이 바람직하다. 전극 라인 두께의 상한값 과 하한값의 임계적 의미는 도 2를 참고하여 설명한 바와 같으므로 생략하기로 한다.
도 13은 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제9 실시예를 단면도로 도시한 것으로, 전극 라인(1200, 1210) 각각에 대해 폐루프(closed loop)를 포함하는 형태의 돌출 전극(1220, 1230)을 형성시킨 것이다. 도 13에 도시된 바와 같은 폐루프를 포함하는 돌출 전극(1220, 1230)을 통해, 방전 개시 전압을 낮추는 동시에 개구율을 향상시킬 수 있다. 돌출 전극 및 폐루프의 형태는 다양하게 변형이 가능하다.
유지 전극 쌍의 전극 라인(1200, 1210)의 두께는 3 내지 7 ㎛인 것이 바람직하다. 전극 라인 두께의 상한값과 하한값의 임계적 의미는 도 2를 참고하여 설명한 바와 같으므로 생략하기로 한다.
돌출 전극(1220, 1230)의 선 폭(W1, W2)은 35 내지 45 ㎛인 것이 바람직하다. 돌출 전극(1220, 1230)의 선 폭(W1, W2)이 상기와 같은 값을 가지는 경우, 충분한 패널의 개구율을 확보하여 디스플레이 장치의 전면으로 반사되어 나오는 광이 상기 돌출 전극에 의해 막혀 영상의 휘도가 감소되는 것을 방지할 수 있다.
또한, 두 돌출 전극(1220, 1230) 사이의 간격은 15 내지 165 ㎛ 인 것이 바람직하다. 돌출전극 간격의 상한값과 하한값의 임계적 의미는 도 5를 참고하여 설명한 바와 같으므로 생략하기로 한다.
도 14는 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제10 실시예를 단면도로 도시한 것으로, 전극 라인(1300, 1310) 각각에 대해 사각 형 형태의 폐루프를 포함하는 돌출 전극(1320, 1330)을 형성시킨 것이다.
유지 전극 쌍의 전극 라인(1300, 1310)의 두께는 3 내지 7 ㎛인 것이 바람직하다. 전극 라인 두께의 상한값과 하한값의 임계적 의미는 도 2를 참고하여 설명한 바와 같으므로 생략하기로 한다.
돌출 전극(1320, 1330)의 선 폭(W1, W2)은 35 내지 45 ㎛인 것이 바람직하다. 상기 돌출 전극(1320, 1330)의 선 폭(W1, W2)의 상한값과 하한값의 임계적 의미는 도 12를 참고하여 설명한 바와 같으므로 생략하기로 한다.
또한, 두 돌출 전극(1320, 1330) 사이의 간격은 15 내지 165 ㎛ 인 것이 바람직하다. 돌출전극 간격의 상한값과 하한값의 임계적 의미는 도 5를 참고하여 설명한 바와 같으므로 생략하기로 한다.
도 15a 및 도 15b는 본 발명에 따른 플라즈마 디스플레이 패널의 유지 전극 구조에 대한 제11 실시예를 단면도로 도시한 것으로, 전극 라인(1400, 1410) 각각에 대해 방전셀의 중심 방향으로 돌출한 제1 돌출 전극(1420a, 1420b, 1430a, 1430b)과 상기 방전셀의 중심방향 또는 그의 반대 방향으로 돌출한 제2 돌출 전극(1440, 1450, 1460, 1470)을 형성시킨 것이다.
도 15a에 도시된 바와 같이, 전극 라인(1400, 1410) 각각에 대해 방전셀의 중심 방향으로 돌출된 2개의 제1 돌출 전극(1420a, 1420b, 1430a, 1430b)을 형성시키고, 방전셀 중심 방향의 반대 방향으로 돌출된 하나의 제2 돌출 전극(1440, 1450)을 형성시키는 것이 바람직하다. 또는 도 15b에 도시된 바와 같이 제2 돌출 전극(1460, 1470)은 방전셀의 중심 방향으로 돌출될 수도 있다.
유지 전극 쌍의 전극 라인(1400, 1410)의 두께는 3 내지 7 ㎛인 것이 바람직하다. 상기 전극 라인 두께의 상한값과 하한값의 임계적 의미는 도 2를 참고하여 설명한 바와 같으므로 생략하기로 한다.
제1 돌출 전극(1420a, 1420b, 1430a, 1430b)의 폭은 35 내지 45 ㎛인 것이 바람직하다. 돌출 전극 폭의 상한값과 하한값의 임계적 의미는 도 5를 참고하여 설명한 바와 같으므로 생략하기로 한다.
하나의 전극 라인에서 돌출된 두 개의 제1 돌출전극 사이의 간격(d1, d2)은, 플라즈마 디스플레이 패널이 42인치(inch)의 크기 및 VGA의 해상도를 가지는 경우에는 50 내지 100 ㎛이며, 플라즈마 디스플레이 패널이 42인치(inch)의 크기 및 XGA의 해상도를 가지는 경우에는 50 내지 100 ㎛이고, 50인치(inch)의 크기 및 XGA의 해상도를 가지는 경우에는 40 내지 90 ㎛인 것이 바람직하다. 제1 돌출전극 사이의 간격(d1, d2)의 상한값과 하한값의 임계적 의미는 도 7을 참고하여 설명한 바와 같으므로 생략하기로 한다.
또 다른 제1 돌출 전극 사이의 간격, 즉 1420a와 1430b 사이의 간격(a1) 또는 1420a와 1430b 사이의 간격(a2)은 15 내지 165 ㎛ 인 것이 바람직하다. 돌출전극 간격의 상한값과 하한값의 임계적 의미는 도 5를 참고하여 설명한 바와 같으므로 생략하기로 한다.
도 16은 상기한 바와 같은 구조를 가지는 본 발명에 따른 플라즈마 디스플레이 패널에 대해, 하나의 프레임(frame)을 복수의 서브필드로 나누어 시분할 구동시키는 방법에 대한 일실시예를 타이밍도로 도시한 것이다. 단위 프레임은 시분할 계 조 표시를 실현하기 위하여 소정 개수 예컨대 8개의 서브필드들(SF1, ..., SF8)로 분할될 수 있다. 또한, 각 서브필드(SF1, ...SF8)는 리셋 구간(미도시)과, 어드레스 구간(A1, ..., A8)및, 서스테인 구간(S1, ..., S8)으로 분할된다.
각 어드레스 구간(A1, ..., A8)에서는, 어드레스 전극(X)에 표시 데이터 신호가 인가되고, 각 스캔 전극(Y)에 상응하는 스캔 펄스가 순차적으로 인가된다.
각 서스테인 구간(S1, ...,S8)에서는, 스캔 전극(Y)과 서스테인 전극(Z)에 서스테인 펄스가 교호하게 인가되어, 어드레스 구간(A1, ..., A8)에서 벽전하들이 형성된 방전셀들에서 서스테인 방전을 일으킨다.
플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 서스테인 방전 구간(S1, ..., S8)내의 서스테인 방전 펄스 개수에 비례한다. 1 화상을 형성하는 하나의 프레임이, 8개의 서브필드와 256계조로 표현되는 경우에, 각 서브필드에는 차례대로 1, 2, 4, 8, 16, 32, 64, 128의 비율로 서로 다른 서스테인 펄스의 수가 할당될 수 있다. 만일 133계조의 휘도를 얻기 위해서는, 서브필드1 구간, 서브필드3 구간 및 서브필드8 구간 동안 셀들을 어드레싱하여 서스테인 방전하면 된다.
각 서브필드에 할당되는 서스테인 방전 수는, APC(Automatic Power Control)단계에 따른 서브필드들의 가중치에 따라 가변적으로 결정될 수 있다. 즉, 도 9에서는 한 프레임을 8개의 서브필드로 분할하는 경우를 예로 들어 설명하였으나 본 발명은 그에 한정되지 아니하며, 한 프레임을 형성하는 서브필드의 수를 설계사양에 따라 다양하게 변형하는 것이 가능하다. 예를 들어, 한 프레임을 12 또는 16 서브필드 등과 같이, 8 서브필드 이상 또는 이하로 분할하여 플라즈마 디스플레이 패 널을 구동시킬 수 있다.
또한 각 서브필드에 할당되는 서스테인 방전 수는 감마특성이나 패널특성을 고려하여 다양하게 변형하는 것이 가능하다. 예컨대, 서브필드 4에 할당된 계조도를 8에서 6으로 낮추고, 서브필드6에 할당된 계조도를 32에서 34로 높일 수 있다.
도 17은 분할된 서브필드에 대해, 플라즈마 디스플레이 패널을 구동시키기 위한 구동 신호들에 대한 일실시예를 타이밍도로 도시한 것이다.
먼저, 스캔 전극들(Y) 상에 정극성 벽전하를 형성하고 서스테인 전극들(Z) 상에 부극성 벽전하를 형성하기 위한 프리 리셋(pre reset) 구간이 존재하며, 이 후 각 서브필드는 프리 리셋 구간에 의해 형성된 벽전하 분포를 이용하여 전 화면의 방전셀들을 초기화하기 위한 리셋(reset) 구간, 방전셀을 선택하기 위한 어드레스(address) 구간 및 선택된 방전셀들의 방전을 유지시키기 위한 서스테인(sustain) 구간을 포함한다.
리셋 구간은 셋업(setup) 구간 및 셋 다운(setdown) 구간으로 이루어지며, 상기 셋업 구간에서는 모든 스캔 전극으로 상승 램프 파형(Ramp-up)이 동시 인가되어 모든 방전셀에서 미세 방전이 발생되고, 이에 따라 벽전하가 생성된다. 상기 셋다운 구간에는 상기 상승 램프 파형(Ramp-up)의 피크 전압보다 낮은 정극성 전압에서 하강하는 하강 램프파형(Ramp-down)이 모든 스캔 전극(Y)으로 동시에 인가되어 모든 방전셀에서 소거방전이 발생되고, 이에 따라 셋업 방전에 의해 생성된 벽전하 및 공간전하 중 불요 전하를 소거시킨다.
어드레스 구간에는 스캔 전극으로 부극성의 스캔 신호(scan)가 순차적으로 인가되고, 이와 동시에 상기 어드레스 전극(X)으로 정극성의 데이터 신호(data)가 인가된다. 이러한 상기 스캔 신호(scan)와 데이터 신호(data) 간의 전압 차와 상기 리셋 구간 동안 생성된 벽전압에 의해 어드레스 방전이 발생 되어 셀이 선택된다. 한편, 상기 셋다운 구간과 어드레스 구간 동안에 상기 서스테인 전극에는 서스테인 전압(Vs)을 유지하는 신호가 인가된다.
상기 서스테인 구간에는 스캔 전극과 서스테인 전극에 교번적으로 서스테인 펄스가 인가되어 스캔 전극과 서스테인 전극 사이에 면방전 형태로 서스테인 방전이 발생된다.
도 17에 도시된 구동 파형들은 본 발명에 따른 플라즈마 디스플레이 패널을 구동시키기 위한 신호들에 대한 일실시예로서, 상기 도 17에 도시된 파형들에 의해 본 발명은 한정되지 아니한다. 예컨데, 상기 프리 리셋 구간이 생략될 수 있으며, 도 17에 도시된 구동 신호들의 극성 및 전압 레벨은 필요에 따라 변경이 가능하고, 상기 서스테인 방전이 완료된 후에 벽전하 소거를 위한 소거 신호가 서스테인 전극에 인가될 수도 있다. 또한, 상기 서스테인 신호가 스캔 전극(Y)과 서스테인(Z) 전극 중 어느 하나에만 인가되어 서스테인 방전을 일으키는 싱글 서스테인(single sustain) 구동도 가능하다.
이상 본 발명의 바람직한 실시예에 대해 상세히 기술하였지만, 본 발명이 속하는 기술분야에 있어서 통상의 지식을 가진 사람이라면, 첨부된 청구범위에 정의된 본 발명의 정신 및 범위에 벗어나지 않으면서 본 발명을 여러 가지로 변형 또는 변경하여 실시할 수 있음을 알 수 있을 것이다. 따라서, 본 발명의 앞으로의 실시 예들의 변경은 본 발명의 기술을 벗어날 수 없을 것이다.
상기한 바와 같이 구성되는 본 발명에 의한 플라즈마 디스플레이 장치에 구비되는 패널에 의하면, ITO로 이루어진 투명 전극을 제거하여 플라즈마 디스플레이 패널의 제조 원가를 감소시킬 수 있으며, 스캔 전극 또는 서스테인 전극 라인으로부터 방전셀의 중심 방향 또는 그의 반대 방향으로 돌출되는 돌출 전극들을 형성시킴으로써 방전 개시 전압을 낮추고 방전셀 내의 방전 확산 효율을 높일 수 있다. 또한, 플라즈마 디스플레이 패널의 최외각부 격벽의 폭을 증가시킴으로써 격벽의 변형을 방지할 수 있으며, 더미 방전셀을 유효 영역의 방전셀 구조와 동일하게 함으로써 패널 방전 특성을 균일하게 유지할 수 있다.

Claims (16)

  1. 상부기판; 상기 상부기판 상에 형성되는 제1 전극, 제2 전극 및 유전체층; 상기 상부기판과 대향하여 배치되는 하부기판; 상기 하부기판 상에 형성되는 제3 전극 및 상기 하부기판 상에 형성되어 방전셀들을 구획하는 격벽을 포함하여 구성되는 플라즈마 디스플레이 장치에 있어서,
    상기 제1, 2 전극 중 적어도 하나는
    단일 층(one layer)으로 형성되며,
    상기 제3 전극과 직교하는 방향으로 형성된 라인부; 및
    상기 라인부로부터 돌출된 돌출부를 포함하고,
    상기 하부기판 상의 최외곽에 형성된 격벽들 중 적어도 어느 하나는 나머지 격벽들보다 폭이 넓은 것을 특징으로 하는 플라즈마 디스플레이 장치.
  2. 제1항에 있어서,
    상기 하부기판 상의 최외곽에 형성된 격벽들 중 적어도 어느 하나는 600 내지 800㎛의 폭을 가지는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  3. 제1항에 있어서,
    상기 플라즈마 디스플레이 장치의 표시 영상에 영향을 미치지 않는 더미 전극이 하나 이상 형성된 더미 셀을 더 포함하는 것을 특징으로 하는 플라즈마 디스 플레이 장치.
  4. 제3항에 있어서, 상기 더미 전극은
    상기 제1, 2 전극 중 어느 하나와 동일한 형상으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 제3항에 있어서, 상기 더미 셀은
    영상이 표시되는 유효 영역의 외부에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  6. 제3항에 있어서,
    2 이상의 상기 더미 셀들이 상기 제3 전극과 직교하는 방향으로 늘어선 더미 라인을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  7. 제6항에 있어서,
    일측에 형성된 상기 더미 라인의 개수는 2인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  8. 제1항에 있어서,
    상기 돌출부를 포함하지 않는 방전셀을 구획하는 더미 격벽이 상기 하부 기 판 상에 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  9. 제1항에 있어서,
    상기 상부기판 상에 형성된 유전체층을 더 포함하고,
    상기 상부상기 제1, 2 전극 중 적어도 하나는
    상기 유전체층보다 색이 어두운 것을 특징으로 하는 플라즈마 디스플레이 장치.
  10. 제1항에 있어서,
    글라스 필터(glass filter)를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  11. 제1항에 있어서,
    상기 상부기판 상의 유효 영역의 외부를 덮는 블랙 매트릭스; 및
    클리어 필터를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  12. 제1항에 있어서,
    상기 라인부는 2 이상인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  13. 제1항에 있어서,
    서로 인접한 두 개의 라인부 사이의 간격들은 동일한 것을 특징으로 하는 플라즈마 디스플레이 장치.
  14. 제1항에 있어서,
    상기 돌출부는 2 이상인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  15. 제1항에 있어서,
    상기 돌출부는 상기 라인부와 직교하는 방향으로 돌출되는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  16. 제1항에 있어서,
    상기 하부기판은
    유전체층;
    방전셀을 구획하는 격벽; 및
    형광체층을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020060048820A 2006-05-30 2006-05-30 플라즈마 디스플레이 장치 Active KR100762251B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020060048820A KR100762251B1 (ko) 2006-05-30 2006-05-30 플라즈마 디스플레이 장치
EP06291708A EP1863060A3 (en) 2006-05-30 2006-11-03 Plasma display apparatus
US11/594,334 US7936127B2 (en) 2006-05-30 2006-11-08 Plasma display apparatus
JP2006305278A JP2007324109A (ja) 2006-05-30 2006-11-10 プラズマディスプレイ装置
CN2006101608363A CN101083196B (zh) 2006-05-30 2006-11-30 等离子体显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060048820A KR100762251B1 (ko) 2006-05-30 2006-05-30 플라즈마 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR100762251B1 true KR100762251B1 (ko) 2007-10-01

Family

ID=37499648

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060048820A Active KR100762251B1 (ko) 2006-05-30 2006-05-30 플라즈마 디스플레이 장치

Country Status (5)

Country Link
US (1) US7936127B2 (ko)
EP (1) EP1863060A3 (ko)
JP (1) JP2007324109A (ko)
KR (1) KR100762251B1 (ko)
CN (1) CN101083196B (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100735605B1 (ko) * 2006-06-20 2007-07-04 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100883584B1 (ko) * 2007-02-28 2009-02-13 엘지전자 주식회사 필터 및 그를 이용한 플라즈마 디스플레이 장치
US8013807B2 (en) * 2006-09-14 2011-09-06 Lg Electronics Inc. Plasma display device
KR100896047B1 (ko) * 2006-12-06 2009-05-11 엘지전자 주식회사 플라즈마 디스플레이 패널
US8304992B2 (en) * 2006-12-15 2012-11-06 Lg Electronics Inc. Plasma display panel including a black layer
KR100857070B1 (ko) * 2007-03-13 2008-09-05 엘지전자 주식회사 플라즈마 디스플레이 패널
US20080259002A1 (en) * 2007-04-19 2008-10-23 Lg Electronics Inc. Plasma display apparatus
JP2010170763A (ja) * 2009-01-21 2010-08-05 Panasonic Corp プラズマディスプレイパネル
JP2010170760A (ja) * 2009-01-21 2010-08-05 Panasonic Corp プラズマディスプレイパネル

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020019669A (ko) * 2000-09-06 2002-03-13 김순택 플라즈마 표시장치
KR20040048170A (ko) * 2002-12-02 2004-06-07 현대 프라즈마 주식회사 효율적 방전을 위한 플라즈마 디스플레이 패널
JP2005228754A (ja) 2005-05-09 2005-08-25 Pioneer Electronic Corp プラズマディスプレイパネル
KR20060076021A (ko) * 2004-12-29 2006-07-04 엘지전자 주식회사 플라즈마 디스플레이 패널

Family Cites Families (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980065367A (ko) 1996-06-02 1998-10-15 오평희 액정표시소자용 백라이트
JP3440768B2 (ja) 1996-07-10 2003-08-25 東レ株式会社 プラズマディスプレイ
JP3039437B2 (ja) * 1997-04-15 2000-05-08 日本電気株式会社 カラープラズマディスプレイパネル
TW396365B (en) * 1997-08-27 2000-07-01 Toray Industries Plasma display decive and its method of manufacture
JPH1196924A (ja) 1997-09-19 1999-04-09 Toray Ind Inc プラズマディスプレイおよびその製造方法
JPH11283511A (ja) 1998-03-31 1999-10-15 Toray Ind Inc プラズマディスプレイ用基板およびその製造方法
JP3156677B2 (ja) * 1998-09-14 2001-04-16 日本電気株式会社 プラズマディスプレイパネル
WO2000044025A1 (fr) 1999-01-22 2000-07-27 Matsushita Electric Industrial Co., Ltd. Panneau et dispositif a decharge dans du gaz et procede de fabrication
CN1263068C (zh) 1999-06-04 2006-07-05 松下电器产业株式会社 等离子体显示面板
JP2001160361A (ja) * 1999-09-21 2001-06-12 Mitsubishi Electric Corp プラズマディスプレイパネル用基板及びプラズマディスプレイパネル
JP3706012B2 (ja) * 1999-11-24 2005-10-12 三菱電機株式会社 面放電ac型プラズマディスプレイパネル用基板、面放電ac型プラズマディスプレイパネル及び面放電ac型プラズマディスプレイ装置
JP2001312972A (ja) * 2000-04-24 2001-11-09 Samsung Sdi Co Ltd プラズマディスプレーパネル及びその隔壁製造方法
JP2001332177A (ja) * 2000-05-22 2001-11-30 Sony Corp 画像表示装置及びその製造方法
JP2002042661A (ja) 2000-07-24 2002-02-08 Nec Corp プラズマディスプレイパネル及びその製造方法
JP3958918B2 (ja) 2000-07-24 2007-08-15 パイオニア株式会社 プラズマディスプレイパネル及びその製造方法
KR100889667B1 (ko) * 2000-08-18 2009-03-19 파나소닉 주식회사 가스방전패널 및 가스방전 표시장치
CN1790593B (zh) 2000-08-29 2010-04-14 松下电器产业株式会社 气体放电屏
US20060028406A1 (en) * 2001-05-29 2006-02-09 Pioneer Corporation AC plasma display panel and driving method therefor
JP2003007216A (ja) 2001-06-25 2003-01-10 Nec Corp プラズマディスプレイパネル及びその製造方法
JP2003031133A (ja) 2001-07-12 2003-01-31 Dainippon Printing Co Ltd プラズマディスプレイパネル及びその製造方法
US6838828B2 (en) 2001-11-05 2005-01-04 Lg Electronics Inc. Plasma display panel and manufacturing method thereof
DE60323453D1 (de) 2002-12-31 2008-10-23 Samsung Sdi Co Ltd Plasmaanzeigetafel mit Aufrechterhaltungselektroden mit Doppelspalt
TWI317965B (en) * 2003-03-07 2009-12-01 Chunghwa Picture Tubes Ltd Plasma display panel and method of forming the same
JP2004319486A (ja) * 2003-04-11 2004-11-11 Samsung Sdi Co Ltd プラズマディスプレイパネル
KR100525888B1 (ko) 2003-06-23 2005-11-02 엘지전자 주식회사 화이트백 형성용 페이스트 조성물 및플라즈마디스플레이패널의 하판제조방법
KR100536215B1 (ko) * 2003-08-05 2005-12-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20050028182A (ko) 2003-09-17 2005-03-22 삼성에스디아이 주식회사 플라즈마 방전 방법 및 이를 적용한 플라즈마 디스플레이
US20050082958A1 (en) * 2003-10-20 2005-04-21 Su Yao C. Plasma display panel
TWI278000B (en) 2003-10-29 2007-04-01 Au Optronics Corp AC plasma display panel
KR100589369B1 (ko) 2003-11-29 2006-06-14 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100637456B1 (ko) * 2004-02-05 2006-10-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
US7019460B2 (en) 2004-02-05 2006-03-28 Au Optronics Corporation Plasma display panel and method of driving thereof
US20050236994A1 (en) * 2004-04-21 2005-10-27 Jae-Ik Kwon Plasma display panel
KR100553208B1 (ko) 2004-04-21 2006-02-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20050104215A (ko) * 2004-04-28 2005-11-02 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
JP2005339944A (ja) 2004-05-26 2005-12-08 Pioneer Electronic Corp プラズマディスプレイパネル
KR100658740B1 (ko) 2004-06-18 2006-12-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20050121931A (ko) 2004-06-23 2005-12-28 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
JP2006012571A (ja) 2004-06-25 2006-01-12 Fujitsu Ltd ガス放電パネル用基板の製造方法およびガス放電パネル
KR100578972B1 (ko) * 2004-06-30 2006-05-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20060013030A (ko) 2004-08-05 2006-02-09 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100658314B1 (ko) 2004-10-11 2006-12-15 엘지전자 주식회사 스캔 전극과 서스테인 전극을 포함하는 플라즈마디스플레이 패널
KR100578932B1 (ko) * 2004-11-30 2006-05-11 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100648728B1 (ko) 2004-11-30 2006-11-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
EP1662156A1 (de) * 2004-11-30 2006-05-31 HILTI Aktiengesellschaft Ankerelement
JP2006222035A (ja) * 2005-02-14 2006-08-24 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネル
KR100717782B1 (ko) * 2005-04-06 2007-05-11 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020019669A (ko) * 2000-09-06 2002-03-13 김순택 플라즈마 표시장치
KR20040048170A (ko) * 2002-12-02 2004-06-07 현대 프라즈마 주식회사 효율적 방전을 위한 플라즈마 디스플레이 패널
KR20060076021A (ko) * 2004-12-29 2006-07-04 엘지전자 주식회사 플라즈마 디스플레이 패널
JP2005228754A (ja) 2005-05-09 2005-08-25 Pioneer Electronic Corp プラズマディスプレイパネル

Also Published As

Publication number Publication date
EP1863060A2 (en) 2007-12-05
JP2007324109A (ja) 2007-12-13
US20070278954A1 (en) 2007-12-06
EP1863060A3 (en) 2009-07-22
US7936127B2 (en) 2011-05-03
CN101083196A (zh) 2007-12-05
CN101083196B (zh) 2012-09-26

Similar Documents

Publication Publication Date Title
KR100762251B1 (ko) 플라즈마 디스플레이 장치
KR100735605B1 (ko) 플라즈마 디스플레이 장치
KR100806306B1 (ko) 플라즈마 디스플레이 장치
KR100762252B1 (ko) 플라즈마 디스플레이 장치
KR100755327B1 (ko) 플라즈마 디스플레이 장치
KR100762249B1 (ko) 플라즈마 디스플레이 장치
JP2007324117A (ja) プラズマディスプレイ装置
KR100755403B1 (ko) 플라즈마 디스플레이 장치
KR100837661B1 (ko) 플라즈마 디스플레이 장치
KR100849110B1 (ko) 플라즈마 디스플레이 장치
KR100780679B1 (ko) 플라즈마 디스플레이 장치
KR20090124298A (ko) 플라즈마 디스플레이 장치
KR20100113896A (ko) 플라즈마 디스플레이 장치
US20080259002A1 (en) Plasma display apparatus
JP2008016437A (ja) プラズマディスプレイ装置
KR20100059525A (ko) 플라즈마 디스플레이 장치
KR20090072158A (ko) 플라즈마 디스플레이 장치
KR20090050312A (ko) 플라즈마 디스플레이 장치
KR20090050315A (ko) 플라즈마 디스플레이 장치
KR20090126069A (ko) 플라즈마 디스플레이 장치
KR20090050314A (ko) 플라즈마 디스플레이 장치
KR20090126070A (ko) 플라즈마 디스플레이 장치
KR20090050313A (ko) 플라즈마 디스플레이 장치
KR20090072157A (ko) 플라즈마 디스플레이 장치
KR20100038703A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20060530

PA0201 Request for examination
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20070427

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20070906

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20070920

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20070921

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20100630

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20110620

Start annual number: 5

End annual number: 5

FPAY Annual fee payment

Payment date: 20120827

Year of fee payment: 6

PR1001 Payment of annual fee

Payment date: 20120827

Start annual number: 6

End annual number: 6

FPAY Annual fee payment

Payment date: 20130823

Year of fee payment: 7

PR1001 Payment of annual fee

Payment date: 20130823

Start annual number: 7

End annual number: 7

LAPS Lapse due to unpaid annual fee