[go: up one dir, main page]

KR20060013030A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20060013030A
KR20060013030A KR1020040061799A KR20040061799A KR20060013030A KR 20060013030 A KR20060013030 A KR 20060013030A KR 1020040061799 A KR1020040061799 A KR 1020040061799A KR 20040061799 A KR20040061799 A KR 20040061799A KR 20060013030 A KR20060013030 A KR 20060013030A
Authority
KR
South Korea
Prior art keywords
dielectric layer
sustain electrodes
front substrate
substrate
rear substrate
Prior art date
Application number
KR1020040061799A
Other languages
English (en)
Inventor
손승현
하타나카히데카주
김영모
장상훈
이호년
이성의
쳉샤오칭
김기영
박형빈
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040061799A priority Critical patent/KR20060013030A/ko
Priority to CNA200510076002XA priority patent/CN1731555A/zh
Priority to JP2005219517A priority patent/JP2006049314A/ja
Priority to US11/196,247 priority patent/US7474054B2/en
Publication of KR20060013030A publication Critical patent/KR20060013030A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

플라즈마 디스플레이 패널이 개시된다. 본 발명에 따른 플라즈마 디스플레이 패널은 소정간격 유지하는 전면기판과 배면기판, 상기 전면기판과 배면기판 사이에 형성되어 다수 방전공간을 마련하는 격벽, 상기 전면기판의 내면에 상호 나란하게 형성되는 다수의 제 1 및 제 2 유지전극, 상기 제 1 및 제 2 유지전극을 각각 매립하며 상호 이격되어 있는 다수의 제 1 및 제 2 유전체층, 상기 배면기판의 내면에 상기 제 1 및 제 2 유지전극과 직교하는 방향으로 형성되는 다수의 어드레스 전극, 상기 어드레스 전극을 매립하는 제 3 유전체층 및 상기 방전공간의 일측에 마련되는 형광체층을 구비하며,
상기 제 1 및 제 2 유전체층은 상기 제 1 및 제 2 유지전극과 나란한 방향으로 형성되고, 그들 사이에 소정의 좁은 폭의 이격 공간과 소정의 넓은 폭의 이격 공간이 마련된다.

Description

플라즈마 디스플레이 패널{Plasma display panel}
도 1은 종래 반사형 플라즈마 디스플레이 패널의 개략적 사시도이다.
도 2는 도 1에 도시된 반사형 플라즈마 디스플레이 패널의 내부구조를 보여주는 수직단면도이다.
도 3은 본 발명의 제 1 실시예에 따른 반사형 플라즈마 디스플레이 패널의 개략적 사시도이다.
도 4는 도 3에서 유전체층 사이에 이격 공간의 형상을 보여주는 전면기판의 저면도이다.
도 5는 본 발명의 제 2 실시예에 따른 반사형 플라즈마 디스플레이 패널의 개략적 사시도이다.
도 6은 도 5에서 유전체층 사이에 이격 공간의 형상을 보여주는 전면기판의 저면도이다.
도 7은 본 발명의 제 3 실시예에 따른 반사형 플라즈마 디스플레이 패널의 내부구조를 보여주는 수직단면도이다.
도 8은 본 발명의 제 4 실시예에 따른 반사형 플라즈마 디스플레이 패널의 내부구조를 보여주는 수직단면도이다.
< 도면의 주요부분에 대한 부호의 설명 >
30:전면기판 31a:제 1 유지전극
31b:제 2 유지전극 32a, 33a:제 1 유전체층
32b, 33b:제 2 유전체층 40:배면기판
41:어드레스 전극 43:제 3 유전체층
44:격벽 45:형광체층
48:방전공간 50:전면기판
51a:제 1 유지전극 51b:제 2 유지전극
53:제 1 유전체층 60:배면기판
61, 62:어드레스 전극 63:제 3 유전체층
64:제 4 유전체층 65:격벽
66:형광체층
본 발명은 플라즈마 디스플레이에 관한 것으로, 보다 상세하게는 방전공간 내에 부분적으로 강한 전기장이 형성되는 방전공간이 마련됨으로써, 방전전압이 낮아지고, 휘도 및 발광효율이 향상되는 플라즈마 디스플레이 패널에 관한 것이다.
전기적 방전을 이용하여 화상을 형성하는 플라즈마 디스플레이 패널(Plasma display panel; PDP)은 휘도나 시야각 등의 표시 성능이 우수하다. 이러한 플라즈마 디스플레이 패널은 전극에 인가되는 직류 또는 교류 전압에 의하여 방전공간 내 에서 가스 방전이 일어나고, 가스 방전시 발생되는 자외선에 의하여 형광체가 여기되며, 이때 가시광이 방사된다.
도 1은 종래 반사형 플라즈마 디스플레이 패널의 개략적 사시도이며, 도 2는 도 1에 도시된 반사형 플라즈마 디스플레이 패널의 내부구조를 보여주는 수직단면도이다. 도 2에서는 플라즈마 디스플레이 패널의 내부구조를 쉽게 보여주기 위해 배면기판이 90°각도로 회전된 상태로 도시되어 있다.
도 1과 도 2를 함께 참조하면, 전면기판(10)과 배면기판(20)이 서로 대향되게 배치되며, 상기 배면기판(20)에 마련되는 격벽(24)에 의해 그들 사이에 소정간격이 유지된다. 따라서, 상기 전면기판(10)과 배면기판(20) 및 격벽(24)에 의해 둘러싸인 방전공간(28)이 마련된다.
상기 전면기판(10)의 내면에 면방전을 위한 다수의 유지전극쌍(11a, 11b)이 형성된다. 이러한 유지전극쌍(11a, 11b)은 전면기판(10)으로의 가시광 투과를 고려하여 ITO(Indium Tin Oxide)와 같은 투명 전도성 물질로 형성된다. 또한, 상기 유지전극쌍(11a, 11b)의 전기저항을 줄이기 위해 상기 유지전극쌍(11a, 11b) 상에 좁은 폭의 버스전극쌍(12a, 12b)이 형성된다. 상기 버스전극쌍(12a, 12b)은 Ag, Al 또는 Cu 등과 같은 금속재료로 형성된다. 이러한 유지전극쌍(11a, 11b)과 버스전극쌍(12a, 12b)은 제 1 유전체층(13)에 의해 매립되며, 상기 제 1 유전체층(13) 상에 보호층(14)이 형성된다.
상기 배면기판(20)의 내면에 상기 유지전극쌍(11a, 11b)과 직교하는 방향으로 다수의 어드레스 전극(21)이 형성되며, 상기 어드레스 전극(21)은 제 2 유전체 층(23)에 의해 매립된다. 또한, 상기 제 2 유전체층(23) 상에 소정높이를 가지는 다수 격벽(24)이 소정간격 이격되어 서로 나란하게 형성되며, 상기 격벽(24)의 측면 및 상기 제 2 유전체층(23) 상에 형광체층(25)이 형성된다.
그러나, 이와 같은 구조를 가지는 플라즈마 디스플레이 패널에서는 다음과 같은 문제점이 존재하였다.
첫째, 방전 유지전극 사이의 간격이 길어지면 가스방전효율이 높아지지만, 반면에 높은 방전전압이 요구된다는 문제점이 있었다.
둘째, 방전공간 내에 방전가스의 분압이 높아지면 가스방전효율이 높아지지만, 반면에 높은 방전전압이 요구된다는 문제점이 있었다.
따라서, 방전전압이 낮아지고, 휘도 및 발광효율이 향상될 수 있는 플라즈마 디스플레이 패널의 구조개선이 요구된다.
본 발명이 이루고자 하는 기술적 과제는 방전공간 내에 부분적으로 강한 전기장이 형성되는 방전공간이 마련됨으로써, 방전전압이 낮아지고, 휘도 및 발광효율이 향상되는 플라즈마 디스플레이 패널을 제공함에 있다.
본 발명에 따르면, 소정간격 유지하는 전면기판과 배면기판, 상기 전면기판과 배면기판 사이에 형성되어 다수 방전공간을 마련하는 격벽, 상기 전면기판의 내면에 상호 나란하게 형성되는 다수의 제 1 및 제 2 유지전극, 상기 제 1 및 제 2 유지전극을 각각 매립하며 상호 이격되어 있는 다수의 제 1 및 제 2 유전체층, 상 기 배면기판의 내면에 상기 제 1 및 제 2 유지전극과 직교하는 방향으로 형성되는 다수의 어드레스 전극, 상기 어드레스 전극을 매립하는 제 3 유전체층 및 상기 방전공간의 일측에 마련되는 형광체층을 구비하며, 상기 제 1 및 제 2 유전체층은 상기 제 1 및 제 2 유지전극과 나란한 방향으로 형성되고, 그들 사이에 소정의 좁은 폭의 이격 공간과 소정의 넓은 폭의 이격 공간이 마련된 플라즈마 디스플레이 패널이 제공된다.
또한 본 발명에 따르면, 소정간격 유지하는 전면기판과 배면기판, 상기 전면기판과 배면기판 사이에 형성되어 다수 방전공간을 마련하는 격벽, 상기 전면기판의 내면에 상호 나란하게 형성되는 다수의 제 1 및 제 2 유지전극, 상기 제 1 및 제 2 유지전극을 매립하는 제 1 유전체층, 상기 배면기판의 내면에 상기 제 1 및 제 2 유지전극과 직교하는 방향으로 형성되는 다수의 어드레스 전극, 상기 어드레스 전극을 매립하는 제 3 유전체층, 상기 어드레스 전극 상에 소정의 폭을 가지고 상기 어드레스 전극과 나란하게 형성되어 상기 어드레스 전극 상에 리지부를 형성하는 제 4 유전체층 및 상기 방전공간의 일측에 마련되는 형광체층을 구비하는 플라즈마 디스플레이 패널이 제공된다.
또한 본 발명에 따르면, 소정간격 유지하는 전면기판과 배면기판, 상기 전면기판과 배면기판 사이에 형성되어 다수 방전공간을 마련하는 격벽, 상기 전면기판의 내면에 상호 나란하게 형성되는 다수의 제 1 및 제 2 유지전극, 상기 제 1 및 제 2 유지전극을 매립하는 제 1 유전체층, 상기 배면기판의 내면에 상기 제 1 및 제 2 유지전극과 직교하는 방향으로 형성되는 다수의 어드레스 전극, 상기 어드레 스 전극을 매립하는 제 3 유전체층 및 상기 방전공간의 일측에 마련되는 형광체층을 구비하며, 상기 어드레스 전극의 일측 부분이 상기 격벽과 상기 배면기판 사이에 형성된 플라즈마 디스플레이 패널이 제공된다.
이하, 본 발명에 따른 플라즈마 디스플레이 패널을 첨부된 도면을 참조하여 상세하게 설명한다.
도 3은 본 발명의 제 1 실시예에 따른 반사형 플라즈마 디스플레이 패널의 개략적 사시도이며, 도 4는 도 3에서 유전체층 사이에 이격 공간의 형상을 보여주는 전면기판의 저면도이다.
도 3과 도 4를 함께 참조하면, 전면기판(30)과 배면기판(40)이 서로 대향되게 배치되며, 상기 배면기판(40)에 마련되는 격벽(44)에 의해 그들 사이에 소정간격이 유지된다. 따라서, 상기 전면기판(30)과 배면기판(40) 및 격벽(44)에 의해 둘러싸여 다수의 방전공간(48)이 마련된다.
상기 전면기판(30)의 내면에 다수의 제 1 및 제 2 유지전극(31a, 31b)이 쌍을 이루어 상호 나란하게 형성된다. 상기 제 1 및 제 2 유지전극(31a, 31b)은 전면기판(30)으로의 가시광 투과를 고려하여 ITO(Indium Tin Oxide)와 같은 투명 전도성 물질로 형성된다. 이러한 제 1 및 제 2 유지전극(31a, 31b)은 각각 상호 이격되어 형성되는 제 1 및 제 2 유전체층(32a, 32b)에 의해 매립된다. 여기에서 제 1 및 제 2 유전체층(32a, 32b)은 같은 두께로 형성된다.
상기 배면기판(40)의 내면에 상기 제 1 및 제 2 유지전극(31a, 31b)과 직교하는 방향으로 다수의 어드레스 전극(41)이 형성되며, 상기 어드레스 전극(41)은 제 3 유전체층(43)에 의해 매립된다. 또한, 상기 제 3 유전체층(43) 상에 소정높이를 가지는 다수 격벽(44)이 소정간격 이격되어 서로 나란하게 형성되며, 상기 격벽(44)의 측면 및 상기 제 3 유전체층(43) 상에 형광체층(45)이 형성된다.
상기 제 1 및 제 2 유전체층(32a, 32b)은 상기 제 1 및 제 2 유지전극(31a, 31b)과 나란한 방향으로 형성되며, 그들 사이에 소정의 좁은 폭의 이격 공간(34a)과 소정의 넓은 폭의 이격 공간(34b)이 마련된다. 따라서, 상기 제 1 및 제 2 유전체층(32a, 32b) 사이에 부분적으로 좁은 방전공간이 마련된다.
상기 제 1 및 제 2 유전체층(32a, 32b) 사이의 이격 폭은 상기 제 1 및 제 2 유전체층(32a, 32b) 사이에 형성되는 전기장의 세기에 반비례한다. 따라서, 상기 제 1 및 제 2 유전체층(32a, 32b) 사이의 이격 폭이 짧아질수록 상기 제 1 및 제 2 유전체층(32a, 32b) 사이에서 강한 전기장이 형성된다. 즉, 상기 좁은 폭의 이격 공간(34a)에서는 낮은 방전전압에 의해서도 용이하게 방전이 개시 및 유지된다.
또한, 상기 넓은 폭의 이격 공간(34b)에서는 고효율의 가스방전이 유도될 수 있고, 유전층이 없는 영역이 넓기 때문에 휘도 및 발광효율이 향상된다.
이와 같이 좁은 폭의 이격 공간(34a)과 넓은 폭의 이격 공간(34b)이 마련된 상기 제 1 및 제 2 유전체층(32a, 32b)은 리소그래피(lithography) 공정, 샌드 블라스트(sand blast) 공정 또는 스크린(screen) 공정에 의해 형성될 수 있다.
종래에는 유지전극 사이의 간격을 조절하여 방전전압을 낮추려는 노력이 시도되었으나, 본 발명에 따르면 상호 이격되어 형성된 제 1 및 제 2 유전체층(32a, 32b) 사이의 간격을 조절하여 방전전압을 낮추는 방법이 마련되었다. 즉, 상기 좁 은 폭의 이격 공간(34a)과 넓은 폭의 이격 공간(34b)이 마련되는 구조가 채택되어, 상기 제 1 및 제 2 유전체층(32a, 32b) 사이에 부분적으로 강한 전기장이 형성되는 방전공간이 마련됨으로써 방전전압이 낮아지고 동시에 휘도 및 발광효율이 향상되는 플라즈마 디스플레이 패널이 제조될 수 있다.
도 5는 본 발명의 제 2 실시예에 따른 반사형 플라즈마 디스플레이 패널의 개략적 사시도이며, 도 6은 도 5에서 유전체층 사이에 이격 공간의 형상을 보여주는 전면기판의 저면도이다. 본 발명의 제 2 실시예에서는 상술한 제 1 실시예와 다른 부분에 대해서만 설명한다. 또한 동일한 부재에 대해서는 동일한 참조번호를 그대로 사용한다.
도 5와 도 6을 함께 참조하면, 제 2 실시에서도 상기 제 1 실시예에 도시된 플라즈마 디스플레이 패널과 같이 소정의 좁은 폭의 이격 공간(35a)과 소정의 넓은 폭의 이격 공간(35b)이 마련된다. 다만, 넓은 폭의 이격 공간(35b)이 타원형으로 마련된 것을 특징으로 한다. 이러한 변경은 전술한 실시예로부터 쉽게 이해 및 도출될 수 있다.
전술한 제 1 실시예와 마찬가지로, 상기 제 1 및 제 2 유전체층(33a, 33b) 사이에 좁은 폭의 이격 공간(35a)에서 부분적으로 강한 전기장이 형성됨으로써 방전전압이 낮아지고 동시에 휘도 및 발광효율이 향상되는 플라즈마 디스플레이 패널이 제조될 수 있다.
도 7은 본 발명의 제 3 실시예에 따른 반사형 플라즈마 디스플레이 패널의 내부구조를 보여주는 수직단면도이다.
도 7을 참조하면, 전면기판(50)과 배면기판(60)이 서로 대향되게 배치되며, 상기 배면기판(60)에 마련되는 격벽(65)에 의해 그들 사이에 소정간격이 유지된다. 따라서, 상기 전면기판(50)과 배면기판(60) 및 격벽(65)에 의해 둘러싸여 다수의 방전공간이 마련된다.
상기 전면기판(50)의 내면에 다수의 제 1 및 제 2 유지전극(51a, 51b)이 쌍을 이루어 상호 나란하게 형성된다. 상기 제 1 및 제 2 유지전극(51a, 51b)은 전면기판(50)으로의 가시광 투과를 고려하여 ITO(Indium Tin Oxide)와 같은 투명 전도성 물질로 형성된다. 이러한 제 1 및 제 2 유지전극(51a, 51b)은 제 1 유전체층(53)에 의해 매립된다.
상기 배면기판(60)의 내면에 상기 제 1 및 제 2 유지전극(51a, 51b)과 직교하는 방향으로 다수의 어드레스 전극(61)이 형성되며, 상기 어드레스 전극(61)은 제 3 유전체층(63)에 의해 매립된다. 또한 상기 어드레스 전극(61) 상에 소정의 폭을 가지고 상기 어드레스 전극(61)과 나란하게 제 4 유전체층(64)이 형성된다. 상기 제 4 유전체층(64)에 의해 상기 어드레스 전극(61) 상에 리지부가 형성된다.
또한, 상기 제 3 유전체층(63) 상에 소정높이를 가지는 다수 격벽(65)이 소정간격 이격되어 서로 나란하게 형성되며, 상기 격벽(65)의 측면, 상기 제 3 유전체층(63) 및 제 4 유전체층(64) 상에 형광체층(66)이 형성된다. 상기 제 3 유전체층(63)과 제 4 유전체층(64)은 단일체로 형성될 수도 있다.
상기 제 4 유전체층(64)에 의해 형성된 리지부는 상기 어드레스 전극(61)과 상기 제 1 및 제 2 유지전극(51a, 51b) 사이에 부분적으로 강한 전기장이 형성되는 방전공간(68a)을 마련한다. 즉, 방전공간 내에 좁은 폭의 방전공간(68a)과 넓은 폭의 방전공간(68b)이 마련되며, 제 1 실시예에서 전술한 바와 같이 상기 좁은 폭의 방전공간(68a)에서 부분적으로 강한 전기장이 형성되기 때문에 방전전압이 낮아지고 동시에 발광효율이 향상되는 플라즈마 디스플레이 패널이 제조될 수 있다.
상기 좁은 폭의 방전공간(68a)에서는 낮은 어드레스 전압에 의해서도 용이하게 어드레스 방전이 개시되며, 상기 넓은 방전공간(68b)에서는 고효율의 가스방전이 유도되기 때문에 발광효율이 향상된다.
상기 제 3 유전체층(63)과 제 4 유전체층(64)은 리소그래피(lithography) 공정, 샌드 블라스트(sand blast) 공정 또는 스크린(screen) 공정에 의해 형성될 수 있다.
도 8은 본 발명의 제 4 실시예에 따른 반사형 플라즈마 디스플레이 패널의 내부구조를 보여주는 수직단면도이다. 본 발명의 제 4 실시예에서는 상술한 제 3 실시예와 다른 부분에 대해서만 설명한다. 또한 동일한 부재에 대해서는 동일한 참조번호를 그대로 사용한다.
도 8을 참조하면, 상기 배면기판(60)의 내면에 상기 제 1 및 제 2 유지전극(51a, 51b)과 직교하는 방향으로 다수의 어드레스 전극(62)이 형성되며, 상기 어드레스 전극(62)은 제 3 유전체층(63)에 의해 매립된다. 또한, 상기 제 3 유전체층(63) 상에 소정높이를 가지는 다수 격벽(65)이 소정간격 이격되어 서로 나란하게 형성되며, 상기 격벽(65)의 측면 및 상기 제 3 유전체층(63) 상에 형광체층(66)이 형성된다.
다만, 본 발명의 제 4 실시예에서 상기 어드레스 전극(62)의 일측 부분은 상기 격벽(65)과 상기 배면기판(60) 사이에 형성되는 것을 특징으로 한다. 이와 같이 어드레스 전극(62)의 일측 부분이 격벽(65) 하부에 의해 매립된 구조가 채택됨으로써, 제 2 유지전극(51b)과 상기 격벽(65) 사이에 부분적으로 강한 전기장이 형성되는 방전공간(69a)이 마련된다.
따라서, 제 1 실시예에서 전술한 바와 같이 방전전압이 낮아지고 동시에 발광효율이 향상되는 플라즈마 디스플레이 패널이 제조될 수 있다. 즉, 상기 강한 전기장이 형성되는 방전공간(69a)에서는 낮은 어드레스 전압에 의해서도 용이하게 어드레스 방전이 개시되며, 상기 넓은 방전공간(69b)에서는 고효율의 가스방전이 유도되기 때문에 발광효율이 향상된다.
상기한 설명에서 많은 사항이 구체적으로 기재되어 있으나, 그들은 발명의 범위를 한정하는 것이라기보다, 바람직한 실시예의 예시로서 해석되어야 한다. 본 발명의 범위는 설명된 실시예에 의하여 정하여 질 것이 아니고, 특허청구범위에 기재된 기술적 사상에 의해 정하여져야 한다.
본 발명에 따른 플라즈마 디스플레이 패널은 다음과 같은 효과를 가진다.
첫째, 상호 이격되어 있는 제 1 및 제 2 유전체층 사이에 소정의 좁은 폭의 이격 공간과 소정의 넓은 폭의 이격 공간이 마련됨으로써, 두 유전체층 사이에 부분적으로 좁은 방전공간이 형성되며, 상기 좁은 방전공간에서 강한 전기장이 얻어진다. 따라서, 방전전압이 낮아지고, 휘도 및 발광효율이 향상된다.
둘째, 어드레스 전극 상에 유전체층으로 리지부를 형성함으로써, 어드레스 전극과 유지전극 사이에 부분적으로 좁은 방전공간이 형성되며, 상기 좁은 방전공간에서 강한 전기장이 얻어진다. 따라서, 어드레스 전압이 낮아지고, 발광효율이 향상된다.
셋째, 어드레스 전극의 일측 부분이 격벽과 배면기판 사이에 형성됨으로써, 어드레스 전극과 유지전극 사이에 부분적으로 좁은 방전공간이 형성되며, 상기 좁은 방전공간에서 강한 전기장이 얻어진다. 따라서, 어드레스 전압이 낮아지고, 발광효율이 향상된다.

Claims (6)

  1. 소정간격 유지하는 전면기판과 배면기판;
    상기 전면기판과 배면기판 사이에 형성되어 다수 방전공간을 마련하는 격벽;
    상기 전면기판의 내면에 상호 나란하게 형성되는 다수의 제 1 및 제 2 유지전극;
    상기 제 1 및 제 2 유지전극을 각각 매립하며 상호 이격되어 있는 다수의 제 1 및 제 2 유전체층;
    상기 배면기판의 내면에 상기 제 1 및 제 2 유지전극과 직교하는 방향으로 형성되는 다수의 어드레스 전극;
    상기 어드레스 전극을 매립하는 제 3 유전체층; 및
    상기 방전공간의 일측에 마련되는 형광체층;을 구비하며,
    상기 제 1 및 제 2 유전체층은 상기 제 1 및 제 2 유지전극과 나란한 방향으로 형성되며, 그들 사이에 소정의 좁은 폭의 이격 공간과 소정의 넓은 폭의 이격 공간이 마련된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 제 1 및 제 2 유전체층은 같은 두께로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 넓은 폭의 이격 공간이 타원형으로 마련된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 소정간격 유지하는 전면기판과 배면기판;
    상기 전면기판과 배면기판 사이에 형성되어 다수 방전공간을 마련하는 격벽;
    상기 전면기판의 내면에 상호 나란하게 형성되는 다수의 제 1 및 제 2 유지전극;
    상기 제 1 및 제 2 유지전극을 매립하는 제 1 유전체층;
    상기 배면기판의 내면에 상기 제 1 및 제 2 유지전극과 직교하는 방향으로 형성되는 다수의 어드레스 전극;
    상기 어드레스 전극을 매립하는 제 3 유전체층;
    상기 어드레스 전극 상에 소정의 폭을 가지고 상기 어드레스 전극과 나란하게 형성되어 상기 어드레스 전극 상에 리지부를 형성하는 제 4 유전체층; 및
    상기 방전공간의 일측에 마련되는 형광체층;을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 4 항에 있어서,
    상기 제 3 유전체층과 상기 제 4 유전체층이 단일체로 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 소정간격 유지하는 전면기판과 배면기판;
    상기 전면기판과 배면기판 사이에 형성되어 다수 방전공간을 마련하는 격벽;
    상기 전면기판의 내면에 상호 나란하게 형성되는 다수의 제 1 및 제 2 유지전극;
    상기 제 1 및 제 2 유지전극을 매립하는 제 1 유전체층;
    상기 배면기판의 내면에 상기 제 1 및 제 2 유지전극과 직교하는 방향으로 형성되는 다수의 어드레스 전극;
    상기 어드레스 전극을 매립하는 제 3 유전체층; 및
    상기 방전공간의 일측에 마련되는 형광체층;을 구비하며,
    상기 어드레스 전극의 일측 부분이 상기 격벽과 상기 배면기판 사이에 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020040061799A 2004-08-05 2004-08-05 플라즈마 디스플레이 패널 KR20060013030A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020040061799A KR20060013030A (ko) 2004-08-05 2004-08-05 플라즈마 디스플레이 패널
CNA200510076002XA CN1731555A (zh) 2004-08-05 2005-06-03 等离子体显示板
JP2005219517A JP2006049314A (ja) 2004-08-05 2005-07-28 プラズマディスプレイパネル
US11/196,247 US7474054B2 (en) 2004-08-05 2005-08-04 Plasma display panel having variable width discharge spaces

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040061799A KR20060013030A (ko) 2004-08-05 2004-08-05 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR20060013030A true KR20060013030A (ko) 2006-02-09

Family

ID=35756740

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040061799A KR20060013030A (ko) 2004-08-05 2004-08-05 플라즈마 디스플레이 패널

Country Status (4)

Country Link
US (1) US7474054B2 (ko)
JP (1) JP2006049314A (ko)
KR (1) KR20060013030A (ko)
CN (1) CN1731555A (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100762249B1 (ko) * 2006-05-30 2007-10-01 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100762251B1 (ko) 2006-05-30 2007-10-01 엘지전자 주식회사 플라즈마 디스플레이 장치
CN1874201B (zh) * 2006-06-20 2010-05-12 中兴通讯股份有限公司 在接收设备共享配置下的光网络保护触发方法及装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100322071B1 (ko) * 1999-03-31 2002-02-04 김순택 플라즈마 표시장치 및 그의 전계집중부를 가진 유전체층 제조방법
JP2001015038A (ja) 1999-06-30 2001-01-19 Fujitsu Ltd プラズマディスプレィパネル
JP3915458B2 (ja) * 2001-09-12 2007-05-16 松下電器産業株式会社 プラズマディスプレイ装置
JP4140685B2 (ja) 2001-12-14 2008-08-27 株式会社日立製作所 プラズマディスプレイパネル
US7122963B2 (en) * 2002-03-06 2006-10-17 Matsushita Electric Industrial Co., Ltd. Plasma display having a dielectric layer formed with a recessed part
CN1147908C (zh) 2002-05-27 2004-04-28 西安交通大学 两点触发放电型交流等离子体显示屏
TWI226076B (en) * 2003-06-11 2005-01-01 Au Optronics Corp Plasma panel
US20050225245A1 (en) * 2004-04-09 2005-10-13 Seung-Beom Seo Plasma display panel

Also Published As

Publication number Publication date
US20060028139A1 (en) 2006-02-09
US7474054B2 (en) 2009-01-06
JP2006049314A (ja) 2006-02-16
CN1731555A (zh) 2006-02-08

Similar Documents

Publication Publication Date Title
JP4155968B2 (ja) プラズマディスプレイパネル
US7425796B2 (en) Plasma display panel and manufacturing method thereof
US7265492B2 (en) Plasma display panel with discharge cells having curved concave-shaped walls
JP4227972B2 (ja) プラズマディスプレイパネル
US20060152159A1 (en) Plasma display panel
KR100366099B1 (ko) 격벽의 폭이 다르게 형성된 플라즈마 디스플레이 패널
KR20060013030A (ko) 플라즈마 디스플레이 패널
CN1713328A (zh) 等离子体显示面板
JP2005158705A (ja) プラズマディスプレイパネル
US20060164012A1 (en) Plasma display panel (PDP) and flat panel display including the PDP
US7453211B2 (en) Plasma display panel having dielectric layers and igniting electrodes
EP1717839A1 (en) Plasma display panel
CN100424809C (zh) 等离子体显示板
KR100322083B1 (ko) 플라즈마 디스플레이 패널
KR100542223B1 (ko) 플라즈마 디스플레이 패널
US7486023B2 (en) Single layer discharge electrode configuration for a plasma display panel
KR100599592B1 (ko) 플라즈마 디스플레이 패널
KR100521478B1 (ko) 플라즈마 디스플레이 패널
KR100705803B1 (ko) 플라즈마 디스플레이 패널
US20060097640A1 (en) Plasma display panel
US20060197448A1 (en) Plasma display panel
KR100592281B1 (ko) 투과형 플라즈마 디스플레이 패널
US20060097638A1 (en) Plasma display panel
JP2006073515A (ja) 改善された電極構造を有するプラズマディスプレイパネル
KR19990060193A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20040805

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20090408

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20040805

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20101025

Patent event code: PE09021S01D

E601 Decision to refuse application
PE0601 Decision on rejection of patent

Patent event date: 20110113

Comment text: Decision to Refuse Application

Patent event code: PE06012S01D

Patent event date: 20101025

Comment text: Notification of reason for refusal

Patent event code: PE06011S01I