[go: up one dir, main page]

KR100515362B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100515362B1
KR100515362B1 KR10-2003-0061862A KR20030061862A KR100515362B1 KR 100515362 B1 KR100515362 B1 KR 100515362B1 KR 20030061862 A KR20030061862 A KR 20030061862A KR 100515362 B1 KR100515362 B1 KR 100515362B1
Authority
KR
South Korea
Prior art keywords
discharge
address electrode
width
substrate
gap
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR10-2003-0061862A
Other languages
English (en)
Other versions
KR20050024057A (ko
Inventor
강태경
김용준
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2003-0061862A priority Critical patent/KR100515362B1/ko
Priority to JP2004246981A priority patent/JP3980577B2/ja
Priority to US10/933,430 priority patent/US7358667B2/en
Priority to CNB2004101005441A priority patent/CN100342475C/zh
Publication of KR20050024057A publication Critical patent/KR20050024057A/ko
Application granted granted Critical
Publication of KR100515362B1 publication Critical patent/KR100515362B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/50Filling, e.g. selection of gas mixture
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 어드레스 전극과 표시 전극간 상호 작용을 억제하여 방전 셀의 오방전을 방지하고, 방전 가스 중 Xe 함량을 높이고도 정확한 PDP 구동을 가능하게 하는 플라즈마 디스플레이 패널에 관한 것으로서,
제1 기판에 형성되는 어드레스 전극들과; 제1 기판과 제2 기판의 사이 공간에 배치되어 방전 셀들을 구획하는 격벽과; 각각의 방전 셀 내에 위치하는 형광층과; 제2 기판에 형성되는 방전유지 전극들을 포함하며, 각각의 방전 셀에 위치하는 두 방전유지 전극간 갭을 주 방전 갭이라 하고, 서로 이웃한 두 방전 셀간 방전유지 전극 사이의 갭을 비방전 갭이라 할 때에, 주 방전 갭에 대응하는 어드레스 전극의 폭이 비방전 갭에 대응하는 어드레스 전극의 폭보다 작게 형성되는 플라즈마 디스플레이 패널을 제공한다.

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 어드레스 전극의 형상을 개선하여 패널의 고정화에 따른 방전 셀간 오방전을 방지하는 플라즈마 디스플레이 패널에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널(PDP; plasma display panel, 이하 'PDP'라 한다)은 방전 셀 내에서 일어나는 기체 방전에 의한 진공 자외선으로 형광체를 여기시켜 화상을 구현하는 표시장치로서, 고해상도의 대화면 구성이 가능하여 차세대 박형 표시장치로 각광을 받고 있다.
이러한 PDP는 전압 인가 방식에 따라 교류형과 직류형으로 구분되고, 전극들의 구성 형태에 따라 대향 방전형과 면 방전형으로 구분되는데, 근래에는 3전극 면방전 구조의 교류형 PDP가 보편적으로 사용되고 있다.
도 8을 참고하면, 종래의 교류형 PDP에서는 각 방전 셀에 대응하여 후면 기판(1)에 어드레스 전극(3)과 격벽(5) 및 형광층(7)이 형성되고, 전면 기판(9)에 주사 전극(11)과 표시 전극(13)으로 이루어지는 방전유지 전극(15)이 형성된다. 어드레스 전극(3)과 방전유지 전극(15)은 각각의 유전층(17, 19)으로 덮여 있으며, 방전 셀 내부는 방전 가스(주로 Ne-Xe 혼합 가스)로 채워져 있다. 참고로, 도면에서 미설명 부호 21은 MgO 보호막을 나타낸다.
상기 구성에 의해, 어드레스 전극(3)과 주사 전극(11) 사이에 어드레스 전압(Va)을 인가하면, 방전 셀 내에 어드레스 방전이 일어나고, 어드레스 방전의 결과 어드레스 전극(3) 위의 유전층(19)과, 주사 전극(11) 및 표시 전극(13) 위의 유전층(17) 위로 벽전하(wall charge)가 생성되어 발광이 일어날 방전 셀을 선택하게 된다.
이어서, 선택된 방전 셀의 주사 전극(11)과 표시 전극(13) 사이에 유지 전압(Vs)을 인가하면, 주사 전극(11) 위에 쌓여있던 이온들과 표시 전극(13) 위에 쌓여있던 전자들이 충돌하여 플라즈마 방전, 즉 유지 방전을 일으킨다. 이 때, 플라즈마 방전시 만들어지는 Xe의 여기 원자로부터 진공 자외선이 방출되고, 진공 자외선이 형광층(7)을 여기시켜 가시광을 내게 함으로써 칼라 표시를 가능하게 한다.
이와 같이 동작하는 PDP에 있어서, 격벽(5)이 스트라이프 패턴인 경우에는 어드레스 전극(3) 방향을 따라 방전 셀의 내부가 서로 연결되어 있으므로, 공간 전하들이 이웃한 방전 셀 내부로 이동하여 방전 셀간 오방전을 일으킬 수 있다. 또한 격벽(5)이 스트라이프 패턴이 아닌 경우에 있어서도 어드레스 전극(3)을 따라 특정 방전 셀의 방전이 이웃한 방전 셀에 영향을 미쳐 방전 셀간 오방전을 일으킬 수 있다.
이러한 방전 셀의 오방전 문제는 최근의 PDP가 고정세 구조로 개발됨에 따라 방전 셀간 피치가 줄어들면서 더욱 심각하게 발생한다.
특히 종래의 어드레스 전극(3)은 폭이 일정한 스트라이프 패턴으로서, 어드레스 방전을 일으키는 주사 전극(11)과 일정한 면적을 두고 대향 배치됨과 아울러, 어드레스 방전에 관여하지 않는 표시 전극(13)과도 일정한 면적을 두고 대향 배치된다. 이로서 방전 셀에 기억된 정보를 지우는 초기화(reset) 구간 후에도 방전 셀에는 어드레스 전극(3)과 표시 전극(13)의 상호 작용에 의해 어드레스 방전 후와 같이 벽전하가 생성되어 오방전을 일으키는 문제를 나타낸다.
한편, 전술한 PDP 분야에서는 방전 효율을 높이기 위해 방전 가스 중 Xe의 함량을 높여 진공 자외선의 세기를 높이려는 연구가 진행되고 있다. 그러나 PDP의 내부 구조에 대한 개선 없이 Xe의 함량만을 높이면, PDP의 구동 전압이 상승하여 소비 전력을 높이는 문제가 있으며, Xe 함량이 높아짐에 따라 어드레스 전극(3)과 표시 전극(13)간 오방전이 더욱 빈번하게 발생하여 정확한 PDP 구동을 어렵게 하는 문제를 안고 있다.
따라서 본 발명은 상기한 문제점을 해소하기 위한 것으로서, 본 발명의 목적은 어드레스 전극과 표시 전극간 상호 작용을 억제하여 방전 셀의 오방전 문제를 일으키지 않으며, 방전 가스 중 Xe 함량을 높이고도 정확한 PDP 구동을 가능하게 하는 플라즈마 디스플레이 패널을 제공하는데 있다.
상기의 목적을 달성하기 위하여 본 발명은,
제1 기판에 형성되는 어드레스 전극들과, 제1 기판과 제2 기판의 사이 공간에 배치되어 방전 셀들을 구획하는 격벽과, 각각의 방전 셀 내에 위치하는 형광층과, 제2 기판에 형성되는 방전유지 전극들을 포함하며, 각각의 방전 셀에 위치하는 두 방전유지 전극간 갭을 주 방전 갭이라 하고, 서로 이웃한 두 방전 셀간 방전유지 전극 사이의 갭을 비방전 갭이라 할 때에, 주 방전 갭에 대응하는 어드레스 전극의 폭이 비방전 갭에 대응하는 어드레스 전극의 폭보다 작게 형성되는 플라즈마 디스플레이 패널을 제공한다.
상기 주 방전 갭에 대응하는 어드레스 전극의 폭은 40∼140㎛가 바람직하며, 상기 방전 셀 내부는 Xe을 10∼30% 함유하는 방전 가스로 채워진다.
상기 비방전 갭에 대응하는 어드레스 전극은 그 폭의 일부가 축소 형성되는 것이 바람직한데, 이를 위하여 비방전 갭의 중심부에 대응하는 어드레스 전극의 폭은 비방전 갭의 상하 양측에 대응하는 어드레스 전극의 폭보다 작게 형성되며, 일례로 비방전 갭의 중심부에 대응하는 어드레스 전극의 폭은 주 방전 갭에 대응하는 어드레스 전극의 폭과 실질적으로 동일하게 형성될 수 있다.
또한, 상기의 목적을 달성하기 위하여 본 발명은,
제1 기판에 형성되는 어드레스 전극들과, 제1 기판과 제2 기판의 사이 공간에 배치되어 방전 셀들을 구획하는 격벽과, 각각의 방전 셀 내에 위치하는 형광층과, 제2 기판에 형성되는 주사 전극과 표시 전극의 쌍으로 이루어진 방전유지 전극들을 포함하며, 주사 전극의 중심을 지나는 제1 수평축 및 표시 전극의 중심을 지나는 제2 수평축을 가정하고, 각각의 방전 셀에서 제1 수평축과 제2 수평축의 사이 구간을 주 방전 구간이라 하며, 어느 한 방전 셀의 제1 수평축과 이 수평축에 이웃한 다른 한 방전 셀의 제2 수평축의 사이 구간을 비방전 구간이라 할 때에, 주 방전 구간에 대응하는 어드레스 전극의 폭이 비방전 구간에 대응하는 어드레스 전극의 폭보다 작게 형성되는 플라즈마 디스플레이 패널을 제공한다.
이하, 첨부한 도면을 참고하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하면 다음과 같다.
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 부분 분해 사시도이고, 도 2와 도 3은 각각 도 1의 조립 상태를 나타내는 부분 평면도 및 부분 단면도이다.
도면을 참고하면, 본 실시예에 의한 플라즈마 디스플레이 패널(이하 'PDP'라 한다)은 제1 기판(2)과 제2 기판(4)이 임의의 간격을 두고 서로 대향 배치되고, 양 기판의 사이 공간에는 방전 셀들(6R, 6G, 6B)이 마련되어 각 방전 셀(6R, 6G, 6B)의 독립적인 방전 매커니즘에 의한 가시광 방출로 임의의 칼라 영상을 구현한다.
상기 구성을 구체적으로 살펴보면, 먼저 제1 기판(2)의 내면에는 일방향(도면의 Y 방향)을 따라 어드레스 전극(8)들이 형성되고, 어드레스 전극(8)들을 덮으면서 제1 기판(2)의 내면 전체에 하부 유전층(10)이 형성된다.
하부 유전층(10) 위에는 격벽(12), 일례로 어드레스 전극(8)과 평행한 스트라이프 패턴의 격벽(12)이 형성되고, 격벽(12)의 측면과 하부 유전층(10) 상면에 걸쳐 적, 녹, 청색의 형광층(14R, 14G, 14B)이 마련된다. 격벽(12)은 각각의 어드레스 전극(8) 사이에서 임의 높이로 형성되어 제1, 2 기판(2, 4) 사이에 소정의 방전 공간을 제공한다.
그리고 제1 기판(2)에 대향하는 제2 기판(4)의 내면에는 어드레스 전극(8)과 직교하는 방향(도면의 X 방향)을 따라 주사 전극(16)과 표시 전극(18)으로 이루어지는 방전유지 전극(20)이 형성되고, 방전유지 전극(20)들을 덮으면서 제2 기판(4)의 내면 전체에 투명한 상부 유전층(22)과 MgO 보호막(24)이 위치한다.
본 실시예에서 주사 전극(16)과 표시 전극(18)은 스트라이프 패턴의 투명 전극(16a, 18a)과, 투명 전극(16a, 18a)의 일측 가장자리에 형성되어 투명 전극(16a, 18a)의 전압 강하를 방지하는 금속의 버스 전극(16b, 18b)으로 이루어진다. 투명 전극(16a, 18a)으로는 ITO(indium tin oxide)가 바람직하고, 버스 전극(16b, 18b)으로는 은(Ag)과 같이 도전성이 우수한 금속 전극이 바람직하다.
상기 제1 기판(2)과 제2 기판(4)의 조합에 의해 어드레스 전극(8)과 방전유지 전극(20)이 교차하는 방전 공간이 하나의 방전 셀을 구성하며, 방전 셀(6R, 6G, 6B) 내부는 방전 가스(Ne-Xe 혼합 가스)로 채워진다.
한편, 전술한 구성에서 각 방전 셀(6R, 6G, 6B)에 위치하는 방전유지 전극(20)간 갭(G1)은 유지 구간에서 플라즈마 방전이 일어나는 주 방전 갭이 되고, 어드레스 전극(8) 방향을 따라 이웃하는 두 방전 셀간 방전유지 전극(20) 사이의 갭(G2)은 방전이 일어나지 않는 비방전 갭이라 할 수 있다. 즉, 각각의 방전 셀(6R, 6G, 6B)에서 주사 전극(16)과 표시 전극(18)간 갭이 주방전 갭이 되고, 어느 한 방전 셀의 표시 전극(18)(또는 주사 전극)과 이웃한 방전 셀의 주사 전극(16)(또는 표시 전극)간 갭이 비방전 갭이 된다.
이와 같이 주 방전 갭(G1)과 비방전 갭(G2)을 정의할 때에, 본 실시예에 의한 PDP는 주 방전 갭(G1)에 대응하는 어드레스 전극(8)의 폭(D1)이 비방전 갭(G2)에 대응하는 어드레스 전극(8)의 폭(D2)보다 작은 구성으로 이루어진다.
보다 구체적으로, 도 2에 도시한 바와 같이 주사 전극(16)의 중심을 지나는 가상의 제1 수평축(H1)과, 표시 전극(18)의 중심을 지나는 가상의 제2 수평축(H2)을 가정하면, 각각의 방전 셀(6R, 6G, 6B)에서 제1 수평축(H1)과 제2 수평축(H2) 사이 구간을 주 방전 구간(A)으로 정의하고, 어드레스 전극(8) 방향을 따라 이웃한 2개의 방전 셀에서 제1 수평축(H1)과 제2 수평축(H2) 사이 구간을 비방전 구간(B)으로 정의할 수 있다.
이와 같이 주 방전 갭(G1)을 중심으로 한 주 방전 구간(A)과, 비방전 갭(G2)을 중심으로 한 비방전 구간(B)을 정의할 때에, 본 실시예에 의한 PDP는 주 방전 구간(A)에 대응하는 어드레스 전극(8)의 폭(D1)이 비방전 구간(B)에 대응하는 어드레스 전극(8)의 폭(D2)보다 작은 구성으로 이루어진다. 이러한 어드레스 전극(8)의 형상은 어드레스 전극(8)과 표시 전극(18)의 대향 면적을 축소시키는 결과를 나타낸다.
전술한 구성에 의해, 어드레스 전극(8)과 주사 전극(16) 사이에 어드레스 전압(Va)을 인가하면, 방전 셀 내에 어드레스 방전이 일어나고, 어드레스 방전의 결과 어드레스 전극(8) 위의 하부 유전층(10)과, 주사 전극(16) 및 표시 전극(18) 위의 상부 유전층(22) 위로 벽전하가 생성되어 발광이 일어날 방전 셀을 선택한다.
이어서, 선택된 방전 셀의 주사 전극(16)과 표시 전극(18) 사이에 유지 전압(Vs)을 인가하면, 주사 전극(16) 위에 쌓여있던 이온들과 표시 전극(18) 위에 쌓여있던 전자들이 충돌하여 플라즈마 방전, 즉 유지 방전을 일으킨다. 그리고 플라즈마 방전시 만들어지는 Xe의 여기 원자로부터 진공 자외선이 방출되고, 진공 자외선이 형광층을 여기시켜 가시광을 내게 함으로써 칼라 표시를 가능하게 한다.
여기서, 본 실시예에 의한 PDP는 전술한 어드레스 전극(8) 형상에 의해 어드레스 전극(8)과 표시 전극(18)간 대향 면적을 축소시킴에 따라, 어드레스 전극(8)과 표시 전극(18) 사이의 불필요한 방전을 억제한다. 그 결과, 본 실시예에 의한 PDP는 초기화 구간 이후 방전 셀(6R, 6G, 6B) 내에서 어드레스 전극(8)과 표시 전극(18)간 상호 간섭에 따른 벽전하 생성을 방지하여 방전 셀(6R, 6G, 6B)의 오방전을 방지하는 효과가 있다.
특히 전술한 어드레스 전극(8)의 폭 가운데 주 방전 구간(A)에 대응하는 어드레스 전극(8)의 폭(D1)은 방전 가스 중 Xe의 함량과 밀접한 관계가 있다. 즉, 어드레스 전극(8)과 표시 전극(18)이 일정한 대향 면적을 두고 마주할 때에, 방전 가스 중 Xe의 함량이 높아질수록 어드레스 전극(8)과 표시 전극(18) 사이의 오방전이 늘어난다. 이를 반대로 설명하면, 방전 가스 중 Xe의 함량이 높아질수록 어드레스 전극(8)과 표시 전극(18)의 대향 면적을 줄여 두 전극 사이의 오방전을 억제해야 함을 의미한다.
이로서 본 실시예에 의한 PDP는 Xe을 5% 이상, 바람직하게 10∼30% 함유하는 방전 가스를 구비하여 발광 효율을 향상시킴과 아울러, 주 방전 구간(A)에 대응하는 어드레스 전극(8)의 폭(D1)을 40∼140㎛로 형성하여 어드레스 전극(8)과 표시 전극(18)의 대향 면적을 줄임으로써 어드레스 전극(8)과 표시 전극(18)간 오방전을 방지한다. 이 때, 비방전 구간(B)에 대응하는 어드레스 전극(8)의 폭(D2)은 대략 180㎛가 바람직하다.
다음의 표 1은 주 방전 구간(A)에 대응하는 어드레스 전극(8)의 폭(D1)과, 방전 가스 중 Xe의 함량을 변화시키면서 어드레스 전극(8)과 표시 전극(18) 사이의 오방전 여부를 측정한 결과를 나타낸다. 아래 표에서 ○는 오방전이 일어난 것을 의미하고, ×는 오방전이 일어나지 않은 것을 의미한다.
참고로, 실험에 사용된 PDP는 42인치 ADS 구동 PDP로서, 표시 전극의 폭은 340㎛이고, 전압 파형은 도 4와 같다. Xe 함량에 따른 구동 전압은 다음의 표 2에 나타내었다.
방전 가스 중 Xe 함량(%)
10 15 20 30
주 방전 구간에 대응하는 어드레스 전극 폭(㎛) 40 × × × ×
60 × × × ×
80 × × × ×
100 × × × ×
120 × × ×
140 ×
160
180
방전 가스 중 Xe 함량(%)
10 15 20 30
구동 전압(V) Vset 360 390 420 420
Ve 200 220 250 250
Vscan 80 100 120 120
Va 85 85 95 95
Vs 210 230 250 250
상기 표에 나타난 바와 같이 방전 가스 중 Xe의 함량이 10∼30%이고, 주 방전 구간(A)에 대응하는 어드레스 전극(8)의 폭(D1)이 40∼140㎛일 때에, 고 Xe 함량에 따라 발광 효율이 향상되고, 어드레스 전극(8)과 표시 전극(18) 사이의 불필요한 방전을 억제하여 방전 셀(6R, 6G, 6B)의 오방전이 방지됨을 확인할 수 있다.
다음으로는 도 5∼도 7을 참고하여 본 발명의 실시예에 대한 변형예들에 대해 설명한다.
도 5는 첫번째 변형예로서, 이 경우는 전술한 실시예의 구조를 기본으로 하면서 비방전 구간(B)에 대응하는 어드레스 전극(8)의 폭(D2)을 일부 축소시킨 구성으로 이루어진다. 즉, 본 변형예에서 비방전 구간(B)의 중심부에 대응하는 어드레스 전극(8)의 폭(D3)은 비방전 구간(B)의 상하 양측에 대응하는 어드레스 전극(8)의 폭(D2)보다 작은 구성으로 이루어지며, 일례로 주 방전 구간(A)에 대응하는 어드레스 전극(8)의 폭(D1)과 같게 이루어질 수 있다.
이와 같이 비방전 구간(B)에 대응하는 어드레스 전극(8)의 폭을 일부 축소시킨 본 변형예에서는, 비방전 갭(G2)을 사이에 두고 위치하는 방전 셀들간 오방전을 방지하는 효과를 갖는다.
도 6은 두번째 변형예로서, 이 경우는 전술한 실시예 또는 전술한 변형예의 구조를 기본으로 하면서 방전유지 전극(20)의 투명 전극(16a, 18a)이 버스 전극(16b, 18b)으로부터 각 방전 셀(6R, 6G, 6B)의 중심부를 향해 연장되어 한쌍이 주 방전 갭(G1)을 사이에 두고 마주하는 돌출형으로 이루어진다. 이와 같이 투명 전극(16a, 18a)이 돌출형으로 이루어지는 구조에서는 방전유지 전극(20) 방향에 따른 방전 셀(6R, 6G, 6B)들간 오방전을 방지하는 효과가 있다.
도 7은 세번째 변형예로서, 이 경우는 전술한 실시예 또는 전술한 변형예들의 구조를 기본으로 하면서 격벽(12')이 어드레스 전극(8) 방향에 따른 제1 격벽 부재(12a)와, 어드레스 전극(8)과 직교하는 방향에 따른 제2 격벽 부재(12b)를 구비하는 격자형으로 이루어진다. 격자형 격벽(12')은 각각의 방전 셀(6R, 6G, 6B)을 독립적으로 구획하여 방전 셀(6R, 6G, 6B)들간 오방전을 보다 효과적으로 억제한다.
상기에서는 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이와 같이 본 발명에 따르면, 어드레스 전극과 표시 전극 사이의 불필요한 방전을 억제하여 방전 셀의 오방전을 방지한다. 또한, 본 발명에 의한 플라즈마 디스플레이 패널은 5% 이상, 바람직하게 10∼30%의 Xe의 함유하는 방전 가스를 사용함으로써 진공 자외선의 세기를 높여 발광 효율을 향상시킨다.
도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 부분 분해 사시도이다.
도 2는 도 1의 조립 상태를 나타내는 부분 평면도이다.
도 3은 도 1의 조립 상태를 나타내는 부분 단면도이다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 방법을 나타내는 파형도이다.
도 5∼도 7은 각각 본 발명의 실시예에 대한 첫번째, 두번째 및 세번째 변형예를 나타내는 플라즈마 디스플레이 패널의 부분 평면도이다.
도 8은 종래 기술에 의한 플라즈마 디스플레이 패널의 부분 분해 사시도이다.

Claims (16)

  1. 임의의 간격을 두고 서로 대향 배치되는 제1 및 제2 기판과;
    상기 제1 기판 중 제2 기판과의 대향면 상에 형성되는 어드레스 전극들과;
    상기 제1 기판과 제2 기판의 사이 공간에 배치되어 방전 셀들을 구획하는 격벽과;
    상기 각각의 방전 셀 내에 위치하는 적색, 녹색 또는 청색의 형광층; 및
    상기 제2 기판 중 제1 기판과의 대향면 상에 상기 어드레스 전극과 직교하는 방향을 따라 형성되는 방전유지 전극들을 포함하며,
    상기 각각의 방전 셀에 위치하는 두 방전유지 전극간 갭을 주 방전 갭이라 하고, 서로 이웃한 두 방전 셀간 방전유지 전극 사이의 갭을 비방전 갭이라 할 때에,
    상기 주 방전 갭에 대응하는 상기 어드레스 전극의 폭이 상기 비방전 갭에 대응하는 어드레스 전극의 폭보다 작게 형성되는 플라즈마 디스플레이 패널.
  2. 제1항에 있어서,
    상기 주 방전 갭에 대응하는 상기 어드레스 전극의 폭이 40∼140㎛으로 이루어지는 플라즈마 디스플레이 패널.
  3. 제1항 또는 제2항에 있어서,
    상기 방전 셀 내부가 Xe을 10∼30% 함유하는 방전 가스로 채워지는 플라즈마 디스플레이 패널.
  4. 제1항에 있어서,
    상기 비방전 갭에 대응하는 어드레스 전극은 그 폭의 일부가 축소 형성되는 플라즈마 디스플레이 패널.
  5. 제4항에 있어서,
    상기 비방전 갭의 중심부에 대응하는 어드레스 전극의 폭이 비방전 갭의 상하 양측에 대응하는 어드레스 전극의 폭보다 작게 형성되는 플라즈마 디스플레이 패널.
  6. 제1항 또는 제5항에 있어서,
    상기 비방전 갭의 중심부에 대응하는 어드레스 전극의 폭이 상기 주 방전 갭에 대응하는 어드레스 전극의 폭과 실질적으로 동일하게 형성되는 플라즈마 디스플레이 패널.
  7. 임의의 간격을 두고 서로 대향 배치되는 제1 및 제2 기판과;
    상기 제1 기판 중 제2 기판과의 대향면 상에 형성되는 어드레스 전극들과;
    상기 제1 기판과 제2 기판의 사이 공간에 배치되어 방전 셀들을 구획하는 격벽과;
    상기 각각의 방전 셀 내에 위치하는 적색, 녹색 또는 청색의 형광층; 및
    상기 제2 기판 중 제1 기판과의 대향면 상에 상기 어드레스 전극과 직교하는 방향을 따라 형성되는 주사 전극과 표시 전극의 쌍으로 이루어진 방전유지 전극들을 포함하며,
    상기 주사 전극의 중심을 지나는 제1 수평축과, 상기 표시 전극의 중심을 지나는 제2 수평축을 가정하고,
    상기 각각의 방전 셀에서 제1 수평축과 제2 수평축의 사이 구간을 주 방전 구간이라 하고, 어느 한 방전 셀의 제1 수평축과 이 수평축에 이웃한 다른 한 방전 셀의 제2 수평축의 사이 구간을 비방전 구간이라 할 때에,
    상기 주 방전 구간에 대응하는 상기 어드레스 전극의 폭이 상기 비방전 구간에 대응하는 어드레스 전극의 폭보다 작게 형성되는 플라즈마 디스플레이 패널.
  8. 제7항에 있어서,
    상기 주 방전 구간에 대응하는 상기 어드레스 전극의 폭이 40∼140㎛으로 이루어지는 플라즈마 디스플레이 패널.
  9. 제7항 또는 제8항에 있어서,
    상기 방전 셀 내부가 Xe을 10∼30% 함유하는 방전 가스로 채워지는 플라즈마 디스플레이 패널.
  10. 제7항에 있어서,
    상기 비방전 구간에 대응하는 어드레스 전극은 그 폭의 일부가 축소 형성되는 플라즈마 디스플레이 패널.
  11. 제10항에 있어서,
    상기 비방전 구간의 중심부에 대응하는 어드레스 전극의 폭이 비방전 구간의 상하 양측에 대응하는 어드레스 전극의 폭보다 작게 형성되는 플라즈마 디스플레이 패널.
  12. 제7항 또는 제11항에 있어서,
    상기 비방전 구간의 중심부에 대응하는 어드레스 전극의 폭이 상기 주 방전 구간에 대응하는 어드레스 전극의 폭과 실질적으로 동일하게 형성되는 플라즈마 디스플레이 패널.
  13. 제7항에 있어서,
    상기 격벽이 상기 어드레스 전극과 평행한 스트라이프 패턴으로 이루어지는 플라즈마 디스플레이 패널.
  14. 제7항에 있어서,
    상기 격벽이 상기 어드레스 전극 방향에 따른 제1 격벽 부재와, 상기 방전유지 전극 방향에 따른 제2 격벽 부재를 구비한 격자형으로 이루어지는 플라즈마 디스플레이 패널.
  15. 제7항에 있어서,
    상기 주사 전극과 표시 전극이 각각 투명 전극과, 투명 전극의 일측 가장자리에 형성되는 버스 전극을 포함하는 플라즈마 디스플레이 패널.
  16. 제15항에 있어서,
    상기 투명 전극이 상기 각 방전 셀의 중심부를 향해 연장되어 한쌍이 마주하도록 형성되는 돌출형으로 이루어지는 플라즈마 디스플레이 패널.
KR10-2003-0061862A 2003-09-04 2003-09-04 플라즈마 디스플레이 패널 Expired - Fee Related KR100515362B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR10-2003-0061862A KR100515362B1 (ko) 2003-09-04 2003-09-04 플라즈마 디스플레이 패널
JP2004246981A JP3980577B2 (ja) 2003-09-04 2004-08-26 プラズマディスプレイパネル
US10/933,430 US7358667B2 (en) 2003-09-04 2004-09-03 Plasma display panel
CNB2004101005441A CN100342475C (zh) 2003-09-04 2004-09-06 等离子体显示板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0061862A KR100515362B1 (ko) 2003-09-04 2003-09-04 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20050024057A KR20050024057A (ko) 2005-03-10
KR100515362B1 true KR100515362B1 (ko) 2005-09-15

Family

ID=34309401

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0061862A Expired - Fee Related KR100515362B1 (ko) 2003-09-04 2003-09-04 플라즈마 디스플레이 패널

Country Status (4)

Country Link
US (1) US7358667B2 (ko)
JP (1) JP3980577B2 (ko)
KR (1) KR100515362B1 (ko)
CN (1) CN100342475C (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100522691B1 (ko) * 2003-06-28 2005-10-19 삼성에스디아이 주식회사 플라즈마 표시장치
KR100705806B1 (ko) * 2005-06-10 2007-04-09 엘지전자 주식회사 플라즈마 디스플레이 패널
EP1758143A3 (en) * 2005-08-23 2009-08-26 Advanced PDP Development Center Corporation Plasma display panel
JPWO2007105480A1 (ja) * 2006-02-28 2009-07-30 パナソニック株式会社 プラズマディスプレイ装置
JP2007271658A (ja) * 2006-03-30 2007-10-18 Hitachi Ltd プラズマディスプレイ装置
KR100768227B1 (ko) * 2006-04-14 2007-10-18 삼성에스디아이 주식회사 플라즈마 디스플레이 장치
US8715634B2 (en) * 2006-10-24 2014-05-06 L'oreal Volumizing compositions
JP2008311022A (ja) * 2007-06-13 2008-12-25 Pioneer Electronic Corp プラズマディスプレイパネル
US8179044B2 (en) * 2010-02-02 2012-05-15 Samsung Sdi Co., Ltd. Plasma display device and fabricating method for the same

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2917279B2 (ja) 1988-11-30 1999-07-12 富士通株式会社 ガス放電パネル
US6097357A (en) 1990-11-28 2000-08-01 Fujitsu Limited Full color surface discharge type plasma display device
JP3259253B2 (ja) 1990-11-28 2002-02-25 富士通株式会社 フラット型表示装置の階調駆動方法及び階調駆動装置
EP1231590A3 (en) 1991-12-20 2003-08-06 Fujitsu Limited Circuit for driving display panel
EP0554172B1 (en) 1992-01-28 1998-04-29 Fujitsu Limited Color surface discharge type plasma display device
JP3025598B2 (ja) 1993-04-30 2000-03-27 富士通株式会社 表示駆動装置及び表示駆動方法
JP2891280B2 (ja) 1993-12-10 1999-05-17 富士通株式会社 平面表示装置の駆動装置及び駆動方法
JP3163563B2 (ja) 1995-08-25 2001-05-08 富士通株式会社 面放電型プラズマ・ディスプレイ・パネル及びその製造方法
JP2845183B2 (ja) 1995-10-20 1999-01-13 富士通株式会社 ガス放電パネル
DE69726771T2 (de) * 1996-09-18 2004-12-02 Matsushita Electric Industrial Co., Ltd., Kadoma Herstellungsverfahren einer Plasmaanzeigetafel geeignet für winzige Zellstrukturen, Plasmaanzeigetafel, und Vorrichtung zum Anzeigen der Plasmaanzeigetafel
CN1510708A (zh) * 1998-04-28 2004-07-07 ���µ�����ҵ��ʽ���� 等离子体显示面板及其制造方法
JP3424587B2 (ja) 1998-06-18 2003-07-07 富士通株式会社 プラズマディスプレイパネルの駆動方法
JP4063959B2 (ja) * 1998-06-19 2008-03-19 パイオニア株式会社 プラズマディスプレイパネル及びその駆動方法
US6479932B1 (en) * 1998-09-22 2002-11-12 Nec Corporation AC plasma display panel
CN1263068C (zh) * 1999-06-04 2006-07-05 松下电器产业株式会社 等离子体显示面板
JP4030685B2 (ja) 1999-07-30 2008-01-09 三星エスディアイ株式会社 プラズマディスプレイおよびその製造方法
JP3576051B2 (ja) * 1999-10-28 2004-10-13 富士通株式会社 プラズマディスプレイパネル及びその駆動方法
JP2001325888A (ja) 2000-03-09 2001-11-22 Samsung Yokohama Research Institute Co Ltd プラズマディスプレイ及びその製造方法
JP2001266750A (ja) * 2000-03-22 2001-09-28 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネル
KR100408213B1 (ko) * 2000-06-26 2003-12-01 황기웅 폐쇄형 화소로 된 델타 칼라 화소들을 가지는 교류형플라즈마 방전표시기
JP2002163986A (ja) * 2000-11-28 2002-06-07 Nec Corp プラズマディスプレイパネル
JP2002279905A (ja) * 2001-03-19 2002-09-27 Nec Corp プラズマディスプレイパネル
US6853136B2 (en) * 2001-08-20 2005-02-08 Samsung Sdi Co., Ltd. Plasma display panel having delta discharge cell arrangement
US7034443B2 (en) * 2002-03-06 2006-04-25 Lg Electronics Inc. Plasma display panel
KR100472367B1 (ko) * 2002-04-04 2005-03-08 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
JP4137013B2 (ja) * 2003-06-19 2008-08-20 三星エスディアイ株式会社 プラズマディスプレイパネル
US7425797B2 (en) * 2003-07-04 2008-09-16 Samsung Sdi Co., Ltd. Plasma display panel having protrusion electrode with indentation and aperture
US20050001551A1 (en) * 2003-07-04 2005-01-06 Woo-Tae Kim Plasma display panel
US7208876B2 (en) * 2003-07-22 2007-04-24 Samsung Sdi Co., Ltd. Plasma display panel
TWI222657B (en) * 2003-08-27 2004-10-21 Au Optronics Corp Plasma display panel

Also Published As

Publication number Publication date
CN1617288A (zh) 2005-05-18
US20050062418A1 (en) 2005-03-24
US7358667B2 (en) 2008-04-15
KR20050024057A (ko) 2005-03-10
JP3980577B2 (ja) 2007-09-26
CN100342475C (zh) 2007-10-10
JP2005085754A (ja) 2005-03-31

Similar Documents

Publication Publication Date Title
KR100515362B1 (ko) 플라즈마 디스플레이 패널
KR100578795B1 (ko) 플라즈마 디스플레이 패널
KR100778419B1 (ko) 플라즈마 디스플레이 패널
KR100581942B1 (ko) 플라즈마 디스플레이 패널
KR20040048173A (ko) 효율적 방전을 위한 플라즈마 디스플레이 패널
KR100647618B1 (ko) 플라즈마 디스플레이 패널
CN100568441C (zh) 等离子体显示面板
KR100550990B1 (ko) 플라즈마 디스플레이 패널
KR20050049865A (ko) 플라즈마 디스플레이 패널
JP2006310312A (ja) プラズマディスプレイパネル
KR100502916B1 (ko) 플라즈마 디스플레이 패널
KR100515333B1 (ko) 플라즈마 디스플레이 패널
KR100599615B1 (ko) 플라즈마 디스플레이 패널
KR100592252B1 (ko) 플라즈마 디스플레이 패널
KR100515359B1 (ko) 플라즈마 디스플레이 패널
KR100599592B1 (ko) 플라즈마 디스플레이 패널
KR100637236B1 (ko) 플라즈마 디스플레이 패널
KR100508935B1 (ko) 플라즈마 디스플레이 패널
KR100684844B1 (ko) 플라즈마 디스플레이 패널
KR20060133283A (ko) 플라즈마 디스플레이 패널
KR100670261B1 (ko) 플라즈마 디스플레이 패널
KR100615337B1 (ko) 플라즈마 디스플레이 패널
KR20060068260A (ko) 플라즈마 디스플레이 패널
KR20050105703A (ko) 플라즈마 디스플레이 패널
KR20050099243A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20030904

PA0201 Request for examination
PG1501 Laying open of application
E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20050824

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20050908

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20050909

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20080826

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20090826

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20100826

Start annual number: 6

End annual number: 6

FPAY Annual fee payment

Payment date: 20110825

Year of fee payment: 7

PR1001 Payment of annual fee

Payment date: 20110825

Start annual number: 7

End annual number: 7

FPAY Annual fee payment

Payment date: 20120823

Year of fee payment: 8

PR1001 Payment of annual fee

Payment date: 20120823

Start annual number: 8

End annual number: 8

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee