JP6284140B2 - Ga2O3系半導体素子 - Google Patents
Ga2O3系半導体素子 Download PDFInfo
- Publication number
- JP6284140B2 JP6284140B2 JP2013126849A JP2013126849A JP6284140B2 JP 6284140 B2 JP6284140 B2 JP 6284140B2 JP 2013126849 A JP2013126849 A JP 2013126849A JP 2013126849 A JP2013126849 A JP 2013126849A JP 6284140 B2 JP6284140 B2 JP 6284140B2
- Authority
- JP
- Japan
- Prior art keywords
- single crystal
- crystal layer
- electrode
- source electrode
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/29—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
- H01L23/291—Oxides or nitrides or carbides, e.g. ceramics, glass
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3171—Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/405—Orientations of crystalline planes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Thin Film Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
第1の実施の形態は、Ga2O3系半導体素子としてのプレーナゲート構造を有するGa2O3系MISFET(Metal Insulator Semiconductor Field Effect Transistor)についての形態である。
図1は、第1の実施の形態に係るGa2O3系MISFETの垂直断面図である。Ga2O3系MISFET10は、高抵抗β−Ga2O3基板2上に形成されたβ−Ga2O3単結晶層3と、β−Ga2O3単結晶層3上に形成されたソース電極12及びドレイン電極13と、ソース電極12とドレイン電極13との間のβ−Ga2O3単結晶層3上に絶縁膜16を介して形成されたゲート電極11と、β−Ga2O3単結晶層3中のソース電極12及びドレイン電極13の下にそれぞれ形成されたソース領域14及びドレイン領域15を含む。
図2(a)〜(e)は、第1の実施の形態に係るGa2O3系MISFETの製造工程を表す垂直断面図である。
以下に、β−Ga2O3単結晶膜を成長させた後でイオン注入法によりn型ドーパントを注入する方法(以下、第1の方法と呼ぶ)によりβ−Ga2O3単結晶層3を形成した場合、及びn型ドーパントを含んだβ−Ga2O3単結晶膜をエピタキシャル成長させる方法(以下、第2の方法と呼ぶ)によりβ−Ga2O3単結晶層3を形成した場合の、Ga2O3系MISFET10のIDS−VDS特性及びIDS−VGS特性を示す。
第2の実施の形態は、ゲート絶縁膜とパッシベーション膜が、それぞれ独立して形成される点で第1の実施の形態と異なる。なお、第1の実施の形態と同様の点については、説明を省略又は簡略化する。
第3の実施の形態は、Ga2O3系半導体素子がゲート絶縁膜を含まないGa2O3系MESFETである点で第2の実施の形態と異なる。なお、第2の実施の形態と同様の点については、説明を省略又は簡略化する。
上記第1〜3の実施の形態によれば、高抵抗のβ−Ga2O3基板と、酸化物絶縁体からなるパッシベーション膜とを組み合わせて用いることにより、リーク電流を顕著に減少させ、オンオフ比を顕著に向上させることができる。また、上記第1〜3の実施のトランジスタは、リーク電流の発生が抑えられるためにエネルギー効率が高く、省エネルギーを実現している。
Claims (6)
- β−Ga2O3基板上に形成されたβ−Ga2O3単結晶層と、
前記β−Ga2O3単結晶層上に形成されたソース電極及びドレイン電極と、
前記β−Ga2O3単結晶層上の前記ソース電極と前記ドレイン電極との間に形成されたゲート電極と、
前記β−Ga2O3単結晶層の表面の前記ソース電極と前記ゲート電極との間の領域及び前記ゲート電極と前記ドレイン電極との間の領域を覆う、(Al x Ga 1−x ) 2 O 3 (0<x≦1)を主成分とするパッシベーション膜と、
を有するGa2O3系半導体素子。 - 前記ゲート電極は、ゲート絶縁膜を介して前記β−Ga2O3単結晶層上に形成される、
請求項1に記載のGa2O3系半導体素子。 - 前記パッシベーション膜と前記ゲート絶縁膜は、同じ材料からなり、一体に形成される、
請求項2に記載のGa2O3系半導体素子。 - 前記ゲート電極は、前記β−Ga2O3単結晶層上に直接形成される、
請求項1に記載のGa2O3系半導体素子。 - 前記パッシベーション膜は、Al2O3を主成分とする、
請求項1〜4のいずれか1項に記載のGa2O3系半導体素子。 - 前記パッシベーション膜は、前記ソース電極及び前記ドレイン電極に接触する、
請求項1〜5のいずれか1項に記載のGa2O3系半導体素子。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013126849A JP6284140B2 (ja) | 2013-06-17 | 2013-06-17 | Ga2O3系半導体素子 |
PCT/JP2014/061798 WO2014203623A1 (ja) | 2013-06-17 | 2014-04-25 | Ga2O3系半導体素子 |
US14/898,529 US20160141372A1 (en) | 2013-06-17 | 2014-04-25 | Ga2O3 SEMICONDUCTOR ELEMENT |
TW103115728A TWI634665B (zh) | 2013-06-17 | 2014-05-01 | Ga 2 O 3 Semiconductor component |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013126849A JP6284140B2 (ja) | 2013-06-17 | 2013-06-17 | Ga2O3系半導体素子 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015002293A JP2015002293A (ja) | 2015-01-05 |
JP6284140B2 true JP6284140B2 (ja) | 2018-02-28 |
Family
ID=52104366
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013126849A Active JP6284140B2 (ja) | 2013-06-17 | 2013-06-17 | Ga2O3系半導体素子 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20160141372A1 (ja) |
JP (1) | JP6284140B2 (ja) |
TW (1) | TWI634665B (ja) |
WO (1) | WO2014203623A1 (ja) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9349806B2 (en) * | 2014-07-09 | 2016-05-24 | Taiwan Semiconductor Manufacturing Company Limited and National Chiao-Tung University | Semiconductor structure with template for transition metal dichalcogenides channel material growth |
JP2016157874A (ja) * | 2015-02-25 | 2016-09-01 | 国立研究開発法人情報通信研究機構 | 半導体積層構造体及びその製造方法、並びに半導体素子及びその製造方法 |
KR102426781B1 (ko) * | 2016-01-07 | 2022-07-28 | 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 | 반도체 소자 및 이를 구비한 발광 모듈 |
US20180026055A1 (en) * | 2016-07-19 | 2018-01-25 | Applied Materials, Inc. | Hybrid high-k dielectric material film stacks comprising zirconium oxide utilized in display devices |
CN106876466B (zh) * | 2017-02-16 | 2020-11-13 | 大连理工大学 | 一种氧化镓基金属-氧化物半导体场效应晶体管及其制备方法 |
US10777644B2 (en) * | 2017-04-27 | 2020-09-15 | The Government Of The United States Of America, As Represented By The Secretary Of The Navy | Heterojunction devices and methods for fabricating the same |
JP7008293B2 (ja) * | 2017-04-27 | 2022-01-25 | 国立研究開発法人情報通信研究機構 | Ga2O3系半導体素子 |
CN107331607B (zh) * | 2017-06-27 | 2020-06-26 | 中国科学院微电子研究所 | 一种氧化镓基底场效应晶体管及其制备方法 |
CN107464844A (zh) * | 2017-07-20 | 2017-12-12 | 中国电子科技集团公司第十三研究所 | 氧化镓场效应晶体管的制备方法 |
TW202013716A (zh) * | 2018-07-12 | 2020-04-01 | 日商Flosfia股份有限公司 | 半導體裝置和半導體系統 |
CN110571275A (zh) * | 2019-09-17 | 2019-12-13 | 中国科学技术大学 | 氧化镓mosfet的制备方法 |
WO2021106809A1 (ja) * | 2019-11-29 | 2021-06-03 | 株式会社Flosfia | 半導体装置および半導体装置を有する半導体システム |
CN111987169B (zh) * | 2020-08-28 | 2022-03-04 | 西安电子科技大学 | 基于二维氧化镓薄膜的晶体管及制备方法 |
CN112382664A (zh) * | 2020-11-03 | 2021-02-19 | 广东省科学院半导体研究所 | 一种倒装mosfet器件及其制作方法 |
CN113223929A (zh) * | 2021-04-16 | 2021-08-06 | 西安电子科技大学 | 基于非平衡激光等离子体的氧化镓高效掺杂方法 |
CN113421914B (zh) * | 2021-06-22 | 2022-09-20 | 西安电子科技大学 | p型金属氧化物电流阻挡层Ga2O3垂直金属氧化物半导体场效应晶体管 |
CN116417520B (zh) * | 2023-06-01 | 2023-10-17 | 湖北九峰山实验室 | 一种氧化镓场效应晶体管及其制备方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA2659215C (en) * | 2005-07-27 | 2018-07-10 | Dov Pharmaceutical, Inc. | Novel 1-aryl-3-azabicyclo[3.1.0]hexanes: preparation and use to treat neuropsychiatric disorders |
JP5584960B2 (ja) * | 2008-07-03 | 2014-09-10 | ソニー株式会社 | 薄膜トランジスタおよび表示装置 |
JP2010098141A (ja) * | 2008-10-16 | 2010-04-30 | Sumitomo Electric Device Innovations Inc | 半導体装置の製造方法 |
KR20120081072A (ko) * | 2009-09-07 | 2012-07-18 | 스미또모 가가꾸 가부시키가이샤 | 전계 효과 트랜지스터, 반도체 기판, 전계 효과 트랜지스터의 제조 방법, 및 반도체 기판의 제조 방법 |
JP2012253293A (ja) * | 2011-06-07 | 2012-12-20 | Sumitomo Electric Ind Ltd | 半導体装置 |
JP6009226B2 (ja) * | 2011-06-10 | 2016-10-19 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US9496138B2 (en) * | 2011-07-08 | 2016-11-15 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing oxide semiconductor film, method for manufacturing semiconductor device, and semiconductor device |
US9437689B2 (en) * | 2011-09-08 | 2016-09-06 | Tamura Corporation | Ga2O3 semiconductor element |
WO2013035843A1 (ja) * | 2011-09-08 | 2013-03-14 | 株式会社タムラ製作所 | Ga2O3系半導体素子 |
JP6050018B2 (ja) * | 2012-04-04 | 2016-12-21 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置の製造方法 |
WO2013155108A1 (en) * | 2012-04-09 | 2013-10-17 | Transphorm Inc. | N-polar iii-nitride transistors |
US8928037B2 (en) * | 2013-02-28 | 2015-01-06 | Power Integrations, Inc. | Heterostructure power transistor with AlSiN passivation layer |
-
2013
- 2013-06-17 JP JP2013126849A patent/JP6284140B2/ja active Active
-
2014
- 2014-04-25 US US14/898,529 patent/US20160141372A1/en not_active Abandoned
- 2014-04-25 WO PCT/JP2014/061798 patent/WO2014203623A1/ja active Application Filing
- 2014-05-01 TW TW103115728A patent/TWI634665B/zh active
Also Published As
Publication number | Publication date |
---|---|
TWI634665B (zh) | 2018-09-01 |
JP2015002293A (ja) | 2015-01-05 |
WO2014203623A1 (ja) | 2014-12-24 |
US20160141372A1 (en) | 2016-05-19 |
TW201511278A (zh) | 2015-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6284140B2 (ja) | Ga2O3系半導体素子 | |
JP6543869B2 (ja) | 半導体素子及びその製造方法 | |
CN110249432B (zh) | 电力用半导体装置 | |
CN109037323B (zh) | 具有选择性生成的2deg沟道的常关型hemt晶体管及其制造方法 | |
US7622763B2 (en) | Field effect transistor and method for manufacturing same | |
JP5807282B2 (ja) | Ga2O3系半導体素子 | |
JP5828568B1 (ja) | 半導体素子及びその製造方法 | |
US20190019873A1 (en) | Gate switching device and method manufacturing the same | |
US20120267686A1 (en) | Nitride semiconductor device and manufacturing method thereof | |
TW201735184A (zh) | 具有al1-xsixo閘極絕緣體的增強型iii族氮化物元件 | |
US8896026B2 (en) | Semicondutor device | |
KR101108746B1 (ko) | 질화물계 반도체 소자 및 그 제조 방법 | |
JP5779284B2 (ja) | スイッチング素子 | |
JP2011003808A (ja) | 電界効果トランジスタおよび電界効果トランジスタの製造方法 | |
CN110581072A (zh) | 半导体装置的制造方法 | |
CN107464843A (zh) | 半导体结构、hemt结构及其形成方法 | |
JP2017069565A (ja) | 高電子移動度トランジスタ、及び高電子移動度トランジスタの製造方法 | |
CN104638010A (zh) | 一种横向导通的GaN常关型MISFET器件及其制作方法 | |
JP2013055224A (ja) | 半導体装置およびその製造方法 | |
KR101172857B1 (ko) | 인헨스먼트 노멀리 오프 질화물 반도체 소자 및 그 제조방법 | |
JP4869563B2 (ja) | 窒化物半導体装置及びその製造方法 | |
JP2013135055A (ja) | Mis型半導体装置およびその製造方法 | |
US9236441B2 (en) | Nitride-based semiconductor device and method for manufacturing the same | |
JP2012209297A (ja) | 半導体装置およびその製造方法 | |
JP2009049358A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160610 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20160610 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161004 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20161129 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20170801 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171101 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20171106 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20171122 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180109 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180124 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6284140 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |