JP5990422B2 - ピーク抑圧回路 - Google Patents
ピーク抑圧回路 Download PDFInfo
- Publication number
- JP5990422B2 JP5990422B2 JP2012163696A JP2012163696A JP5990422B2 JP 5990422 B2 JP5990422 B2 JP 5990422B2 JP 2012163696 A JP2012163696 A JP 2012163696A JP 2012163696 A JP2012163696 A JP 2012163696A JP 5990422 B2 JP5990422 B2 JP 5990422B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- peak
- impulse
- impulse signal
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Transmitters (AREA)
Description
1:複数キャリア周波数合成部
2:NCO発生部
3:IQ二乗和計算部
4:ピーク信号検出部
5:インパルス信号生成部
6:遅延回路
7:キャリア毎重み付け部
8:インパルス信号帯域制限部
9:遅延回路
10:ピーク信号抑圧部
11:遅延回路
12:複数キャリア周波数合成部
13:インパルス信号間引き部
131:検索区間カウンタ
132:最大ピークラッチ回路
133:遅延回路
134:比較0マスク回路
Claims (4)
- ピーク強度が強度閾値より大きいピーク信号を入力信号中に検出し、検出した前記ピーク信号のピーク時刻でのインパルス信号を生成するインパルス信号生成部と、
前記インパルス信号生成部が生成した前記インパルス信号に対して、信号間隔が間隔閾値より広くなるように間引きを行うインパルス信号間引き部と、
前記インパルス信号間引き部での間引き後の前記インパルス信号に対して、前記入力信号の帯域の範囲内で帯域制限を行うインパルス信号帯域制限部と、
前記インパルス信号帯域制限部での帯域制限後の前記インパルス信号を前記入力信号から減算し、前記入力信号中の前記ピーク信号を抑圧するピーク信号抑圧部と、
を備えることを特徴とするピーク抑圧回路。 - 前記間隔閾値は、前記入力信号中の前記ピーク信号の平均信号間隔に基づいて設定されることを特徴とする請求項1に記載のピーク抑圧回路。
- 前記間隔閾値は、帯域制限後の1個の前記インパルス信号の時間軸上の広がりに基づいて設定されることを特徴とする請求項1又は請求項2に記載のピーク抑圧回路。
- 前記インパルス信号間引き部は、前記間隔閾値に等しい時間範囲内において、前記インパルス信号生成部が生成した前記インパルス信号が複数存在するときには、強度が最大の前記インパルス信号を抽出する一方で、その他の前記インパルス信号を間引くことを特徴とする請求項1から請求項3のいずれかに記載のピーク抑圧回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012163696A JP5990422B2 (ja) | 2012-07-24 | 2012-07-24 | ピーク抑圧回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012163696A JP5990422B2 (ja) | 2012-07-24 | 2012-07-24 | ピーク抑圧回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014027342A JP2014027342A (ja) | 2014-02-06 |
JP5990422B2 true JP5990422B2 (ja) | 2016-09-14 |
Family
ID=50200649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012163696A Active JP5990422B2 (ja) | 2012-07-24 | 2012-07-24 | ピーク抑圧回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5990422B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6776699B2 (ja) * | 2016-07-27 | 2020-10-28 | 日本電気株式会社 | ピーク抑圧回路及びピーク抑圧方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4100996B2 (ja) * | 2002-08-13 | 2008-06-11 | シャープ株式会社 | 重み推定方法並びに重み推定装置及びそれを備えた干渉除去装置と受信機 |
JP3990974B2 (ja) * | 2002-11-26 | 2007-10-17 | 株式会社日立コミュニケーションテクノロジー | ピークファクタ低減装置 |
JP4625410B2 (ja) * | 2006-01-19 | 2011-02-02 | 株式会社日立国際電気 | 送信機 |
JP5138508B2 (ja) * | 2008-08-22 | 2013-02-06 | 日本無線株式会社 | ピークリミッタ回路 |
JP5175751B2 (ja) * | 2009-01-21 | 2013-04-03 | 株式会社日立製作所 | ピークファクタ低減装置および基地局 |
-
2012
- 2012-07-24 JP JP2012163696A patent/JP5990422B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2014027342A (ja) | 2014-02-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102207599B1 (ko) | 블록 기반 파고율 저감 | |
JP4823013B2 (ja) | ピークファクタ低減装置およびベースバンド信号処理装置 | |
EP2875620B1 (en) | Method and system for aligning signals widely spaced in frequency for wideband digital predistortion in wireless communication systems | |
JP4625434B2 (ja) | 送信機 | |
WO2016106719A1 (zh) | 一种信号的削波处理方法和设备 | |
CN102783059B (zh) | 峰值功率抑制电路以及具有峰值功率抑制电路的通信设备 | |
JP2008227724A (ja) | Ofdm変調装置 | |
KR101877268B1 (ko) | Pc-cfr 장치 및 papr 감소 방법, 및 피크 값 결정 장치 | |
US20110249768A1 (en) | Peak suppression device and peak suppression method | |
CN201360268Y (zh) | 一种基于峰值检测的削峰装置 | |
JP2007251909A (ja) | 信号ピーク電圧抑圧装置 | |
KR101495473B1 (ko) | 비인과적 직교 주파수 분할 다중 테이퍼진 피크 억제 | |
JPWO2010055639A1 (ja) | 変調装置及び変調方法 | |
JP5990422B2 (ja) | ピーク抑圧回路 | |
CN102244626A (zh) | 一种降低信号峰均比的方法及装置 | |
JP4617232B2 (ja) | 送信機 | |
JP4837669B2 (ja) | マルチキャリア送信装置 | |
CN103929390A (zh) | 一种lte系统的基带消峰方法及装置 | |
JP2004080696A (ja) | 振幅制限回路及びcdma通信装置 | |
JP2014027343A (ja) | ピーク抑圧回路 | |
Grimwood et al. | Robustness of FDM-FDCP modulation to phase noise in millimeter wave systems | |
JP2018019246A (ja) | ピーク抑圧回路及びピーク抑圧方法 | |
JP2010141448A (ja) | 信号検出装置及びそれに用いる信号検出方法並びにそのプログラム | |
KR20110038991A (ko) | 멀티캐리어 시스템에서 피크치 감소를 위한 상쇄 펄스 생성기 동작 방법 및 그를 위한 pc-cfr 장치 | |
JP6070820B2 (ja) | 通信装置及びそのピーク抑圧方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150715 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160523 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160621 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160713 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160809 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160815 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5990422 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |