JP5849670B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP5849670B2 JP5849670B2 JP2011269891A JP2011269891A JP5849670B2 JP 5849670 B2 JP5849670 B2 JP 5849670B2 JP 2011269891 A JP2011269891 A JP 2011269891A JP 2011269891 A JP2011269891 A JP 2011269891A JP 5849670 B2 JP5849670 B2 JP 5849670B2
- Authority
- JP
- Japan
- Prior art keywords
- impurity diffusion
- diffusion region
- region
- conductivity type
- contact
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 88
- 239000012535 impurity Substances 0.000 claims description 310
- 238000009792 diffusion process Methods 0.000 claims description 307
- 239000000758 substrate Substances 0.000 claims description 31
- 229910021332 silicide Inorganic materials 0.000 claims description 4
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 4
- 238000002955 isolation Methods 0.000 description 16
- 230000015556 catabolic process Effects 0.000 description 12
- 238000004519 manufacturing process Methods 0.000 description 9
- 238000000034 method Methods 0.000 description 6
- 230000003071 parasitic effect Effects 0.000 description 6
- 230000006378 damage Effects 0.000 description 4
- 238000005468 ion implantation Methods 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D18/00—Thyristors
- H10D18/60—Gate-turn-off devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/60—Impurity distributions or concentrations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/611—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using diodes as protective elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/711—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using bipolar transistors as protective elements
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
本適用例にかかる半導体装置は、第1導電型の半導体基板と、第2導電型の第1不純物拡散領域と、第1導電型の第2不純物拡散領域と、第2導電型の第3不純物拡散領域と、第2導電型の第4不純物拡散領域と、第1コンタクトと、第1の電源と、を含み、前記第1不純物拡散領域は、前記半導体基板内に設けられ、前記第2不純物拡散領域は、前記第1不純物拡散領域内に設けられ、前記第3不純物拡散領域は、前記第2不純物拡散領域内に設けられ、前記第4不純物拡散領域の第1の部分は、前記第2不純物拡散領域内に、前記第3不純物拡散領域に離間して設けられ、前記第4不純物拡散領域の第2の部分は、前記第1不純物拡散領域の第3の部分の前記半導体基板の表面側に設けられ、前記第1の部分と前記第2の部分が連続し、前記第1コンタクトは、前記第2の部分に接するように設けられ、前記第1コンタクトと前記第3の部分とが平面視において重なり、前記第1の電源は前記第3不純物拡散領域に接続されていることを特徴とする。尚、本明細書において、「離間」というのは、接することなく適切な距離を保っていることを言う。
上記適用例にかかる半導体装置において、前記第1コンタクトと、前記第3の部分との間で前記第2不純物拡散領域を挟むことができる前記第1不純物拡散領域の所定の領域とが、第1の配線で接続されていることが好ましい。
本適用例にかかる半導体装置は、第1導電型の半導体基板と、前記半導体基板内に設けられた第2導電型の第1不純物拡散領域と、前記第1不純物拡散領域内に設けられた第1導電型の第2不純物拡散領域と、前記第2不純物拡散領域内に設けられた第2導電型の第3不純物拡散領域と、第2導電型の第4不純物拡散領域と、前記第2不純物拡散領域内に設けられた第2導電型の第5不純物拡散領域と、第1コンタクトと、第1の電源と、を含み、前記第2不純物拡散領域は、平面視において、前記第1不純物拡散領域の第1の領域に囲まれると共に前記第1不純物拡散領域の第2の領域を囲むように配置され、前記第3不純物拡散領域及び前記第5不純物拡散領域は、平面視において、前記第2の領域が間に位置するように配置され、前記第4不純物拡散領域は、平面視において、前記第3不純物拡散領域と前記第5不純物拡散領域との間に配置され、前記第4不純物拡散領域は、第1部分と、第2部分と、第3部分とからなり、前記第2部分は前記第2の領域に配置され、前記第1部分は前記第2不純物拡散領域の前記第3不純物拡散領域側に前記第3不純物拡散領域に離間して配置され、前記第3部分は前記第2不純物拡散領域の前記第5不純物拡散領域側に前記第5不純物拡散領域に離間して配置され、前記第1部分と、前記第2部分と、前記第3部分が連続し、前記第1コンタクトは、前記第2部分に接するように設けられ、前記第1の電源は前記第3不純物拡散領域および前記第5不純物拡散領域に接続されていることを特徴とする。
上記適用例にかかる半導体装置において、前記第1コンタクトと前記第1の領域とが第1の配線で接続されていることが好ましい。
図1に、本発明を適用した半導体装置100の所定部分における断面図を示す。半導体装置100は、第1導電型の半導体基板10に、第2導電型の第1不純物拡散領域20、第1導電型の第2不純物拡散領域30、第2導電型の第3不純物拡散領域40、第2導電型の第3不純物拡散領域41及び第2導電型の第4不純物拡散領域50が形成されたものである。また、第3不純物拡散領域40と第4不純物拡散領域50との間には第1ゲート60が設けられ、第3不純物拡散領域41と第4不純物拡散領域50との間には、第2ゲート61が設けられている。半導体基板10、第1不純物拡散領域20及び第2不純物拡散領域30による構造が、トリプルウェルの構造を構成している。尚、上述した従来例と同様に、ここで、第1導電型をP型、第2導電型をN型とする。第1不純物拡散領域20はN型ウェル、第2不純物拡散領域30はP型ウェルである。
本実施形態は、半導体装置200若しくは半導体装置300の製造方法について説明するものである。尚、本実施形態の説明において、第1実施形態で説明した半導体装置の構成要素と同じ若しくは同等の構成要素については同じ番号を付与し、その説明は省略する場合がある。
Claims (7)
- 第1導電型の半導体基板と、
第2導電型の第1不純物拡散領域と、
第1導電型の第2不純物拡散領域と、
第2導電型の第3不純物拡散領域と、
第2導電型の第4不純物拡散領域と、
第1コンタクトと、
第1の電源と、
第1のゲートと、を含み、
前記第1不純物拡散領域は、前記半導体基板内に設けられ、
前記第2不純物拡散領域は、前記第1不純物拡散領域内に設けられ、
前記第3不純物拡散領域は、前記第2不純物拡散領域内に設けられ、
前記第4不純物拡散領域の第1の部分は、前記第2不純物拡散領域内に、前記第3不純物拡散領域に離間して設けられ、前記第4不純物拡散領域の第2の部分は、前記第1不純物拡散領域の第3の部分の前記半導体基板の表面側に設けられ、
前記第1の部分と前記第2の部分が連続し、
前記第1コンタクトは、前記第2の部分に接するように設けられ、
前記第1コンタクトと前記第3の部分とが平面視において重なり、
前記第1の電源は前記第3不純物拡散領域に接続され、
前記第1ゲートは、前記第4不純物拡散領域と前記第3不純物拡散領域との間の前記第2不純物拡散領域の上方に設けられ、
前記第1ゲートはGNDに接続され、
前記第1ゲートの一部が、前記第4不純物拡散領域に平面視で重なっていることを特徴とする半導体装置。 - 前記第1ゲートの一部が、前記第3不純物拡散領域に平面視で重なっていることを特徴とする請求項1に記載の半導体装置。
- 前記第4不純物拡散領域の前記半導体基板の表面側に、第2導電型の第6不純物拡散領域が設けられ、
前記第6不純物拡散領域の不純物濃度は、前記第4不純物拡散領域の不純物濃度より高いことを特徴とする請求項1又は2に記載の半導体装置。 - 前記第6不純物拡散領域の表面にはシリサイド層が設けられていることを特徴とする請求項3記載の半導体装置。
- 前記第1コンタクトと、前記第3の部分との間で前記第2不純物拡散領域を挟むことができる前記第1不純物拡散領域の所定の領域とが、第1の配線で接続されていることを特徴とする請求項1〜4のいずれか一項に記載の半導体装置。
- 第1導電型の半導体基板と、
前記半導体基板内に設けられた第2導電型の第1不純物拡散領域と、
前記第1不純物拡散領域内に設けられた第1導電型の第2不純物拡散領域と、
前記第2不純物拡散領域内に設けられた第2導電型の第3不純物拡散領域と、
第2導電型の第4不純物拡散領域と、
前記第2不純物拡散領域内に設けられた第2導電型の第5不純物拡散領域と、
第1コンタクトと、
第1の電源と、
前記第4不純物拡散領域と前記第3不純物拡散領域との間の前記第2不純物拡散領域の上方に設けられた第1のゲートと、
前記第4不純物拡散領域と前記第5不純物拡散領域との間の前記第2不純物拡散領域の上方に設けられた第2のゲートと、
を含み、
前記第2不純物拡散領域は、平面視において、前記第1不純物拡散領域の第1の領域に囲まれると共に前記第1不純物拡散領域の第2の領域を囲むように配置され、
前記第3不純物拡散領域及び前記第5不純物拡散領域は、平面視において、前記第2の領域が間に位置するように配置され、
前記第4不純物拡散領域は、平面視において、前記第3不純物拡散領域と前記第5不純物拡散領域との間に配置され、
前記第4不純物拡散領域は、第1部分と、第2部分と、第3部分とからなり、前記第2部分は前記第2の領域に配置され、前記第1部分は前記第2不純物拡散領域の前記第3不純物拡散領域側に前記第3不純物拡散領域に離間して配置され、前記第3部分は前記第2不純物拡散領域の前記第5不純物拡散領域側に前記第5不純物拡散領域に離間して配置され、
前記第1部分と、前記第2部分と、前記第3部分が連続し、
前記第1コンタクトは、前記第2部分に接するように設けられ、
前記第1の電源は前記第3不純物拡散領域および前記第5不純物拡散領域に接続され、
前記第1ゲートおよび前記第2ゲートはGNDに接続され、
前記第1ゲートの一部および前記第2ゲートの一部が、前記第4不純物拡散領域に平面視で重なっていることを特徴とする半導体装置。 - 前記第1コンタクトと前記第1不純物拡散領域の所定の領域とが第1の配線で接続されていることを特徴とする請求項6に記載の半導体装置。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011269891A JP5849670B2 (ja) | 2011-12-09 | 2011-12-09 | 半導体装置 |
PCT/JP2012/007661 WO2013084451A1 (ja) | 2011-12-09 | 2012-11-29 | 半導体装置 |
US14/358,982 US9312329B2 (en) | 2011-12-09 | 2012-11-29 | Semiconductor device |
CN201280060455.1A CN103988305A (zh) | 2011-12-09 | 2012-11-29 | 半导体装置 |
TW101145500A TWI497683B (zh) | 2011-12-09 | 2012-12-04 | Semiconductor device |
US15/049,839 US9859359B2 (en) | 2011-12-09 | 2016-02-22 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011269891A JP5849670B2 (ja) | 2011-12-09 | 2011-12-09 | 半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015174454A Division JP2015216410A (ja) | 2015-09-04 | 2015-09-04 | 半導体装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2013122945A JP2013122945A (ja) | 2013-06-20 |
JP2013122945A5 JP2013122945A5 (ja) | 2015-01-29 |
JP5849670B2 true JP5849670B2 (ja) | 2016-02-03 |
Family
ID=48573842
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011269891A Expired - Fee Related JP5849670B2 (ja) | 2011-12-09 | 2011-12-09 | 半導体装置 |
Country Status (5)
Country | Link |
---|---|
US (2) | US9312329B2 (ja) |
JP (1) | JP5849670B2 (ja) |
CN (1) | CN103988305A (ja) |
TW (1) | TWI497683B (ja) |
WO (1) | WO2013084451A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6894715B2 (ja) * | 2017-01-31 | 2021-06-30 | ラピスセミコンダクタ株式会社 | 半導体装置 |
JP2019029399A (ja) * | 2017-07-26 | 2019-02-21 | パナソニックIpマネジメント株式会社 | 撮像装置 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59217368A (ja) * | 1983-05-26 | 1984-12-07 | Hitachi Ltd | 集積回路とその製造方法 |
KR100190008B1 (ko) * | 1995-12-30 | 1999-06-01 | 윤종용 | 반도체 장치의 정전하 보호 장치 |
JP3472911B2 (ja) | 1997-10-31 | 2003-12-02 | セイコーエプソン株式会社 | 半導体装置 |
JP3123489B2 (ja) | 1997-11-20 | 2001-01-09 | 日本電気株式会社 | 半導体集積回路における静電保護回路及びその製造方法 |
TW399337B (en) | 1998-06-09 | 2000-07-21 | Koninkl Philips Electronics Nv | Semiconductor device |
JP3317345B2 (ja) | 1999-07-23 | 2002-08-26 | 日本電気株式会社 | 半導体装置 |
JP3430080B2 (ja) * | 1999-10-08 | 2003-07-28 | Necエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
US6489653B2 (en) * | 1999-12-27 | 2002-12-03 | Kabushiki Kaisha Toshiba | Lateral high-breakdown-voltage transistor |
JP3875460B2 (ja) * | 2000-07-06 | 2007-01-31 | 株式会社東芝 | 半導体装置 |
KR100448925B1 (ko) | 2002-03-11 | 2004-09-16 | 삼성전자주식회사 | 정전기 방전 보호를 위한 반도체 장치 및 그 제조 방법 |
KR100645039B1 (ko) | 2003-12-15 | 2006-11-10 | 삼성전자주식회사 | 정전기 방전 보호 소자 및 그 제조방법 |
JP2006013450A (ja) | 2004-05-27 | 2006-01-12 | Renesas Technology Corp | 半導体装置およびその製造方法 |
JP4854934B2 (ja) * | 2004-06-14 | 2012-01-18 | ルネサスエレクトロニクス株式会社 | 静電気放電保護素子 |
JP4703196B2 (ja) * | 2005-01-18 | 2011-06-15 | 株式会社東芝 | 半導体装置 |
CN100555398C (zh) | 2005-06-30 | 2009-10-28 | 精工爱普生株式会社 | 集成电路装置及电子设备 |
US7190030B1 (en) * | 2005-09-07 | 2007-03-13 | United Microelectronics Corp. | Electrostatic discharge protection structure |
JP2008004703A (ja) | 2006-06-21 | 2008-01-10 | Ricoh Co Ltd | 半導体装置及び半導体装置の製造方法 |
JP5165321B2 (ja) * | 2007-09-28 | 2013-03-21 | オンセミコンダクター・トレーディング・リミテッド | 静電気破壊保護素子、静電気破壊保護回路、半導体装置および半導体装置の製造方法 |
JP4595002B2 (ja) * | 2008-07-09 | 2010-12-08 | 株式会社東芝 | 半導体装置 |
JP5203850B2 (ja) | 2008-08-22 | 2013-06-05 | パナソニック株式会社 | 静電気保護素子 |
JP5349885B2 (ja) * | 2008-09-30 | 2013-11-20 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
-
2011
- 2011-12-09 JP JP2011269891A patent/JP5849670B2/ja not_active Expired - Fee Related
-
2012
- 2012-11-29 US US14/358,982 patent/US9312329B2/en active Active
- 2012-11-29 WO PCT/JP2012/007661 patent/WO2013084451A1/ja active Application Filing
- 2012-11-29 CN CN201280060455.1A patent/CN103988305A/zh active Pending
- 2012-12-04 TW TW101145500A patent/TWI497683B/zh not_active IP Right Cessation
-
2016
- 2016-02-22 US US15/049,839 patent/US9859359B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
TWI497683B (zh) | 2015-08-21 |
CN103988305A (zh) | 2014-08-13 |
US9859359B2 (en) | 2018-01-02 |
US9312329B2 (en) | 2016-04-12 |
US20140312462A1 (en) | 2014-10-23 |
US20160204095A1 (en) | 2016-07-14 |
TW201332082A (zh) | 2013-08-01 |
JP2013122945A (ja) | 2013-06-20 |
WO2013084451A1 (ja) | 2013-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6243720B2 (ja) | Esd保護回路を備えた半導体装置 | |
JP2009049331A (ja) | 半導体装置 | |
TW201532162A (zh) | 半導體積體電路裝置 | |
JP2008091687A (ja) | 半導体集積回路装置 | |
JP5511395B2 (ja) | 半導体装置 | |
JP5849670B2 (ja) | 半導体装置 | |
KR101489003B1 (ko) | 반도체 장치 | |
JP7043194B2 (ja) | 静電保護素子および半導体装置 | |
TWI477018B (zh) | 暫態電壓抑制器電路與用於其中之二極體元件及其製造方法 | |
WO2013128583A1 (ja) | 半導体装置 | |
JP5835977B2 (ja) | 保護ダイオードを備えた半導体装置 | |
JP5085045B2 (ja) | 半導体装置 | |
JP2015216410A (ja) | 半導体装置 | |
KR102082644B1 (ko) | 반도체 장치 | |
US9337077B2 (en) | Semiconductor device | |
CN103515940B (zh) | 瞬时电压抑制器电路与用于其中的二极管元件及其制造方法 | |
JP6624912B2 (ja) | 半導体装置 | |
JP6847731B2 (ja) | 半導体装置 | |
TWI538153B (zh) | 半導體裝置 | |
JP2009146977A (ja) | 半導体装置 | |
JP6099986B2 (ja) | 半導体装置 | |
JP2011142189A (ja) | 半導体装置 | |
JP2011192842A (ja) | 半導体装置 | |
WO2012120802A1 (ja) | 半導体装置 | |
TW201737461A (zh) | 具有 esd保護元件的半導體裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141204 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20141204 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20150107 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150707 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150904 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151104 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151117 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5849670 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |