JP5734469B2 - メモリ制御装置、メモリ制御方法、及びプログラム - Google Patents
メモリ制御装置、メモリ制御方法、及びプログラム Download PDFInfo
- Publication number
- JP5734469B2 JP5734469B2 JP2014004800A JP2014004800A JP5734469B2 JP 5734469 B2 JP5734469 B2 JP 5734469B2 JP 2014004800 A JP2014004800 A JP 2014004800A JP 2014004800 A JP2014004800 A JP 2014004800A JP 5734469 B2 JP5734469 B2 JP 5734469B2
- Authority
- JP
- Japan
- Prior art keywords
- main
- processing
- background
- unit
- memory control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Debugging And Monitoring (AREA)
Description
このようなディスクアレイシステムを利用する装置が、例えば印刷装置である場合、印刷処理とそれ以外の目的でのバックグラウンド処理とが共通の記憶装置で処理される場合、メイン処理に影響を及ぼさない範囲内か、固定的な処理の割合でバックグラウンド処理を行っていた。
ここで、ディスクアレイシステムがデータ保護を目的としたミラーリング(RAID1)システムにおいて、片方のハードディスク装置に故障が発生する場合がある。この場合、故障したハードディスク装置を新しいものに交換して、正常なハードディスク装置の内容を交換したハードディスク装置にコピー処理を行う。このようなコピー処理は、通常バックグラウンドで処理される。
このような事態に備えて、メイン処理とバックグラウンド処理との優先度テーブルを作成すること、作成した優先度テーブルを用いてメイン処理とバックグラウンド処理との優先順位を決定することが特許文献1に記載されている。
さらに、優先度テーブルを記憶装置側に登録して優先度を制御することは、複数発行されたアクセス要求のどれを先に処理されたのかについて要求元で判断するための複雑な処理が必要となる。
本発明は、上記の課題を解決するためになされたもので、本発明の目的は、比較的簡単な制御構成でシステムの主たるメイン処理の処理効率を劣化させることなく、バックグラウンド処理も最短時間で完了できる仕組みを提供することである。
複数の記憶手段を制御するメモリ制御装置であって、
メイン装置から要求される前記記憶手段に対するメイン処理の状態に基づいて、前記複数の記憶手段の状態に基づくバックグラウンド処理の処理単位を可変にする制御手段を備え、
前記制御手段は、前記バックグラウンド処理の実行中に前記メイン装置から前記メイン処理が要求されると、前記バックグラウンド処理を中断して前記メイン処理を行い、
前記メイン処理の処理単位が完了すると、所定時間が経過するまで前記バックグラウンド処理を再開せずに前記メイン装置から前記メイン処理が要求されるか判定し、
前記メイン処理が要求されないまま前記所定時間が経過すると、第1の処理単位で前記バックグラウンド処理を再開し、
前記第1の処理単位での前記バックグラウンド処理が所定回数完了するまでに前記メイン装置から前記メイン処理が要求されなければ、前記バックグラウンド処理の処理単位を前記第1の処理単位よりも大きい第2の処理単位に変更し、前記バックグラウンド処理を継続することを特徴とする。
<システム構成の説明>
〔第1実施形態〕
図1は、本実施形態を示すメモリ制御装置を適用可能な画像形成装置の構成を説明するブロック図である。本実施形態では、画像形成装置として、MFP(Multi Function Peripheral)の例を示すが、SFP(Single Function Peripheral:単一機能周辺機器)に適用してもよい。なお、本例は、複数のハードディスクをアレイ接続可能とするためのHDDコントローラが画像形成装置を制御するCPUとがシステムバス220を介して接続される。また、本実施形態では、メモリ装置をハードディスクとする例を説明するが、メモリ装置は、ハードディスクに限定されるものではなく、他の適用例については後述する。
LAN−IF部205は、印刷装置に接続されるローカル・エリア・ネットワーク206とのインタフェースを行う。一般的にはTCP/IPのプロトコルに対応する。本コントローラは、ネットワークケーブルを介して、外部HOST207などのネットワーク対応機器と接続され、ネットワーク経由でのプリントを行うことができる。
Reader−IF部208は、スキャナ装置209との通信制御を行う。なお、画像形成装置は、スキャナ装置209によってスキャンした画像データを入力することでコピー機能を実現する。
画像処理部212は、前記LAN−IF部205、Reader−IF部208、FAX−IF部210を介して取り込んだ画像データに対して、各種画像処理を行う。
パネル−IF部213は、パネル装置214との通信制御を行う。ユーザは、パネル装置214上の液晶表示やボタン等を操作して、画像形成装置の各種設定操作及び状態の確認などを行う。パネル装置214の液晶表示部には、図示しないUI(ユーザインタフェース)が表示される。
HDD−IF部215は、HDD(ハードディスク装置)メインコントローラ216に対するデータの入出力制御を行う。HDDコントローラ216には、ハードディスクを複数接続することが可能である。なお、ハードディスクは、例えばATA(AT Attachment)規格として、Parallel-ATAやSerial-ATAなどがあり、これらの規格に準拠してデータの入出力制御が実行される。
ビデオ制御部218は、印刷部219とのコマンド/ステータスの通信、メモリ上に生成された印刷データの転送を行う。印刷部219は、印刷装置本体であり、主に前記ビデオ制御部218からのコマンド情報に従い、印刷データを紙に印刷する。
本実施形態は、HDDコントローラ216に接続されるハードディスクに対するバックグラウンド処理を例として説明する。
なお、本実施形態では、メインコントローラ200の外部にHDDコントローラが別チップ又はボードとして接続される場合を想定して説明を行うが、当然ながら、1チップやオンボードとしてメインコントローラと一体化した構成でも構わない。また、本実施形態では、HDDコントローラ216からみて、メインコントローラ200はメイン装置とみなして、以下のメモリ制御を説明する。
図2において、CPU301は、システム制御、RAID制御、演算処理及びATA規格のコマンド処理などを行う。メモリ制御部302は、各種メモリデバイスへの入出力制御やDMA(ダイレクト・メモリ・アクセス)制御を行う。ROM(リード・オンリー・メモリ)303は、不揮発性メモリで、起動プログラムや各種モード設定値等の頻繁に変更しないデータを格納する。なお、ROM303に替えて、Flash−ROMを用いれば、上記各情報の書き換えも可能である。
Device−IF部305は、ATA規格のデバイス側コマンド及びデータの入出力制御を行う。Host−IF部308は、ATA規格のホスト側コマンド及びデータの入出力制御を行い、1つ以上のハードディスク装置と接続される。
なお、RAIDシステムを構築する場合には必要個数のハードディスク装置が接続(例えばミラーリング処理用に2個接続など)され、必要個数分のHost制御回路が前記Host−IF部308に含まれていてもよい。
割り込み制御部306は、各種割り込み信号のマスク及び出力制御を行う。システムバス309は、制御バス及びデータバスと任意ブロック間のローカルなバス及び信号線を便宜的にまとめて表現したものである。
ここで、ミラーリング処理とは、マスタHDDの内容を常にバックアップHDDにミラー(コピー)しておくことでマスタHDD故障時のデータ保証を確保する方法である。また、マスタHDD故障時には、バックアップHDDがマスタHDDに切り替わる事でシステムとしての機能が停止することはない。
図3において、HDDコントローラ402は、1つのDevice−IFと2つのHost−IFを搭載している。ここで、Device側にSATAケーブル405を介してメインコントローラ401が、Host側にSATAケーブル406,407を介して2個のHDD403及びHDD404を接続することでミラーリングシステムを構成している。
今、マスタとして機能するHDD403が故障した場合、バックアップであるHDD404がマスタに切り替わり、システム処理は正常動作として継続される場合を想定する。
次に、故障したHDD403を新しいHDD408に交換することで、現在マスタであるHDD404の内容を新しいHDD408にコピー処理を行い、ミラーリングシステムとして正常状態に復旧する処理を行う。以下、この状態をリビルド状態と呼ぶ。このリビルド状態の期間中もミラーリングシステムとしては、まだ片肺状態(異常状態)である。
ここで、リビルド処理は、メインコントローラ401の意識しないバックグラウンド処理であって、マスタHDD404からリードしたデータをバックアップHDD408へライトするコピー処理410(破線矢印)を実行している。
本実施形態では、画像形成装置が要求するメイン処理のパフォーマンスを満たし、且つバックグラウンド処理のパフォーマンスも考慮し、システム全体として処理の最適化を可能とする処理を説明する。
当然ながら、本発明において、処理単位とは、HDDの絡むシステムのみに限定するものではなく、処理一般における処理単位を含む。
すなわち、この場合メイン処理のパフォーマンスの事は考慮していない。従って、メイン処理がバックグラウンド処理にぶつかる箇所で妨害されて、斑点矩形108で示すロスタイムが発生してしまう。
ここで、バックグラウンド処理が最大効率で処理可能な単位を最速値単位と呼ぶ。
従って、リビルド処理はなるべく最短で処理を完了することが望ましい。最近のHDDサイズは1TB級である場合もあり、最適値単位(サイズ)が小さい値であると、リビルド処理完了までにかなりの時間を要する事になる。
実際の処理では、メインコントローラ401側での処理の都合により、パターンP2やパターンP3のように規則的なアクセス間隔で来る事は稀で、ある程度のかたまりでのアクセス発生ではあるが、その間隔は不規則である事が一般的である。
以上の事を考慮して、本発明の特徴を示すのが図4の(d)に示すパターンP4である。
以下同様に、図4の(d)に示すパターンP4ではメイン処理単位111の直前までWait期間内に次のメイン処理アクセスが発生しているため、バックグラウンド処理が割り込めない。
メインコントローラ401側での1つの処理区切りがメイン処理アクセス109〜111をアクセス群とする時、最後のメイン処理アクセス111の完了直後からのWait期間は、予め設定された所定の時間までカウントされる事になる。その後、遅延させられていたバックグラウンド処理が再開される。
ここで、再開されたバックグラウンド処理は、まず最適値単位112で処理が開始される。以後、予め設定されている最適値単位112での処理をN回カウントし、その後の処理は最速値単位114で処理を継続する。本実施形態では、最適値単位112を第1の処理単位とし、最速値単位114を第2の処理単位として説明を行う。
バックグラウンド処理の開始点のタイミングをT0とした場合、図4の(d)に示すパターンP4では、終了点のタイミングT3でバックグラウンド処理が完了しているが、図4の(c)に示すパターンP3では常に最適値単位での処理であるため、処理完了までにかなりの時間を要する。なお、開始点のタイミングT0のバックグラウンド処理は最適値単位112で処理を開始し、N回カウント116した後に最速値単位114で処理を継続するシーケンスとなる。
また、メイン処理単位のアクセス間隔がWait期間より長い場合には、最適値単位112及び最速値単位114でのバックグラウンド処理が割り込むケースも有りえる。
上述したように、メインコントローラ401からHDDコントローラ402は、ハードディスク装置としかみえず、逆にHDDコントローラ402側からはメインコントローラ401側の処理の都合、すなわち、処理の区切りを知ることはできない。
従って、HDDコントローラ402は、メイン処理のアクセス群が何時のタイミングで、且つどのような間隔でアクセスされるのかを予想することもできない。
本実施形態では、メイン処理のアクセス間に働くWait期間110によって、メインコントローラ401からのメイン処理アクセス群の妨げを最小限に抑え、アクセス群である各メイン処理アクセス間の間隔が広く空く場合(Wait期間以上)には、その間にバックグラウンド処理をN回の最適値単位112から最速値単位114の処理として挿入できる構成とすることで、メインコントローラ401の処理効率(要求されるパフォーマンス)を低下させることなく、且つバックグラウンド処理効率も最適化する事が可能となる。
つまり、(Wait、N)=(0、0)と設定した場合には、図4の(a)に示すパターンP1に、(0、N)と設定した場合には、図4の(b)に示すパターンP2又は図4の(c)に示すパターンP3となる。なお、後者では、最適値単位112をN回カウントする間にメイン処理アクセスがない場合には、それ以後を最速値単位114で処理を継続することになる。
そして、S702で、CPU201はHDDコントローラ402のCPU301に初期設定コマンドを発行する。ここで、HDDコントローラ402側のCPU301は発行された初期設定コマンドに従いRAM304で管理される各パラメータに初期値を設定する。
一方、S704で、各パラメータに対する設定値に問題がないとCPU201が判断した場合には、本処理を終了して、スタンバイ状態に移行してシステムの処理を開始する。
なお、各パラメータの設定は、バックグラウンド処理実行中以外は任意のタイミングで変更しても構わない。
図6は、本実施形態を示すメモリ制御装置における処理手順の一例を示すフローチャートである。本例は、HDDコントローラ216が実行するリビルド処理に代表されるバックグラウンド処理例であって、メインコントローラ200からのメイン処理アクセスがない状態での処理例である。なお、S801〜S807は各ステップを示し、各ステップはCPU301がROM303に記憶された制御プログラムをRAM304にロードして実行することで実現される。なお、以下の説明において、バックグラウンド処理を図中では、Back処理と記し、メイン処理をMain処理と記す場合がある。
次に、S803で、CPU301はバックグラウンド処理の処理単位が完了する毎に、初期設定された処理回数値Nとカウンタnとを比較し、n=N回に達しているかどうかを判断する。ここで、n=N回に達していないとCPU301が判断した場合は、S804で、CPU301はカウンタnをn+1にカウントアップして、S803へ戻る。
そして、S807で、CPU301は最速値単位114でバックグラウンド処理を完了したら、本処理を終了する。なお、S806の(*)は、図7のメイン処理アクセスが発生するケースへと接続されることを示している。
そして、S908で、Wait時間t=T(所定時間)の計測を完了したとCPU301が判断した場合、S910へ進み、Wait時間t=Tの計測を完了していないとCPU301が判断した場合は、S909へ進む。
一方、S909で、次のメイン処理アクセスが発生していないとCPU301が判断した場合は、S908へ戻る。
そして、S910で、CPU301はバックグラウンド処理の最適値単位112の処理回数カウンタnを0に初期化し、S911で、CPU301は予め設定されている最適値単位112でバックグラウンド処理を継続する。継続されたバンクグラウンド処理は、S912で、バックグラウンド処理単位がN回完了したとCPU301が判断するまで、S913で、CPU301が最適値単位112毎に処理回数カウンタnがn+1に加算される。
一方、S914で、カウンタnがN回未満の期間にメイン処理アクセスが発生していないとCPU301が判断した場合は、S912へ戻る。
また、S912で、カウンタnがN回に達したとCPU301が判断した場合には、S915へ進み、予め設定されている最速値単位114に切り換えて、S916で、CPU301は残りのバックグラウンド処理を継続する。
一方、S917で、メイン処理アクセスが発生していないとCPU301が判断した場合は、CPU301はバックグラウンド処理を最速値単位114で実行する。そして、S918で、最速値単位114でバックグラウンド処理を完了しているとCPU301が判断した場合は、S919へ進む。
そして、S919で、全バックグラウンド処理が完了しているかどうかをCPU301が判断する。ここで、全バックグラウンド処理が完了していないと判断した場合は、S917へ戻り、バックグランド処理が完了するまでの期間は、その処理単位毎にメイン処理アクセスの発生を監視する。そして、メイン処理アクセスが発生したとCPU301が判断した場合には、再び、S904に戻り、今までの処理シーケンスを繰り返す。
以上、ハードディスク装置を備えるシステムについて本発明の最良の実施形態を説明したが、記憶装置としてハードディスクに限定するものではない。ハードディスク以外の他の記憶装置を備えたシステムにおいて、主たるメイン処理とバックグラウンド処理を行う任意のシステムにも本発明を適応するこが可能である。ここで、ハードディスク以外の記憶装置の適用例としては、Solid State Drive(SSD)が含まれる。
本発明の各工程は、ネットワーク又は各種記憶媒体を介して取得したソフトウエア(プログラム)をパソコン(コンピュータ)等の処理装置(CPU、プロセッサ)にて実行することでも実現できる。
Claims (11)
- 複数の記憶手段を制御するメモリ制御装置であって、
メイン装置から要求される前記記憶手段に対するメイン処理の状態に基づいて、前記複数の記憶手段の状態に基づくバックグラウンド処理の処理単位を可変にする制御手段を備え、
前記制御手段は、前記バックグラウンド処理の実行中に前記メイン装置から前記メイン処理が要求されると、前記バックグラウンド処理を中断して前記メイン処理を行い、
前記メイン処理の処理単位が完了すると、所定時間が経過するまで前記バックグラウンド処理を再開せずに前記メイン装置から前記メイン処理が要求されるか判定し、
前記メイン処理が要求されないまま前記所定時間が経過すると、第1の処理単位で前記バックグラウンド処理を再開し、
前記第1の処理単位での前記バックグラウンド処理が所定回数完了するまでに前記メイン装置から前記メイン処理が要求されなければ、前記バックグラウンド処理の処理単位を前記第1の処理単位よりも大きい第2の処理単位に変更し、前記バックグラウンド処理を継続することを特徴とするメモリ制御装置。 - 前記制御手段は、前記メイン処理と前記バックグラウンド処理とに基づく前記記憶手段へのアクセス要求を調停しながら前記メイン処理と前記バックグラウンド処理とを並列して実行することを特徴とする請求項1記載のメモリ制御装置。
- 前記所定の時間が経過する前に前記メイン処理が要求された場合、及び、前記第1の処理単位での前記バックグラウンド処理が所定回数完了するまでに前記メイン装置から前記メイン処理が要求された場合、前記バックグラウンド処理を中断して前記メイン処理を実行することを特徴とする請求項1又は2記載のメモリ制御装置。
- 前記制御手段は、前記第2の処理単位での前記バックグラウンド処理が完了する度に、前記メイン装置からの前記メイン処理の要求を監視し、全てのバックグラウンド処理が終了する前に前記メイン処理が要求された場合には、前記バックグラウンド処理を中断して前記メイン処理を実行することを特徴とする請求項1乃至3のいずれか1項に記載のメモリ制御装置。
- 前記処理単位は、1コマンド処理単位であることを特徴とする請求項1乃至4のいずれか1項に記載のメモリ制御装置。
- 複数の記憶手段を制御するメモリ制御装置におけるメモリ制御方法であって、
メイン装置から要求される前記記憶手段に対するメイン処理の状態に基づいて、前記複数の記憶手段の状態に基づくバックグラウンド処理の処理単位を可変にする制御工程を備え、
前記制御行程は、前記バックグラウンド処理の実行中に前記メイン装置から前記メイン処理が要求されると、前記バックグラウンド処理を中断して前記メイン処理を行い、
前記メイン処理の処理単位が完了すると、所定時間が経過するまで前記バックグラウンド処理を再開せずに前記メイン装置から前記メイン処理が要求されるか判定し、
前記メイン処理が要求されないまま前記所定時間が経過すると、第1の処理単位で前記バックグラウンド処理を再開し、
前記第1の処理単位での前記バックグラウンド処理が所定回数完了するまでに前記メイン装置から前記メイン処理が要求されなければ、前記バックグラウンド処理の処理単位を前記第1の処理単位よりも大きい第2の処理単位に変更し、前記バックグラウンド処理を継続することを特徴とするメモリ制御方法。 - 前記制御工程は、前記メイン処理と前記バックグラウンド処理とに基づく前記記憶手段へのアクセス要求を調停しながら前記メイン処理と前記バックグラウンド処理とを並列して実行することを特徴とする請求項6記載のメモリ制御方法。
- 前記所定の時間が経過する前に前記メイン処理が要求された場合、及び、前記第1の処理単位での前記バックグラウンド処理が所定回数完了するまでに前記メイン装置から前記メイン処理が要求された場合、前記バックグラウンド処理を中断して前記メイン処理を実行することを特徴とする請求項6又は7記載のメモリ制御方法。
- 前記制御工程は、前記第2の処理単位での前記バックグラウンド処理が完了する度に、前記メイン装置からの前記メイン処理の要求を監視し、全てのバックグラウンド処理が終了する前に前記メイン処理が要求された場合には、前記バックグラウンド処理を中断して前記メイン処理を実行することを特徴とする請求項6乃至8のいずれか1項に記載のメモリ制御方法。
- 前記処理単位は、1コマンド処理単位であることを特徴とする請求項6乃至9のいずれか1項に記載のメモリ制御方法。
- 請求項6乃至10のいずれか1項に記載のメモリ制御方法をコンピュータに実行させることを特徴とするプログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014004800A JP5734469B2 (ja) | 2014-01-15 | 2014-01-15 | メモリ制御装置、メモリ制御方法、及びプログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014004800A JP5734469B2 (ja) | 2014-01-15 | 2014-01-15 | メモリ制御装置、メモリ制御方法、及びプログラム |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009220830A Division JP2011070395A (ja) | 2009-09-25 | 2009-09-25 | メモリ制御装置、メモリ制御方法、及びプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014089757A JP2014089757A (ja) | 2014-05-15 |
JP5734469B2 true JP5734469B2 (ja) | 2015-06-17 |
Family
ID=50791540
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014004800A Active JP5734469B2 (ja) | 2014-01-15 | 2014-01-15 | メモリ制御装置、メモリ制御方法、及びプログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5734469B2 (ja) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2548475B2 (ja) * | 1991-12-17 | 1996-10-30 | 富士通株式会社 | アレイディスク装置のデータ復元量制御方法 |
JP2001100923A (ja) * | 1999-09-29 | 2001-04-13 | Alps Electric Co Ltd | Raid制御方法およびraid |
JP2001184171A (ja) * | 1999-12-24 | 2001-07-06 | Seiko Epson Corp | ハードディスクのアクセス制御装置及びハードディスクのアクセス制御タスク |
JP4817783B2 (ja) * | 2005-09-30 | 2011-11-16 | 富士通株式会社 | Raidシステム及びそのリビルド/コピーバック処理方法 |
JP4472617B2 (ja) * | 2005-10-28 | 2010-06-02 | 富士通株式会社 | Raidシステム、raidコントローラ及びそのリビルド/コピーバック処理方法 |
-
2014
- 2014-01-15 JP JP2014004800A patent/JP5734469B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2014089757A (ja) | 2014-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9952966B2 (en) | Control apparatus and control method therefor | |
JP5953573B2 (ja) | ペリフェラル・コンポーネント・インターコネクト・エクスプレス・エンドポイントデバイスにアクセスするためのコンピュータシステム、方法、および装置 | |
US8321622B2 (en) | Storage system with multiple controllers and multiple processing paths | |
KR101311624B1 (ko) | 정보 처리 장치, 정보 처리 장치의 제어 방법 및 기록 매체 | |
JP2009251725A (ja) | 記憶制御装置及び記憶制御装置を用いた重複データ検出方法。 | |
JP2007219757A (ja) | 仮想計算機システムを機能させるためのプログラム | |
KR101454146B1 (ko) | 스토리지 장치, 제어 장치 및 기록 매체 | |
JP2015013429A (ja) | 画像処理装置及びその制御方法、並びにプログラム | |
US11669268B2 (en) | Information processing apparatus and control method therefor | |
JP6141240B2 (ja) | 印刷装置、印刷装置に接続されたストレージの制御装置、印刷装置の制御方法及びプログラム | |
JP4719801B2 (ja) | デバイス管理装置、デバイス初期化方法、デバイス初期化プログラムおよびデバイスシステム | |
JP5734469B2 (ja) | メモリ制御装置、メモリ制御方法、及びプログラム | |
JP5080318B2 (ja) | 画像処理装置及びアクセス制御方法 | |
JP5775367B2 (ja) | 情報処理装置及びその制御方法と、ミラーリングシステム及びraid制御装置 | |
JP2011070395A (ja) | メモリ制御装置、メモリ制御方法、及びプログラム | |
JP4148834B2 (ja) | データ転送装置、画像形成装置、データ転送制御方法、コンピュータプログラム及び記録媒体 | |
US11687287B2 (en) | Control apparatus and information processing system | |
JP7435521B2 (ja) | コントローラ、制御方法及び制御プログラム | |
JP2014138265A (ja) | 画像形成装置 | |
JP2018142274A (ja) | 情報処理装置とその制御方法、及びプログラム | |
JP6415633B2 (ja) | 情報処理装置及びその制御方法 | |
JP2022057869A (ja) | 制御装置及び情報処理システム | |
JP2008077389A (ja) | データ処理装置 | |
CN119671838A (zh) | 信息处理系统、记录介质及信息处理方法 | |
JP2021074974A (ja) | 画像形成装置および画像形成装置の制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140822 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140826 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150317 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150414 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5734469 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |