JP5504597B2 - 炭化ケイ素半導体装置およびその製造方法 - Google Patents
炭化ケイ素半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP5504597B2 JP5504597B2 JP2008235303A JP2008235303A JP5504597B2 JP 5504597 B2 JP5504597 B2 JP 5504597B2 JP 2008235303 A JP2008235303 A JP 2008235303A JP 2008235303 A JP2008235303 A JP 2008235303A JP 5504597 B2 JP5504597 B2 JP 5504597B2
- Authority
- JP
- Japan
- Prior art keywords
- density
- substrate
- layer
- semiconductor device
- buffer layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 111
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 title claims description 96
- 229910010271 silicon carbide Inorganic materials 0.000 title claims description 94
- 238000004519 manufacturing process Methods 0.000 title claims description 30
- 239000000758 substrate Substances 0.000 claims description 156
- 238000000034 method Methods 0.000 claims description 49
- 239000012535 impurity Substances 0.000 claims description 34
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical group [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 5
- 125000004432 carbon atom Chemical group C* 0.000 claims description 5
- 239000002994 raw material Substances 0.000 claims description 4
- 239000000203 mixture Substances 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 378
- 239000007789 gas Substances 0.000 description 38
- 230000015556 catabolic process Effects 0.000 description 36
- 230000007547 defect Effects 0.000 description 26
- 230000000052 comparative effect Effects 0.000 description 23
- 238000005530 etching Methods 0.000 description 21
- 238000010438 heat treatment Methods 0.000 description 14
- 230000015572 biosynthetic process Effects 0.000 description 13
- 239000004020 conductor Substances 0.000 description 12
- 230000007774 longterm Effects 0.000 description 10
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 8
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 7
- 238000010586 diagram Methods 0.000 description 7
- 238000000206 photolithography Methods 0.000 description 7
- 230000004913 activation Effects 0.000 description 6
- 238000000137 annealing Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 6
- 238000002513 implantation Methods 0.000 description 5
- 230000003647 oxidation Effects 0.000 description 5
- 238000007254 oxidation reaction Methods 0.000 description 5
- 230000002441 reversible effect Effects 0.000 description 5
- 238000005275 alloying Methods 0.000 description 4
- 229910052786 argon Inorganic materials 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 4
- 230000007257 malfunction Effects 0.000 description 4
- 238000002360 preparation method Methods 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 3
- 229910052759 nickel Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 238000002474 experimental method Methods 0.000 description 2
- 239000011261 inert gas Substances 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 238000004854 X-ray topography Methods 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- -1 for example Substances 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02373—Group 14 semiconducting materials
- H01L21/02378—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/02433—Crystal orientation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02439—Materials
- H01L21/02441—Group 14 semiconducting materials
- H01L21/02447—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02436—Intermediate layers between substrates and deposited layers
- H01L21/02516—Crystal orientation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02529—Silicon carbide
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/405—Orientations of crystalline planes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/01—Manufacture or treatment
- H10D8/051—Manufacture or treatment of Schottky diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/157—Impurity concentrations or distributions
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Materials Engineering (AREA)
- Recrystallisation Techniques (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
図1は、本発明による半導体装置を示す断面模式図である。図1を参照して、本発明による半導体装置の実施の形態1を説明する。
図3は、本発明による半導体装置の実施の形態2を示す断面模式図である。図3を参照して、本発明による半導体装置の実施の形態2を説明する。
図4は、本発明による半導体装置の実施の形態3を示す断面模式図である。図4を参照して、本発明による半導体装置の実施の形態3を説明する。
本発明の効果を確認するため、以下のような実験を行なった。
実施例の試料:
実施例の試料として、主表面の面方位が(03−38)である4Hポリタイプの炭化ケイ素基板(SiC基板)を準備した。SiC基板のサイズは2インチであり、当該基板におけるマイクロパイプ密度は100cm−2であった。また、当該基板におけるバーガーズベクトルの向きが[0001]である転位の密度は1.5×103cm−2であった。
まず、実施例の試料と同様のSiC基板を準備した。このSiC基板上に、SiCからなるバッファ層を形成した。バッファ層の厚みは実施例の試料におけるバッファ層の厚みと同じとした。ただし、このバッファ層の成膜条件は実施例1における成膜条件と異なる。具体的には、成膜条件として、SiH4の流量を7.5sccm、C3H8の流量を5sccm、基板温度を1550℃、成長時間を10分とした。つまり、バッファ層を形成する工程におけるC/Si比の値は2である。
まず、実施例の試料と同様のSiC基板を準備した。このSiC基板上に、バッファ層を形成せず直接活性層としてのSiC層を直接形成した。活性層の厚みは実施例における活性層の厚みと同様とした。また、このときの成膜条件としては、SiH4の流量を7.5sccm、C3H8の流量を5sccm、基板温度を1550℃、成長時間を90分とした。
基板のマイクロパイプ密度の測定方法としては、KOHエッチングによるエッチピット観察という方法を用いた。
実施例における活性層のマイクロパイプ密度は0cm−2であり、また、バーガーズベクトルの向きが[0001]である転位の密度は1.8×103cm−2であった。
本発明の効果を確認するため、さらに以下のような実験を行なった。
上述した実施例1における実施例の試料および比較例2の試料と同様の製造方法を用いて、実施例の試料および比較例の試料を準備した。
基板におけるマイクロパイプ密度の測定方法としては、KOHエッチングによるエッチピット観察という方法を用いた。また、基板におけるバーガーズベクトルの向きが[11−20]で、転位線の向きが実質的に[11−20]である基底面転位の密度の測定方法、および基板におけるバーガーズベクトルの向きが[11−20]で、転位線の向きが実質的に[0001]である刃状転位の密度の測定方法としても、KOHエッチングによるエッチピット観察という手法を用いた。
(結果)
実施例における基板のマイクロパイプ密度は100cm−2であり、基底面転位密度は2.5×103cm−2であり、刃状転位密度は1.1×104cm−2であった。また、実施例におけるバッファ層のマイクロパイプ密度は0cm−2であり、基底面転位密度は1.5×102cm−2であり、刃状転位密度は1.3×104cm−2であった。また、実施例における活性層のマイクロパイプ密度は0cm−2であり、基底面転位密度は1.5×102cm−2であり、刃状転位密度は1.3×104cm−2であった。
Claims (10)
- 面方位{0001}に対しオフ角が50°以上65°以下である、炭化ケイ素からなる基板と、
前記基板上に形成され、炭化ケイ素からなるバッファ層と、
前記バッファ層上に形成され、炭化ケイ素からなる活性層とを備え、
前記活性層におけるマイクロパイプ密度は前記基板におけるマイクロパイプ密度より低く、
前記活性層における、バーガーズベクトルの向きが[0001]である転位の密度は、前記基板における前記転位の密度より高い、炭化ケイ素半導体装置。 - 前記活性層におけるマイクロパイプ密度は1cm-2以下である、請求項1に記載の炭化ケイ素半導体装置。
- 前記活性層における、バーガーズベクトルの向きが[11−20]で、転位線の向きが実質的に[11−20]である基底面転位の密度は、前記基板における前記基底面転位の密度よりも低く、バーガーズベクトルの向きが[11−20]で、転位線の向きが実質的に[0001]である刃状転位の密度は、前記基板における前記刃状転位の密度よりも高い、請求項1または2に記載の炭化ケイ素半導体装置。
- 前記基板のオフ方位が<11−20>方向±5°の範囲である、請求項1〜3のいずれか1項に記載の炭化ケイ素半導体装置。
- 前記基板のオフ方位が<01−10>方向±5°の範囲である、請求項1〜3のいずれか1項に記載の炭化ケイ素半導体装置。
- 前記基板の主表面の面方位が、面方位{03−38}に対するオフ角が−3°以上+5°以下である、請求項5に記載の炭化ケイ素半導体装置。
- 前記基板の不純物濃度は、前記バッファ層の不純物濃度より高く、
前記バッファ層の不純物濃度は、前記活性層の不純物濃度より高い、請求項1〜6のいずれか1項に記載の炭化ケイ素半導体装置。 - 面方位{0001}に対しオフ角が50°以上65°以下である、炭化ケイ素からなる基板を準備する工程と、
前記基板上に、炭化ケイ素からなるバッファ層を形成する工程と、
前記バッファ層上に活性層を形成する工程とを備え、
前記バッファ層を形成する工程では、前記バッファ層におけるマイクロパイプ密度が前記基板におけるマイクロパイプ密度より低く、前記バッファ層における、バーガーズベクトルの向きが[0001]である転位の密度は、前記基板における前記転位の密度より高くなる成膜条件で、前記バッファ層が形成される、炭化ケイ素半導体装置の製造方法。 - 前記バッファ層を形成する工程では、前記活性層における、バーガーズベクトルの向きが[11−20]で、転位線の向きが実質的に[11−20]である基底面転位の密度は、前記基板における前記基底面転位の密度よりも低く、バーガーズベクトルの向きが[11−20]で、転位線の向きが実質的に[0001]である刃状転位の密度は、前記基板における前記刃状転位の密度よりも高くなる成膜条件で、前記バッファ層が形成される、請求項8に記載の炭化ケイ素半導体装置の製造方法。
- 前記バッファ層を形成する工程における前記成膜条件では、前記バッファ層を形成するための原料ガスにおける珪素原子に対する炭素原子の割合であるC/Si比の値が、前記活性層を形成する工程における前記C/Si比の値より小さくなるように、前記原料ガスの組成および流量が決定されている、請求項8または9に記載の炭化ケイ素半導体装置の製造方法。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008235303A JP5504597B2 (ja) | 2007-12-11 | 2008-09-12 | 炭化ケイ素半導体装置およびその製造方法 |
CN2009801138938A CN102017159B (zh) | 2008-09-12 | 2009-02-03 | 碳化硅半导体器件及其制造方法 |
PCT/JP2009/051761 WO2010029776A1 (ja) | 2008-09-12 | 2009-02-03 | 炭化ケイ素半導体装置およびその製造方法 |
EP09812925.7A EP2325891A4 (en) | 2008-09-12 | 2009-02-03 | SILICON CARBIDE SEMICONDUCTOR DEVICE AND METHOD FOR PRODUCING THE SILICON CARBIDE SEMICONDUCTOR DEVICE |
US12/936,589 US8421086B2 (en) | 2007-12-11 | 2009-02-03 | Silicon carbide semiconductor device and method of manufacturing the same |
KR1020107025260A KR101212847B1 (ko) | 2008-09-12 | 2009-02-03 | 탄화규소 반도체 장치 및 그 제조 방법 |
TW098103738A TW201011916A (en) | 2008-09-12 | 2009-02-05 | Silicon carbide semiconductor device and process for producing the silicon carbide semiconductor device |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007319585 | 2007-12-11 | ||
JP2007319585 | 2007-12-11 | ||
JP2008235303A JP5504597B2 (ja) | 2007-12-11 | 2008-09-12 | 炭化ケイ素半導体装置およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009164571A JP2009164571A (ja) | 2009-07-23 |
JP5504597B2 true JP5504597B2 (ja) | 2014-05-28 |
Family
ID=40966782
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008235303A Expired - Fee Related JP5504597B2 (ja) | 2007-12-11 | 2008-09-12 | 炭化ケイ素半導体装置およびその製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8421086B2 (ja) |
JP (1) | JP5504597B2 (ja) |
Families Citing this family (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010110253A1 (ja) * | 2009-03-27 | 2010-09-30 | 住友電気工業株式会社 | Mosfetおよびmosfetの製造方法 |
CN102150271B (zh) * | 2009-03-27 | 2014-06-11 | 住友电气工业株式会社 | Mosfet和制造mosfet的方法 |
CN102422425A (zh) * | 2009-05-11 | 2012-04-18 | 住友电气工业株式会社 | 绝缘栅双极晶体管 |
JPWO2011074308A1 (ja) * | 2009-12-16 | 2013-04-25 | 住友電気工業株式会社 | 炭化珪素基板 |
EP2528098B1 (en) * | 2010-01-19 | 2019-01-02 | Sumitomo Electric Industries, Ltd. | Silicon carbide semiconductor device and method of manufacturing same |
CN102725849B (zh) * | 2010-01-27 | 2015-09-09 | 住友电气工业株式会社 | 碳化硅半导体器件及其制造方法 |
CN105789029B (zh) * | 2010-03-23 | 2018-08-31 | 住友电气工业株式会社 | 晶体管、晶体管制造方法以及衬底 |
JP2011233669A (ja) * | 2010-04-27 | 2011-11-17 | Sumitomo Electric Ind Ltd | 半導体装置 |
JP5699628B2 (ja) * | 2010-07-26 | 2015-04-15 | 住友電気工業株式会社 | 半導体装置 |
CN102959709B (zh) * | 2010-07-29 | 2016-05-18 | 住友电气工业株式会社 | 制造碳化硅衬底的方法和制造半导体器件的方法 |
JP2012089639A (ja) * | 2010-10-19 | 2012-05-10 | Sumitomo Electric Ind Ltd | 単結晶炭化珪素基板を有する複合基板 |
JP2012109348A (ja) * | 2010-11-16 | 2012-06-07 | Sumitomo Electric Ind Ltd | 炭化珪素半導体装置 |
JP2012253291A (ja) * | 2011-06-07 | 2012-12-20 | Sumitomo Electric Ind Ltd | 炭化珪素半導体装置の製造方法 |
KR20130076365A (ko) * | 2011-12-28 | 2013-07-08 | 엘지이노텍 주식회사 | 탄화규소 에피 웨이퍼 제조 방법 및 탄화규소 에피 웨이퍼 |
US8860040B2 (en) | 2012-09-11 | 2014-10-14 | Dow Corning Corporation | High voltage power semiconductor devices on SiC |
US9018639B2 (en) | 2012-10-26 | 2015-04-28 | Dow Corning Corporation | Flat SiC semiconductor substrate |
WO2014084550A1 (ko) * | 2012-11-30 | 2014-06-05 | 엘지이노텍 주식회사 | 에피택셜 웨이퍼, 이를 이용한 스위치 소자 및 발광 소자 |
US9797064B2 (en) * | 2013-02-05 | 2017-10-24 | Dow Corning Corporation | Method for growing a SiC crystal by vapor deposition onto a seed crystal provided on a support shelf which permits thermal expansion |
US9738991B2 (en) | 2013-02-05 | 2017-08-22 | Dow Corning Corporation | Method for growing a SiC crystal by vapor deposition onto a seed crystal provided on a supporting shelf which permits thermal expansion |
US9017804B2 (en) * | 2013-02-05 | 2015-04-28 | Dow Corning Corporation | Method to reduce dislocations in SiC crystal growth |
US8940614B2 (en) | 2013-03-15 | 2015-01-27 | Dow Corning Corporation | SiC substrate with SiC epitaxial film |
JP6289952B2 (ja) | 2014-03-19 | 2018-03-07 | 株式会社東芝 | SiCエピタキシャル基板の製造方法、半導体装置の製造方法 |
US9279192B2 (en) | 2014-07-29 | 2016-03-08 | Dow Corning Corporation | Method for manufacturing SiC wafer fit for integration with power device manufacturing technology |
KR102106722B1 (ko) * | 2015-07-29 | 2020-05-04 | 쇼와 덴코 가부시키가이샤 | 에피택셜 탄화규소 단결정 웨이퍼의 제조 방법 |
US20170275779A1 (en) * | 2015-10-07 | 2017-09-28 | Sumitomo Electric Industries, Ltd. | Silicon carbide epitaxial substrate and method for manufacturing silicon carbide semiconductor device |
JP7318424B2 (ja) * | 2019-09-02 | 2023-08-01 | 株式会社レゾナック | SiC基板の評価方法、SiCエピタキシャルウェハの製造方法及びSiCデバイスの製造方法 |
EP3817044A1 (en) * | 2019-11-04 | 2021-05-05 | Infineon Technologies Austria AG | Semiconductor package with a silicon carbide power semiconductor chip diffusion soldered to a copper leadframe part and a corresponding manufacturing method |
USD956222S1 (en) | 2020-08-21 | 2022-06-28 | Stryker European Operations Limited | Surgical bur assembly |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW565630B (en) * | 1999-09-07 | 2003-12-11 | Sixon Inc | SiC wafer, SiC semiconductor device and method for manufacturing SiC wafer |
JP4872158B2 (ja) * | 2001-03-05 | 2012-02-08 | 住友電気工業株式会社 | ショットキーダイオード、pn接合ダイオード、pin接合ダイオード、および製造方法 |
JP4581270B2 (ja) * | 2001-03-05 | 2010-11-17 | 住友電気工業株式会社 | SiC半導体のイオン注入層及びその製造方法 |
JP3776374B2 (ja) * | 2002-04-30 | 2006-05-17 | 株式会社豊田中央研究所 | SiC単結晶の製造方法,並びにエピタキシャル膜付きSiCウエハの製造方法 |
WO2003078702A1 (fr) * | 2002-03-19 | 2003-09-25 | Central Research Institute Of Electric Power Industry | Procede de preparation de cristal sic et cristal sic ainsi prepare |
US6783592B2 (en) * | 2002-10-10 | 2004-08-31 | The United States Of America As Represented By The Administrator Of National Aeronautics And Space Administration | Lateral movement of screw dislocations during homoepitaxial growth and devices yielded therefrom free of the detrimental effects of screw dislocations |
US20070290211A1 (en) * | 2004-03-26 | 2007-12-20 | The Kansai Electric Power Co., Inc. | Bipolar Semiconductor Device and Process for Producing the Same |
EP1619276B1 (en) * | 2004-07-19 | 2017-01-11 | Norstel AB | Homoepitaxial growth of SiC on low off-axis SiC wafers |
JP4442366B2 (ja) * | 2004-08-27 | 2010-03-31 | 住友電気工業株式会社 | エピタキシャルSiC膜とその製造方法およびSiC半導体デバイス |
US7391058B2 (en) * | 2005-06-27 | 2008-06-24 | General Electric Company | Semiconductor devices and methods of making same |
-
2008
- 2008-09-12 JP JP2008235303A patent/JP5504597B2/ja not_active Expired - Fee Related
-
2009
- 2009-02-03 US US12/936,589 patent/US8421086B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20110031505A1 (en) | 2011-02-10 |
US8421086B2 (en) | 2013-04-16 |
JP2009164571A (ja) | 2009-07-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5504597B2 (ja) | 炭化ケイ素半導体装置およびその製造方法 | |
WO2010029776A1 (ja) | 炭化ケイ素半導体装置およびその製造方法 | |
CN102714143B (zh) | 外延片以及半导体元件 | |
JP4935741B2 (ja) | 炭化珪素半導体装置の製造方法 | |
KR20120023710A (ko) | 반도체 장치 | |
WO2010116886A1 (ja) | 絶縁ゲート型バイポーラトランジスタ | |
JPWO2010116887A1 (ja) | 絶縁ゲート型電界効果トランジスタ | |
JP5928335B2 (ja) | 炭化珪素基板の製造方法および半導体装置の製造方法 | |
JP5870672B2 (ja) | 半導体装置 | |
JP2011140429A (ja) | エピタキシャルウエハ及び半導体素子 | |
JP2011003825A (ja) | 炭化珪素半導体素子及びその製造方法 | |
JP2009182240A (ja) | 半導体装置の製造方法および半導体装置 | |
JP2011023502A (ja) | 炭化珪素半導体素子及びその製造方法並びに炭化珪素エピタキシャル基板の製造方法 | |
JP6658257B2 (ja) | 炭化珪素半導体装置 | |
JP5810894B2 (ja) | 半導体基板 | |
JP6299827B2 (ja) | 半導体基板 | |
JP6008030B2 (ja) | 半導体基板 | |
JP5967280B2 (ja) | 半導体基板 | |
JP5810893B2 (ja) | 半導体基板 | |
JP2009200335A (ja) | 基板、エピタキシャル層付基板および半導体装置 | |
JP6939959B2 (ja) | 半導体装置 | |
JP6132058B2 (ja) | 半導体基板 | |
JP5810892B2 (ja) | 半導体基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110421 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130806 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140218 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140303 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5504597 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |