JP5313217B2 - SeOI上の疑似インバータ回路 - Google Patents
SeOI上の疑似インバータ回路 Download PDFInfo
- Publication number
- JP5313217B2 JP5313217B2 JP2010219632A JP2010219632A JP5313217B2 JP 5313217 B2 JP5313217 B2 JP 5313217B2 JP 2010219632 A JP2010219632 A JP 2010219632A JP 2010219632 A JP2010219632 A JP 2010219632A JP 5313217 B2 JP5313217 B2 JP 5313217B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- circuit
- signal
- power supply
- supply potential
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4085—Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2211/00—Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C2211/401—Indexing scheme relating to cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C2211/4016—Memory devices with silicon-on-insulator cells
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Memories (AREA)
- Logic Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Dram (AREA)
- Thin Film Transistor (AREA)
Description
各トランジスタが、トランジスタのチャネルの下方のベース基板に形成され、かつトランジスタの閾値電圧を調整するためにバイアスされることの可能なバック・コントロール・ゲートを有することを特徴とし、
トランジスタのうちの少なくとも1つが、その閾値電圧を十分に調整するバックゲート信号の作用の下、空乏モードで動作するように構成されていることを特徴とする回路を提案する。
−電源電位を印加するための第1の端子が、バックゲート信号の相補信号によってバイアスされるのに対して、電源電位を印加するための第2の端子は「オフ」状態にバイアスされる、
−第2のチャネル型のトランジスタが、バックゲート信号が「オン」状態の場合に、空乏モードで動作するように構成される、
−電源電位を印加するための第2の端子がバックゲート信号の相補信号によってバイアスされるのに対して、電源電位を印加するための第1の端子は「オン」状態にバイアスされる、
−第1のチャネル型のトランジスタが、バックゲート信号が「オフ」状態である場合に、空乏モードで動作するように構成される、
−電源電位を印加するための第1の端子がオン状態にバイアスされるのに対して、電源電位を印加するための第2の端子は「オフ」状態にバイアスされる、
−トランジスタの各々のフロント・コントロール・ゲートに接続された入力ノードと、トランジスタの直列接続の中間点に接続された出力ノードとを含む、
−第1のチャネル型のトランジスタがPFETトランジスタであり、第2のチャネル型のトランジスタがNFETトランジスタである、
−トランジスタが、完全空乏化しているSeOIトランジスタである。
アクティブモードでは、1対の回路の第1の回路のバックゲートをバイアスするための信号は、1対の回路の第2の回路のバックゲートをバイアスするための信号の相補信号であり、
非アクティブモードでは、電源電位を印加するための第1の端子と、1対の回路の各々のバックゲートをバイアスするための信号とは、「オフ」状態にある。
疑似インバータの入力Bが高状態の場合、トランジスタTNは導通しているが、トランジスタTPはブロックされている。
疑似インバータ回路の入力Bが高状態の場合、トランジスタTNは導通しているが、トランジスタTPはブロックされている。
疑似インバータ回路の入力Bが低状態の場合、トランジスタTNはブロックされるが、トランジスタTPは導通している。
疑似インバータ回路の入力Bが低状態の場合、トランジスタTNはブロックされるが、トランジスタTPは導通している。
バックゲート信号が低状態であるため、トランジスタTPは導通しており、伝導電流が大きい。
トランジスタTNはブロックされ、ほとんど漏洩はない(低状態のバックゲート信号ゆえに漏洩電流が少ない)。いずれの場合も、トランジスタは電源投入されない。
トランジスタTPは導通している(が、バックゲート信号に印加された高状態ゆえにブーストされない)。
B=HおよびA=H
トランジスタTPはブロックされる(そして、バックゲート信号に印加された高状態ゆえにブーストされない)。
4 第1の回路
5 第2の回路
100 メモリセル
303, 313 トランジスタ
300 ワードライン・ドライバ回路
Claims (12)
- 絶縁層によってベース基板から分離された半導体材料の薄層を備える半導体・オン・インシュレータ(SeOI)基板上に形成された回路であって、電源電位を印加するための第1および第2の端子の間に、第2のチャネル型のトランジスタと直列の第1のチャネル型のトランジスタを含み、前記トランジスタの各々は、前記薄層におけるドレイン領域およびソース領域と、前記ソース領域と前記ドレイン領域間に延びるチャネルと、前記チャネル上方に配置されたフロント・コントロール・ゲートとを備え、
各トランジスタが、前記トランジスタの前記チャネルの下方の前記ベース基板に形成され、かつ前記トランジスタの閾値電圧を調整するためにバイアスされることの可能なバック・コントロール・ゲートを有し、
前記トランジスタのうちの少なくとも1つが、その閾値電圧を十分に調整するバックゲート信号の作用の下、空乏モードで動作するように構成されており、
前記電源電位を印加するための第1および第2の端子のうち一方は、前記バックゲート信号の相補信号によってバイアスされることを特徴とする回路。 - 前記バック・コントロール・ゲートが同一のバックゲート信号によってバイアスされる、請求項1に記載の回路。
- 電源電位を印加するための前記第1の端子が前記バックゲート信号の相補信号によってバイアスされるのに対して、電源電位を印加するための前記第2の端子はオフ状態にバイアスされる、請求項2に記載の回路。
- 第2のチャネル型の前記トランジスタが、前記バックゲート信号がオン状態の場合に空乏モードで動作するように構成されている、請求項3に記載の回路。
- 電源電位を印加するための前記第2の端子が、前記バックゲート信号の相補信号によってバイアスされるのに対して、電源電位を印加するための前記第1の端子はオン状態にバイアスされる、請求項2に記載の回路。
- 第1のチャネル型の前記トランジスタが、前記バックゲート信号がオフ状態の場合に空乏モードで動作するように構成されている、請求項5に記載の回路。
- 前記トランジスタの各々の前記フロント・コントロール・ゲートに接続された入力ノードと、前記トランジスタの直列接続の中間点に接続された出力ノードとを含む、請求項1乃至6のいずれかに記載の回路。
- 第1のチャネル型の前記トランジスタがPFETトランジスタであり、第2のチャネル型の前記トランジスタがNFETトランジスタである、請求項1乃至7のいずれかに記載の回路。
- 前記トランジスタが完全空乏化している、請求項1乃至8のいずれかに記載の回路。
- 並列に配置された請求項3〜4による少なくとも1対の回路を備えるワードライン・ドライバ回路であって、
前記1対の各回路は、行アドレスデコーダから入力信号を受信することを意図しており、かつ1行に配置された複数のメモリセルのローカル・ワードラインとしての使用が意図された信号をその出力に供給する、
ワードライン・ドライバ回路。 - 請求項10に記載のワードライン・ドライバ回路を内蔵するメモリ。
- アクティブモードでは、1対の回路の前記第1の回路の前記バックゲートをバイアスするための信号は、前記1対の回路の前記第2の回路の前記バックゲートをバイアスするための信号と相補的であり、
非アクティブモードでは、電源電位を印加するための前記第1の端子と、前記1対の回路の各々の前記バックゲートをバイアスするための信号とは、オフ状態にある、請求項10に記載のドライバ回路を制御するための方法。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1052543 | 2010-04-02 | ||
FR1052543A FR2958441B1 (fr) | 2010-04-02 | 2010-04-02 | Circuit pseudo-inverseur sur seoi |
US12/793,553 US8223582B2 (en) | 2010-04-02 | 2010-06-03 | Pseudo-inverter circuit on SeOI |
US12/793,553 | 2010-06-03 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011222940A JP2011222940A (ja) | 2011-11-04 |
JP5313217B2 true JP5313217B2 (ja) | 2013-10-09 |
Family
ID=43301890
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010219632A Active JP5313217B2 (ja) | 2010-04-02 | 2010-09-29 | SeOI上の疑似インバータ回路 |
Country Status (7)
Country | Link |
---|---|
US (2) | US8223582B2 (ja) |
JP (1) | JP5313217B2 (ja) |
KR (1) | KR101269785B1 (ja) |
CN (1) | CN102214483B (ja) |
FR (1) | FR2958441B1 (ja) |
SG (1) | SG174660A1 (ja) |
TW (1) | TWI430436B (ja) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2953643B1 (fr) * | 2009-12-08 | 2012-07-27 | Soitec Silicon On Insulator | Cellule memoire flash sur seoi disposant d'une seconde grille de controle enterree sous la couche isolante |
FR2955195B1 (fr) * | 2010-01-14 | 2012-03-09 | Soitec Silicon On Insulator | Dispositif de comparaison de donnees dans une memoire adressable par contenu sur seoi |
FR2972838B1 (fr) * | 2011-03-18 | 2013-04-12 | Soitec Silicon On Insulator | Memoire a semi-conducteurs comportant des amplificateurs de lecture decales associes a un decodeur de colonne local |
DE112011105691T5 (de) * | 2011-09-30 | 2014-12-04 | Soitec | Pseudo-Inverterschaltung mit mehreren unabhängigen Gate-Transistoren |
EP2605407A1 (en) * | 2011-12-13 | 2013-06-19 | Soitec | Tristate gate |
FR2987710B1 (fr) | 2012-03-05 | 2017-04-28 | Soitec Silicon On Insulator | Architecture de table de correspondance |
FR2988535B1 (fr) | 2012-03-23 | 2014-03-07 | Soitec Silicon On Insulator | Circuit de pompage de charge a transistors munis de portes doubles en phase, et procédé de fonctionnement dudit circuit. |
US9590351B2 (en) | 2015-02-19 | 2017-03-07 | Kidde Technologies Inc. | Cable strain relief |
US9589611B2 (en) * | 2015-04-01 | 2017-03-07 | Semiconductor Energy Laboratory Co., Ltd. | Memory device, semiconductor device, and electronic device |
US9972395B2 (en) * | 2015-10-05 | 2018-05-15 | Silicon Storage Technology, Inc. | Row and column decoders comprising fully depleted silicon-on-insulator transistors for use in flash memory systems |
CN107481748B (zh) * | 2016-06-07 | 2020-06-05 | 中芯国际集成电路制造(上海)有限公司 | 一种字线电压生成电路、半导体器件及电子装置 |
US9762245B1 (en) * | 2016-06-14 | 2017-09-12 | Globalfoundries Inc. | Semiconductor structure with back-gate switching |
CN106875907A (zh) * | 2017-01-22 | 2017-06-20 | 格科微电子(上海)有限公司 | 驱动电压控制电路 |
US10848153B2 (en) * | 2018-11-30 | 2020-11-24 | Micron Technology, Inc. | Leakage current reduction in electronic devices |
KR20220060381A (ko) * | 2020-11-04 | 2022-05-11 | 삼성전자주식회사 | 집적회로 장치 |
CN117095714A (zh) * | 2022-05-13 | 2023-11-21 | 长鑫存储技术有限公司 | 驱动电路及其驱动方法、存储器 |
US12119083B2 (en) | 2022-05-13 | 2024-10-15 | Changxin Memory Technologies, Inc. | Drive circuit, method for driving drive circuit, and memory |
Family Cites Families (104)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4169233A (en) | 1978-02-24 | 1979-09-25 | Rockwell International Corporation | High performance CMOS sense amplifier |
KR100213602B1 (ko) | 1988-05-13 | 1999-08-02 | 가나이 쓰도무 | 다이나믹형 반도체 기억장치 |
US5028810A (en) | 1989-07-13 | 1991-07-02 | Intel Corporation | Four quadrant synapse cell employing single column summing line |
JPH04345064A (ja) | 1991-05-22 | 1992-12-01 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
JP2717740B2 (ja) | 1991-08-30 | 1998-02-25 | 三菱電機株式会社 | 半導体集積回路装置 |
EP0836194B1 (en) | 1992-03-30 | 2000-05-24 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device |
US5325054A (en) | 1992-07-07 | 1994-06-28 | Texas Instruments Incorporated | Method and system for screening reliability of semiconductor circuits |
US5306530A (en) | 1992-11-23 | 1994-04-26 | Associated Universities, Inc. | Method for producing high quality thin layer films on substrates |
JPH06275826A (ja) * | 1993-03-24 | 1994-09-30 | Fujitsu Ltd | 半導体装置 |
JP3488730B2 (ja) | 1993-11-05 | 2004-01-19 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
US5455791A (en) | 1994-06-01 | 1995-10-03 | Zaleski; Andrzei | Method for erasing data in EEPROM devices on SOI substrates and device therefor |
JP3003088B2 (ja) | 1994-06-10 | 2000-01-24 | 住友イートンノバ株式会社 | イオン注入装置 |
JP3549602B2 (ja) | 1995-01-12 | 2004-08-04 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
JPH08255846A (ja) | 1995-03-17 | 1996-10-01 | Nippondenso Co Ltd | 半導体装置及びその製造方法 |
JP3288554B2 (ja) | 1995-05-29 | 2002-06-04 | 株式会社日立製作所 | イオン注入装置及びイオン注入方法 |
JPH0982814A (ja) | 1995-07-10 | 1997-03-28 | Denso Corp | 半導体集積回路装置及びその製造方法 |
US6787844B2 (en) | 1995-09-29 | 2004-09-07 | Nippon Steel Corporation | Semiconductor device including transistor with composite gate structure and transistor with single gate structure, and method for manufacturing the same |
JP3265178B2 (ja) | 1996-02-20 | 2002-03-11 | 株式会社東芝 | 半導体記憶装置及びその製造方法 |
JPH10125064A (ja) | 1996-10-14 | 1998-05-15 | Toshiba Corp | 記憶装置 |
JPH10208484A (ja) | 1997-01-29 | 1998-08-07 | Mitsubishi Electric Corp | 半導体記憶装置のデータ読出回路及び半導体記憶装置 |
US5889293A (en) | 1997-04-04 | 1999-03-30 | International Business Machines Corporation | Electrical contact to buried SOI structures |
JP3699823B2 (ja) | 1998-05-19 | 2005-09-28 | 株式会社東芝 | 半導体装置 |
US6072217A (en) | 1998-06-11 | 2000-06-06 | Sun Microsystems, Inc. | Tunable threshold SOI device using isolated well structure for back gate |
FR2779869B1 (fr) | 1998-06-15 | 2003-05-16 | Commissariat Energie Atomique | Circuit integre de type soi a capacite de decouplage, et procede de realisation d'un tel circuit |
US6181166B1 (en) * | 1998-06-19 | 2001-01-30 | Intel Corporation | Tristate driver for integrated circuit interconnects |
US6826730B2 (en) * | 1998-12-15 | 2004-11-30 | Texas Instruments Incorporated | System and method for controlling current in an integrated circuit |
JP3456913B2 (ja) | 1998-12-25 | 2003-10-14 | 株式会社東芝 | 半導体装置 |
US6372600B1 (en) | 1999-08-30 | 2002-04-16 | Agere Systems Guardian Corp. | Etch stops and alignment marks for bonded wafers |
US6476462B2 (en) | 1999-12-28 | 2002-11-05 | Texas Instruments Incorporated | MOS-type semiconductor device and method for making same |
US6417697B2 (en) | 2000-02-02 | 2002-07-09 | Broadcom Corporation | Circuit technique for high speed low power data transfer bus |
US6300218B1 (en) | 2000-05-08 | 2001-10-09 | International Business Machines Corporation | Method for patterning a buried oxide thickness for a separation by implanted oxygen (simox) process |
US6350653B1 (en) | 2000-10-12 | 2002-02-26 | International Business Machines Corporation | Embedded DRAM on silicon-on-insulator substrate |
JP2002164544A (ja) | 2000-11-28 | 2002-06-07 | Sony Corp | 半導体装置 |
US6614190B2 (en) | 2001-01-31 | 2003-09-02 | Hitachi, Ltd. | Ion implanter |
JP3982218B2 (ja) | 2001-02-07 | 2007-09-26 | ソニー株式会社 | 半導体装置およびその製造方法 |
JP3884266B2 (ja) | 2001-02-19 | 2007-02-21 | 株式会社東芝 | 半導体メモリ装置及びその製造方法 |
US6611023B1 (en) | 2001-05-01 | 2003-08-26 | Advanced Micro Devices, Inc. | Field effect transistor with self alligned double gate and method of forming same |
US6759282B2 (en) | 2001-06-12 | 2004-07-06 | International Business Machines Corporation | Method and structure for buried circuits and devices |
JP2003152192A (ja) * | 2001-11-19 | 2003-05-23 | Sony Corp | 電界効果半導体装置及びその駆動方法 |
US6498057B1 (en) | 2002-03-07 | 2002-12-24 | International Business Machines Corporation | Method for implementing SOI transistor source connections using buried dual rail distribution |
KR100476889B1 (ko) * | 2002-04-04 | 2005-03-17 | 삼성전자주식회사 | 플래쉬메모리의 워드라인디코더 |
EP1357603A3 (en) | 2002-04-18 | 2004-01-14 | Innovative Silicon SA | Semiconductor device |
US6838723B2 (en) | 2002-08-29 | 2005-01-04 | Micron Technology, Inc. | Merged MOS-bipolar capacitor memory cell |
US7710771B2 (en) | 2002-11-20 | 2010-05-04 | The Regents Of The University Of California | Method and apparatus for capacitorless double-gate storage |
JP2004179506A (ja) | 2002-11-28 | 2004-06-24 | Seiko Epson Corp | Soi構造を有する半導体基板及びその製造方法及び半導体装置 |
US7030436B2 (en) | 2002-12-04 | 2006-04-18 | Micron Technology, Inc. | Embedded DRAM gain memory cell having MOS transistor body provided with a bi-polar transistor charge injecting means |
JP2004303499A (ja) | 2003-03-31 | 2004-10-28 | Hitachi High-Technologies Corp | イオン注入装置およびイオン注入方法 |
JP4077381B2 (ja) | 2003-08-29 | 2008-04-16 | 株式会社東芝 | 半導体集積回路装置 |
US6965143B2 (en) | 2003-10-10 | 2005-11-15 | Advanced Micro Devices, Inc. | Recess channel flash architecture for reduced short channel effect |
JP2005158952A (ja) | 2003-11-25 | 2005-06-16 | Toshiba Corp | 半導体装置及びその製造方法 |
US7109532B1 (en) | 2003-12-23 | 2006-09-19 | Lee Zachary K | High Ion/Ioff SOI MOSFET using body voltage control |
US20050255666A1 (en) | 2004-05-11 | 2005-11-17 | Miradia Inc. | Method and structure for aligning mechanical based device to integrated circuits |
US7112997B1 (en) | 2004-05-19 | 2006-09-26 | Altera Corporation | Apparatus and methods for multi-gate silicon-on-insulator transistors |
JP4795653B2 (ja) | 2004-06-15 | 2011-10-19 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
US7190616B2 (en) | 2004-07-19 | 2007-03-13 | Micron Technology, Inc. | In-service reconfigurable DRAM and flash memory device |
US7196921B2 (en) | 2004-07-19 | 2007-03-27 | Silicon Storage Technology, Inc. | High-speed and low-power differential non-volatile content addressable memory cell and array |
US7560361B2 (en) | 2004-08-12 | 2009-07-14 | International Business Machines Corporation | Method of forming gate stack for semiconductor electronic device |
JP2006165808A (ja) * | 2004-12-03 | 2006-06-22 | Seiko Epson Corp | 差動増幅回路 |
KR100663359B1 (ko) | 2005-03-31 | 2007-01-02 | 삼성전자주식회사 | 리세스 채널 트랜지스터 구조를 갖는 단일 트랜지스터플로팅 바디 디램 셀 및 그 제조방법 |
US20060267064A1 (en) | 2005-05-31 | 2006-11-30 | Infineon Technologies Ag | Semiconductor memory device |
US7274618B2 (en) | 2005-06-24 | 2007-09-25 | Monolithic System Technology, Inc. | Word line driver for DRAM embedded in a logic process |
JP4967264B2 (ja) | 2005-07-11 | 2012-07-04 | 株式会社日立製作所 | 半導体装置 |
JP4800700B2 (ja) | 2005-08-01 | 2011-10-26 | ルネサスエレクトロニクス株式会社 | 半導体装置およびそれを用いた半導体集積回路 |
US7314794B2 (en) | 2005-08-08 | 2008-01-01 | International Business Machines Corporation | Low-cost high-performance planar back-gate CMOS |
JP4413841B2 (ja) | 2005-10-03 | 2010-02-10 | 株式会社東芝 | 半導体記憶装置及びその製造方法 |
JP4822791B2 (ja) | 2005-10-04 | 2011-11-24 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
US7592841B2 (en) | 2006-05-11 | 2009-09-22 | Dsm Solutions, Inc. | Circuit configurations having four terminal JFET devices |
US7601271B2 (en) | 2005-11-28 | 2009-10-13 | S.O.I.Tec Silicon On Insulator Technologies | Process and equipment for bonding by molecular adhesion |
JP5054919B2 (ja) | 2005-12-20 | 2012-10-24 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
KR100735613B1 (ko) | 2006-01-11 | 2007-07-04 | 삼성전자주식회사 | 이온주입설비의 디스크 어셈블리 |
US7304903B2 (en) | 2006-01-23 | 2007-12-04 | Purdue Research Foundation | Sense amplifier circuit |
JP4762036B2 (ja) | 2006-04-14 | 2011-08-31 | 株式会社東芝 | 半導体装置 |
JPWO2007125775A1 (ja) | 2006-04-24 | 2009-09-10 | パナソニック株式会社 | 受信装置、それを用いた電子機器、及び受信方法 |
US7494902B2 (en) | 2006-06-23 | 2009-02-24 | Interuniversitair Microelektronica Centrum Vzw (Imec) | Method of fabricating a strained multi-gate transistor |
KR100843055B1 (ko) | 2006-08-17 | 2008-07-01 | 주식회사 하이닉스반도체 | 플래쉬 메모리 소자 및 그의 제조방법 |
US7659579B2 (en) * | 2006-10-06 | 2010-02-09 | International Business Machines Corporation | FETS with self-aligned bodies and backgate holes |
US7560344B2 (en) | 2006-11-15 | 2009-07-14 | Samsung Electronics Co., Ltd. | Semiconductor device having a pair of fins and method of manufacturing the same |
JP2008130670A (ja) | 2006-11-17 | 2008-06-05 | Seiko Epson Corp | 半導体装置、論理回路および電子機器 |
JP5057430B2 (ja) | 2006-12-18 | 2012-10-24 | ルネサスエレクトロニクス株式会社 | 半導体集積回路とその製造方法 |
EP2095406A1 (en) * | 2006-12-26 | 2009-09-02 | S.O.I.Tec Silicon on Insulator Technologies | Method for producing a semiconductor-on-insulator structure |
JP4869088B2 (ja) | 2007-01-22 | 2012-02-01 | 株式会社東芝 | 半導体記憶装置及びその書き込み方法 |
JP5019436B2 (ja) | 2007-02-22 | 2012-09-05 | ルネサスエレクトロニクス株式会社 | 半導体集積回路 |
JP5594927B2 (ja) | 2007-04-11 | 2014-09-24 | ピーエスフォー ルクスコ エスエイアールエル | 半導体記憶装置 |
FR2915024A1 (fr) | 2007-04-12 | 2008-10-17 | St Microelectronics Crolles 2 | Procede de fabrication permettant l'homogeneisation de l'environnement de transistors et dispositif associe |
US7729149B2 (en) | 2007-05-01 | 2010-06-01 | Suvolta, Inc. | Content addressable memory cell including a junction field effect transistor |
EP2015362A1 (en) | 2007-06-04 | 2009-01-14 | STMicroelectronics (Crolles 2) SAS | Semiconductor array and manufacturing method thereof |
US7449922B1 (en) | 2007-06-15 | 2008-11-11 | Arm Limited | Sensing circuitry and method of detecting a change in voltage on at least one input line |
US7759714B2 (en) | 2007-06-26 | 2010-07-20 | Hitachi, Ltd. | Semiconductor device |
FR2918823B1 (fr) | 2007-07-13 | 2009-10-16 | Ecole Centrale De Lyon Etablis | Cellule logique reconfigurable a base de transistors mosfet double grille |
FR2919112A1 (fr) | 2007-07-16 | 2009-01-23 | St Microelectronics Crolles 2 | Circuit integre comprenant un transistor et un condensateur et procede de fabrication |
JP5035345B2 (ja) | 2007-08-30 | 2012-09-26 | 富士通セミコンダクター株式会社 | イオン注入装置、基板クランプ機構、及びイオン注入方法 |
KR100884344B1 (ko) | 2007-10-10 | 2009-02-18 | 주식회사 하이닉스반도체 | 비대칭 소스/드레인 접합을 갖는 불휘발성 메모리소자 및그 제조방법 |
JP5222520B2 (ja) | 2007-10-11 | 2013-06-26 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
US20090101940A1 (en) * | 2007-10-19 | 2009-04-23 | Barrows Corey K | Dual gate fet structures for flexible gate array design methodologies |
DE102007052097B4 (de) | 2007-10-31 | 2010-10-28 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zur Herstellung eines SOI-Bauelements mit einer Substratdiode |
FR2925223B1 (fr) | 2007-12-18 | 2010-02-19 | Soitec Silicon On Insulator | Procede d'assemblage avec marques enterrees |
US7593265B2 (en) | 2007-12-28 | 2009-09-22 | Sandisk Corporation | Low noise sense amplifier array and method for nonvolatile memory |
US8148242B2 (en) | 2008-02-20 | 2012-04-03 | Soitec | Oxidation after oxide dissolution |
JP6053250B2 (ja) | 2008-06-12 | 2016-12-27 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置 |
WO2010007478A1 (en) | 2008-06-13 | 2010-01-21 | Yale University | Improved complementary metal oxide semiconductor devices |
US8120110B2 (en) | 2008-08-08 | 2012-02-21 | International Business Machines Corporation | Semiconductor structure including a high performance FET and a high voltage FET on a SOI substrate |
US8012814B2 (en) | 2008-08-08 | 2011-09-06 | International Business Machines Corporation | Method of forming a high performance fet and a high voltage fet on a SOI substrate |
KR101623958B1 (ko) | 2008-10-01 | 2016-05-25 | 삼성전자주식회사 | 인버터 및 그의 동작방법과 인버터를 포함하는 논리회로 |
KR101522400B1 (ko) | 2008-11-10 | 2015-05-21 | 삼성전자주식회사 | 인버터 및 그를 포함하는 논리소자 |
-
2010
- 2010-04-02 FR FR1052543A patent/FR2958441B1/fr active Active
- 2010-06-03 US US12/793,553 patent/US8223582B2/en active Active
- 2010-09-15 TW TW099131183A patent/TWI430436B/zh active
- 2010-09-15 SG SG2010066926A patent/SG174660A1/en unknown
- 2010-09-28 CN CN201010299694.5A patent/CN102214483B/zh active Active
- 2010-09-28 KR KR1020100093768A patent/KR101269785B1/ko active IP Right Grant
- 2010-09-29 JP JP2010219632A patent/JP5313217B2/ja active Active
-
2012
- 2012-06-13 US US13/495,632 patent/US8654602B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
TW201135921A (en) | 2011-10-16 |
KR20110111220A (ko) | 2011-10-10 |
CN102214483B (zh) | 2015-01-14 |
SG174660A1 (en) | 2011-10-28 |
FR2958441B1 (fr) | 2012-07-13 |
TWI430436B (zh) | 2014-03-11 |
KR101269785B1 (ko) | 2013-05-30 |
US20120250444A1 (en) | 2012-10-04 |
US8223582B2 (en) | 2012-07-17 |
CN102214483A (zh) | 2011-10-12 |
US8654602B2 (en) | 2014-02-18 |
US20110242926A1 (en) | 2011-10-06 |
FR2958441A1 (fr) | 2011-10-07 |
JP2011222940A (ja) | 2011-11-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5313217B2 (ja) | SeOI上の疑似インバータ回路 | |
JP4967264B2 (ja) | 半導体装置 | |
US6603345B2 (en) | Semiconductor device with reduced leakage of current | |
KR102095677B1 (ko) | 반도체 장치 | |
JP4800700B2 (ja) | 半導体装置およびそれを用いた半導体集積回路 | |
JP4558410B2 (ja) | 無負荷4tsramセルのメモリをアクセスする方法 | |
US9135964B2 (en) | Differential sense amplifier without switch transistors | |
US9111593B2 (en) | Differential sense amplifier without dedicated precharge transistors | |
JP2939086B2 (ja) | 半導体装置 | |
US9490007B1 (en) | Device comprising a plurality of FDSOI static random-access memory bitcells and method of operation thereof | |
US8953399B2 (en) | Differential sense amplifier without dedicated pass-gate transistors | |
JP2009164619A (ja) | 半導体回路 | |
US9496877B2 (en) | Pseudo-inverter circuit with multiple independent gate transistors | |
US6621727B2 (en) | Three-transistor SRAM device | |
EP2372716A1 (en) | Pseudo-inverter circuit on SeOI | |
JP3905909B2 (ja) | 半導体装置 | |
JP3718512B2 (ja) | 半導体装置 | |
JP4075090B2 (ja) | 半導体装置 | |
JP2006066062A (ja) | 半導体回路 | |
JP2005353274A (ja) | 半導体回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130121 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130125 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130422 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130425 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130514 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130604 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130703 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5313217 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |