JP5164599B2 - 半導体パッケージ、半導体パッケージの製造方法、電子システムの製造方法、および、電子システム - Google Patents
半導体パッケージ、半導体パッケージの製造方法、電子システムの製造方法、および、電子システム Download PDFInfo
- Publication number
- JP5164599B2 JP5164599B2 JP2008039600A JP2008039600A JP5164599B2 JP 5164599 B2 JP5164599 B2 JP 5164599B2 JP 2008039600 A JP2008039600 A JP 2008039600A JP 2008039600 A JP2008039600 A JP 2008039600A JP 5164599 B2 JP5164599 B2 JP 5164599B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor chip
- insulating material
- conductive pattern
- hole
- semiconductor package
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49855—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
- G06K19/07743—External electrical contacts
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
- G06K19/07745—Mounting details of integrated circuit chips
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/20—Structure, shape, material or disposition of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/03—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10D89/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13025—Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/16146—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a via connection in the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
- H01L2224/171—Disposition
- H01L2224/1718—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/17181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45139—Silver (Ag) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
- H01L2224/48228—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item the bond pad being disposed in a recess of the surface of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/4824—Connecting between the body and an opposite side of the item with respect to the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73207—Bump and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73257—Bump and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73259—Bump and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92222—Sequential connecting processes the first connecting process involving a bump connector
- H01L2224/92224—Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92244—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/0651—Wire or wire-like electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06558—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having passive surfaces facing each other, i.e. in a back-to-back arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00011—Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18162—Exposing the passive side of the semiconductor or solid-state body of a chip with build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Wire Bonding (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
図1を参照すれば、COB型半導体パッケージは、半導体パッケージ基板4の上面に付着された半導体チップ3を備える。半導体チップ3の活性面3aは、半導体パッケージ基板4で規定されたワイヤホール4aを通過するボンディングワイヤ6を利用して、上面の反対である半導体パッケージ基板4の他面上に配された金属層5に電気的に連結される。一般的に、活性面3aは、金属層5の配された反対面である半導体パッケージ基板4の上面上にボンディングワイヤ6を配することが必要である。
ボンディングワイヤ6は、ワイヤ6が活性面3aから遠く延びて金属層5に向けて曲がるようにループを形成し、それにより、半導体チップ3の活性面3aから一定高さに不回避に突出する。包装部9はまた、ワイヤ6をカプセルで覆い包むために提供される。したがって、十分な量の包装部9は、ワイヤ6を外部環境から保護するために提供される。したがって、包装部9は、半導体パッケージの表面1aとカードボディ2の反対表面とをそれぞれ連結させうる比較的小さなボンディング地域Aを残し、比較的大きいモールディング地域Bを作る。さらに、ボンディングワイヤ6が半導体チップ3の両側面に形成される必要があるため、使用可能なパッケージシステムの長さが限定され、モールディング地域Bの長さは、次第に増大し、ボンディング地域Aの長さは、次第に縮小される。
このような問題は、半導体チップ3のサイズが増大するほどさらに深刻になり、ICカードのパッケージシステムは、さらに酷い状況に陥る。
図2と関連して、従来のパッケージシステムは、フリップチップ型COBパッケージシステムに提供される。図2に示したように、ICカードは、その内で規定されたキャビティ12aを有するカードボディ12を備え、半導体パッケージ基板14に付着されてフリップチップ型COBパッケージシステムを形成する。フリップチップ型COBパッケージシステム内で、半導体チップ13の活性面13aは、中間金属層17に連結される伝導性バンプ18を使用して電気的に金属層15に連結される。次いで、中間金属層17は、パッケージ基板14を通じて延びる伝導性ビア16によって金属層15に電気的に連結される。半導体パッケージは、フリップチップ型COB半導体パッケージの表面11aとカードボディ2の反対表面との間に接着剤(図示せず)を使用してカードボディ2に連結される。
したがって、包装部19は、半導体パッケージの表面11aとカードボディ12の反対表面との間に接着剤を適用する、比較的小さいボンディング地域Aを残し、比較的大きいモールディング地域Bを維持する。基板14または半導体パッケージも、図1で説明されたICカードのように、カードボディ12から分離される傾向がある。さらに、中間金属層17の存在は、フリップチップ型COB半導体パッケージシステムの全体的な厚さTを増大させ、フリップチップ型COBパッケージシステムの製造において、コスト及び複雑性を増加させる傾向がある。したがって、図2と関連して説明されたパッケージシステムのみでは、前述された問題点が十分に解決されない。
前記課題を達成するための本発明のさらに他の態様は、前記半導体パッケージは、上面、上面と反対である下面及び上面から下面に延びる第1貫通ホールで構成された基板と、前記基板の上面上にあり、第1貫通ホール上に延びる伝導性パターンと、第1半導体チップの少なくとも一部を第1貫通ホール内に配させる前記伝導性パターンに対面する第1半導体チップと、第1貫通ホール内に位置して電気的に伝導性パターンを第1半導体チップに連結する第1外部コンタクトターミナルと、第1半導体チップと伝導性パターンとの間に設けられる絶縁物質と、を備える。絶縁物質は、絶縁材構造体であり、絶縁材構造体は、それによって限定される絶縁材構造体貫通ホールを備える。第1外部コンタクトターミナルは、絶縁材構造体貫通ホールを通じて延びる。
本発明は、パッケージシステムまたはICカードの耐久性及び確実性を実体的に増加させ、相対的に薄くて低コストであり、単純に製作することが可能である。
図3Aに示すように、例えば、一実施例によるICカードまたはパッケージシステム200は、半導体パッケージ20及びカードボディ26を備える。
半導体パッケージ20は、接着剤を使用するなど公知の技術を使用して、カードボディ26の反対表面に付着される接着性表面20aを有する。
一実施例で、パッケージ基板23は、例えば、上面23b、下面23c及び上面から下面に延びる第1貫通ホール23aを備える。複数の伝導性パターン24は、例えば、基板23の上面23bに提供されて第1貫通ホール23a上に延びうる。
さらに、複数の第1外部コンタクトターミナル21は、電気的に複数の伝導性パターン24を第1半導体チップ22に連結させうる。第1外部コンタクトターミナル21は、複数の伝導性パターン24を第1貫通ホール23a内に接触させうる。第1外部コンタクトターミナル21は、直接複数の伝導性パターン24と接触しうるため、図2に示された金属層17が一実施例において不要であり、したがって、後述するように除去される。
本実施例の一側面では、第1半導体チップ22は、例えば、図3Aに示したように、伝導性パターン24に向ける活性面22aを備えうる。一方、活性面22aは、伝導性パターン24から方向がはずれることもある。
一実施例で、複数の第1外部コンタクトターミナル21は、ソルダーバンプのような伝導性バンプ、ソルダーボールのような伝導性ボールまたはその他の種類のものであり、第1半導体チップ22上に配される。
一実施例で、伝導性パターン24aは、例えば、基板23に付着させる前に、伝導性パターン24aを折り曲げて形成しうる。しかし、伝導性パターン24aは、所望のように、第1半導体チップ22に接触させるために、いかなる形態にも形成されると評価される。例えば、伝導性パターン24aは、スタンピングによって形成される。
前述した発明の重要実施例で、接着表面20aの区域が増大する間に、基板23上に絶縁物質25の量を減らすことは可能である。特に、ボンディング地域A1は、モールディング地域B1が縮小する間に増大しうる。絶縁物質25は、図2に示した従来のパッケージシステムのように、中間金属層を覆うように十分に提供される必要はないということが事実である。
その結果、半導体パッケージ20は、カードボディ26に堅固に連結させることができ、したがって、カードボディ12から半導体パッケージ20の分離は、著しく減少するか、または半導体パッケージ20に対する損害は抑制される。
図6に示すように、図3から図5に示されるパッケージシステム200を製造する典型的な方法は、一般的に、図6のステップ610として示される半導体パッケージ20を形成する第1プロセス、図6のステップ620として示されるカードボディ26を形成する第2プロセス、及び図6のステップ630として示される半導体パッケージ20をカードボディ26のリセス26に挿入する第3プロセスを含むことを特徴とする。
一部の実施例で、ステップ619及びステップ630は、アンダーフィルステップを実行する間に自動的に実行される。
図7と関連して、半導体パッケージ20は、図3及び図4と関連して前記のように提供される。図7に示される実施例によって、複数の伝導性パターン24は、基板23の上面上の位置によって異なって形成される。例えば、第1貫通ホール23aの側面地域上に延びる複数の伝導性パターン24のうち少なくとも一つは、接触部分34及び延長部分35を備える。
他の実施例で、第1貫通ホール23aの第1側面にある基板23によって支持される接触部分34は、第1貫通ホール23aの第2側面にある基板23によって支持される接触部分34と同じ形態を有する。同様に、第1貫通ホール23aの第2側面にある基板23によって支持される延長部分35は、第1貫通ホール23aの第1側面にある基板23によって支持される延長部分35と同じ形態有する。
さらに他の実施例で、第1貫通ホール23aの側面地域上に延びる伝導性パターン24の接触部分34は、長方状を有することを特徴とする。同様に、第1貫通ホール23aの側面地域上に延びる伝導性パターン24の延長部分35は、細いストリップ形状を有することを特徴とする。
図8に示すように、半導体パッケージ20は、図3及び図4と関連して前述されたように提供される。しかし、図8に示される実施例によって、絶縁物質25は、第1半導体チップ22が第1貫通ホール23aに挿入される直前に形成された絶縁材構造体252として提供される。一実施例で、絶縁材構造体252は、上部252aと下部252bとを備える。絶縁材構造体252の絶縁材構造体上部252aは、第1貫通ホール23aに挿入されるように形成する。絶縁材構造体252の絶縁材構造体下部252bは、例えば、接着物質によって、基板23の下面に連結されるように形成される。一実施例で、上部252aも下部252bも接着物質を利用し、それにより半導体チップ22を基板23に堅固に連結させるように、それぞれ半導体チップ22と基板23とに付着される。
一実施例で、絶縁物質25を提供する方法は、例えば、絶縁材構造体252がそれを通じて規定される絶縁材構造体貫通ホール254を備える絶縁材構造体を形成するステップ、及び第1貫通ホール23a内にある絶縁材構造体252が伝導性パターン24に隣接するように載置するステップを含む
複数の第1外部コンタクトターミナル21が複数の絶縁材構造体貫通ホール254を通じて完全に延びれば、第1半導体チップ22は、一実施例で、絶縁材構造体252の下部252bと接触する。そのような実施例では、第1半導体チップ22は、例えば、接着剤によって絶縁材構造体252の下部252bに連結される。
絶縁材構造体252は、ポリイミド、エポキシ、レジンのような絶縁物質で形成される。
図9Aに示すように、半導体パッケージ20は、図3及び図4と関連して前述したように提供される。しかし、図9Aに示された参考例によって、異方性伝導フィルム(Anisotropic Conductive Film:ACF)253は、第1半導体チップ22が第1貫通ホール23aに挿入される前に、前記図3及び図4の絶縁物質25が提供されて形成される。ACF253は、その内に配された、例えば、浮かんでいる複数の伝導性微粒子253aを含む。そのような実施例では、ACF253は、圧縮可能な物質として提供される。圧縮されていない場合、ACF253は、電気的に絶縁性を示す。しかし、十分に圧縮された場合には、伝導性微粒子253aは、電気信号がそれを通じて伝播されるように接触する。
前述したように、絶縁物質25は、絶縁物質を前記第1半導体チップ22、基板23及び伝導性パターン24の間で規定される空間に挿入することによって提供される。挿入中に、絶縁物質25は、隣接した伝導性パターン24の間で規定された前記空間、または伝導性パターン24の上面上に流れることが可能である。したがって、図10Aから図10Eに示された40、41、42または43のような障壁部分は、絶縁物質25が伝導性パターン25の間及び上に流れることを防止するように提供され、このような場合について、以下でさらに詳細に説明する。
一部の実施例で、障壁部分は、例えば、図10Aに示す、複数の伝導性パターン24の隣接したパターンの間で規定された空間の少なくとも一部を横切って、複数の伝導性パターン24の隣接した一対の間に延びるように提供される。また、図10Aで、絶縁フィルムのような障壁部分40が隣接した伝導性パターン24の間で規定される空間にわたるように、隣接した伝導性パターン24の下面上に提供される。
図10Cに示すように、障壁部分42は、隣接した伝導性パターン24の間で規定された空間に提供され、部分的に伝導性パターン24と第1半導体チップ22との間で規定された空間に延びる。すなわち、障壁部分42は、部分的に第1貫通ホール23aに延びうる。図10Cに示される障壁部分42に漏洩する電流は減少する。
また、図10Dに示すように、障壁部分43は、隣接した伝導性パターン24の間で規定された空間に提供され、第1半導体チップ22と接触する。第1半導体チップ22に十分に延びた障壁部分43に漏洩する電流は、さらに減少する。
図10Eと関連して、障壁部分44は、伝導性パターン24の間で規定された空間にわたるように、隣接した伝導性パターンの上面上に提供される。
他の実施例で、障壁部分44は、テープ型物質である。したがって、一実施例による半導体パッケージの形成方法は、例えば、絶縁物質25を形成した後に、障壁部分44を除去することを含む。
一実施例で、前記テープ型物質は、伝導性パターン24から選択的に付着可能な/脱着可能な物質を含む。一実施例で、前記レジン型物質は、例えば、前記絶縁物質が挿入された後に堅くなる物質を含む。
第2チップ572は、適当な手段によって他の第2チップ571に連結される。
前述された実施例で、複数の第1外部コンタクトターミナル21は、伝導性パターン24に第1半導体チップ22を電気的に連結するために、第1貫通ホール23aを通じて延び、ワイヤ561は、伝導性パターン24に第2チップ570を電気的に連結させるために貫通ホール23dを通じて延びる。
図12と関連して、マルチチップ半導体パッケージ50bは、複数の第1外部コンタクトターミナル21を経由して伝導性パターン24に連結される第1半導体チップ22と、第1半導体チップ22を通じて延びた伝導性スルービア59で伝導性パターン24に連結された第2チップ57とを備える。
前記半導体パッケージを形成する方法は、第2半導体チップ57を第1半導体チップ22に連結するステップ及び第1半導体チップ22を通じて伝導性スルービア59を形成するステップを含み、それにより、伝導性スルービア59が第1及び第2半導体チップ22及び57を電気的に連結する。
特に、半導体チップ22は、基板23の空いている空間内に配されるので、半導体チップ22の厚さは、前記電子システムの全体厚さに加えられず、前記電気システムの全体の厚さを減少することができる。結果的に、ICカードのように、さらに薄い半導体パッケージ及び電子システムが本発明の実施例によって達成される。
典型的に前述された実施例で、ICカード、メモリカード、USBカード、MP3プレイヤーなどのメディアプレイヤの内部メモリパッケージ、モバイルフォン、デジタルカメラなどのような装置に対して、パッケージシステム及び半導体パッケージを提供することができると評価される。
多様な作動は、本発明の理解に最も有用な形態で行われる複合的な不連続ステップとして記述される。しかし、各ステップが記述される順序は、作動が順次的であるか、または実行される順序は、ステップの現われる順序でなければならないということを意味するものではない。
以上、本発明の実施例が具体的に図示され、かつ説明されたが、当業者ならば、特許請求の範囲に限定される本発明の精神及び領域から逸脱せずに多様な変化及び詳細な説明が可能であるということが分かるであろう。
Claims (29)
- 第1貫通ホールを備える基板と、
前記基板を覆い、前記第1貫通ホール上に拡張される伝導性パターンと、
前記伝導性パターンに対向し、少なくともその一部が前記第1貫通ホール内に配された第1半導体チップと、
前記第1貫通ホール内にあり、電気的に前記伝導性パターンを前記第1半導体チップに連結する第1外部コンタクトターミナルと、
前記第1半導体チップと前記伝導性パターンとの間に設けられる絶縁物質と、
を備え、
前記絶縁物質は、絶縁材構造体であり、前記絶縁材構造体は、それによって限定される絶縁材構造体貫通ホールを備え、
前記第1外部コンタクトターミナルは、前記絶縁材構造体貫通ホールを通じて延びることを特徴とする半導体パッケージ。 - 前記第1外部コンタクトターミナルは、前記第1半導体チップ上に配された伝導性バンプ、伝導性ボールまたはその組み合わせを備えることを特徴とする請求項1に記載の半導体パッケージ。
- 前記第1外部コンタクトターミナルと前記伝導性パターンとが単一の構造を形成し、前記第1外部コンタクトターミナルが前記伝導性パターンから突出することを特徴とする請求項1に記載の半導体パッケージ。
- 前記基板は、上面及び下面を備え、前記第1外部コンタクトターミナルの底面が前記基板の上面と下面との間に位置することを含むことを特徴とする請求項1に記載の半導体パッケージ。
- 前記伝導性パターンは、第1地域と前記第1地域から離隔された第2地域とにある前記基板によって支持されることを特徴とする請求項1に記載の半導体パッケージ。
- 前記伝導性パターンは、前記第1地域に位置した前記基板によって支持される連結部分と前記基板によって支持される延長部分とを備え、前記第1地域と前記第2地域とが相互対向することを特徴とする請求項5に記載の半導体パッケージ。
- 前記連結部分は、長方状を有し、前記延長部分は、細いストリップ形状を有することを特徴とする請求項6に記載の半導体パッケージ。
- 前記伝導性パターンは、
複数の伝導性パターンと、
複数の第1外部コンタクトターミナルと、を備え、
前記複数の第1外部コンタクトターミナルのそれぞれは、電気的に第1半導体チップを前記複数の伝導性パターンと対応するパターンに連結することを特徴とする請求項1に記載の半導体パッケージ。 - 前記複数の伝導性パターンの間で限定される空間を含み、
前記空間を横切る前記複数の伝導性パターンのうち少なくとも隣接した一対の伝導性パターンの間に延びる障壁部分をさらに備えることを特徴とする請求項8に記載の半導体パッケージ。 - 前記障壁部分は、前記複数の伝導性パターンのうち隣接した一対の下面に配されることを特徴とする請求項9に記載の半導体パッケージ。
- 前記障壁部分は、前記複数の伝導性パターンのうち隣接した一対の上面に配されることを特徴とする請求項9に記載の半導体パッケージ。
- 前記障壁部分は、少なくとも前記空間の一部に配されることを特徴とする請求項9に記載の半導体パッケージ。
- 前記障壁部分の少なくとも一部は、前記複数の伝導性パターンと前記第1半導体チップとの間に配されることを特徴とする請求項9に記載の半導体パッケージ。
- 前記障壁部分は、除去されることを特徴とする請求項9に記載の半導体パッケージ。
- 前記第1貫通ホールは、平面図で長方状を有することを特徴とする請求項1に記載の半導体パッケージ。
- 前記伝導性パターンと直接連結される第1外部コンタクトターミナルをさらに含むことを特徴とする請求項1に記載の半導体パッケージ。
- 前記第1半導体チップと電気的に連結される第2半導体チップをさらに備えることを特徴とする請求項1に記載の半導体パッケージ。
- 前記第1半導体チップを通過して延びる伝導性スルービアをさらに備え、前記伝導性スルービアは、電気的に前記第1半導体チップ及び前記第2半導体チップを相互連結することを特徴とする請求項17に記載の半導体パッケージ。
- 前記第2半導体チップは、ボンディングワイヤを使用して電気的に前記伝導性パターンと連結されることを特徴とする請求項17に記載の半導体パッケージ。
- 上面及び前記上面に対向する下面を備える基板を提供するステップと、
前記基板内に第1貫通ホールを形成し、前記第1貫通ホールを上面から下面に延びるステップと、
前記基板の上面上に伝導性パターンを形成し、前記伝導性パターンが前記第1貫通ホール上に延びるステップと、
前記第1貫通ホール内に第1半導体チップの少なくとも一部を提供するステップと、
前記伝導性パターンを前記第1貫通ホール内に位置した第1外部コンタクトターミナルを有し、前記半導体チップに電気的に連結するステップと、
前記第1半導体チップと前記伝導性パターンとの間に絶縁物質を提供するステップと、
を含み、
前記絶縁物質を提供するステップにおいて、
前記絶縁物質は、絶縁構造体であり、当該絶縁構造体により限定される絶縁材構造体貫通ホールを備える前記絶縁材構造体を形成するステップと、
前記伝導性パターンに隣接して前記第1貫通ホール内に前記絶縁材構造体を配し、前記伝導性パターンを前記第1半導体チップに電気的に連結し、前記第1外部コンタクトターミナルを前記絶縁材構造体貫通ホールに挿入するステップと、
を含むことを特徴とする半導体パッケージの形成方法。 - 前記第1外部コンタクトターミナルと前記伝導性パターンとは、前記第1外部コンタクトターミナルが伝導性パターンから突出する単一の構造を形成するステップと、
前記伝導性パターンを前記第1半導体チップに電気的に連結するステップと、
前記第1半導体チップを前記第1外部コンタクトターミナルに接触させるステップと、を含むことを特徴とする請求項20に記載の半導体パッケージの形成方法。 - 複数の前記伝導性パターンを形成するステップと、
前記第1半導体チップ及び前記複数の伝導性パターンのうち、それぞれの対応する複数の前記第1外部コンタクトターミナルを形成するステップと、をさらに含むことを特徴とする請求項20に記載の半導体パッケージの形成方法 - 複数の前記伝導性パターンの間に空間が限定され、
前記空間を横切る前記複数の伝導性パターンのうちから少なくとも隣接した一対の伝導性パターンの間に延びる障壁部分を配するステップをさらに含むことを特徴とする請求項22に記載の半導体パッケージの形成方法。 - 前記障壁を配した後、前記第1半導体チップと前記伝導性パターンとの間に絶縁物質を提供するステップと、
前記絶縁物質を提供した後、前記障壁部分を除去するステップと、をさらに含むことを特徴とする請求項23に記載の半導体パッケージの形成方法。 - 電子システムを形成する方法において、
第1貫通ホールを備える基板を提供するステップと、
前記基板を覆い、前記第1貫通ホール上に拡張される伝導性パターンを形成するステップと、
少なくとも第1半導体チップの一部を前記第1貫通ホール内に提供するステップと、
前記第1貫通ホール内に位置した第1外部コンタクトターミナルと共に、前記伝導性パターンを前記半導体チップに電気的に連結するステップと、
前記伝導性パターンと前記第1半導体チップとの間に絶縁物質を提供するステップと、
少なくとも前記基板の一部がパッケージボディ内で規定されたリセス内に配される電子システムを形成するように、前記基板を前記パッケージボディに連結するステップと、
前記第1半導体チップと前記伝導性パターンとの間に絶縁物質を提供するステップと、
を含み、
前記絶縁物質を提供するステップにおいて、
前記絶縁物質は、絶縁構造体であり、当該絶縁構造体により限定される絶縁材構造体貫通ホールを備える前記絶縁材構造体を形成するステップと、
前記伝導性パターンに隣接して前記第1貫通ホール内に前記絶縁材構造体を配し、前記伝導性パターンを前記第1半導体チップに電気的に連結し、前記第1外部コンタクトターミナルを前記絶縁材構造体貫通ホールに挿入するステップと、
を含むことを特徴とする電子システムの形成方法。 - 前記絶縁物質を提供し、前記基板に前記パッケージボディを自動的に連結させるステップをさらに含むことを特徴とする請求項25に記載の電子システムの形成方法。
- 半導体パッケージと、
前記半導体パッケージを備えるパッケージボディと、を備え、
前記半導体パッケージは、
第1貫通ホールを備える基板と、
前記基板を覆い、前記第1貫通ホール上に拡張される伝導性パターンと、
前記伝導性パターンに対向し、少なくとも第1半導体チップの一部が前記第1貫通ホール内に配された第1半導体チップと、
前記第1貫通ホール内にあり、電気的に前記伝導性パターンを前記第1半導体チップに連結する第1外部コンタクトターミナルと、
前記第1半導体チップと前記伝導性パターンとの間に設けられる絶縁物質と、
を備え、
前記絶縁物質は、絶縁材構造体であり、前記絶縁材構造体は、それによって限定される絶縁材構造体貫通ホールを備え、
前記第1外部コンタクトターミナルは、前記絶縁材構造体貫通ホールを通じて延びることを特徴とする電子システム。 - 前記パッケージボディは、規定されたリセスを含み、前記半導体パッケージが前記リセス内に配されることを特徴とする請求項27に記載の電子システム。
- 前記パッケージボディは、ICカードを含むことを特徴とする請求項27に記載の電子システム。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020070017537A KR100891330B1 (ko) | 2007-02-21 | 2007-02-21 | 반도체 패키지 장치와, 반도체 패키지의 제조방법과,반도체 패키지 장치를 갖는 카드 장치 및 반도체 패키지장치를 갖는 카드 장치의 제조 방법 |
KR10-2007-0017537 | 2007-02-21 | ||
US11/959,276 | 2007-12-18 | ||
US11/959,276 US7728422B2 (en) | 2007-02-21 | 2007-12-18 | Semiconductor package, integrated circuit cards incorporating the semiconductor package, and method of manufacturing the same |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008204462A JP2008204462A (ja) | 2008-09-04 |
JP5164599B2 true JP5164599B2 (ja) | 2013-03-21 |
Family
ID=39705933
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008039600A Expired - Fee Related JP5164599B2 (ja) | 2007-02-21 | 2008-02-21 | 半導体パッケージ、半導体パッケージの製造方法、電子システムの製造方法、および、電子システム |
Country Status (5)
Country | Link |
---|---|
US (2) | US7728422B2 (ja) |
JP (1) | JP5164599B2 (ja) |
KR (1) | KR100891330B1 (ja) |
CN (1) | CN101252115B (ja) |
TW (1) | TWI431754B (ja) |
Families Citing this family (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100723491B1 (ko) * | 2005-07-14 | 2007-05-30 | 삼성전자주식회사 | 범용 인쇄 회로 기판 및 이를 사용한 스마트 카드 |
US7894199B1 (en) * | 2008-02-20 | 2011-02-22 | Altera Corporation | Hybrid package |
JP2009224379A (ja) * | 2008-03-13 | 2009-10-01 | Renesas Technology Corp | 半導体装置およびその製造方法 |
TW200939430A (en) * | 2008-03-14 | 2009-09-16 | Harvatek Corp | Semiconductor chip package structure and manufacturing method for achieving front electrical connection without using wire-bonding process |
US8644030B2 (en) * | 2009-01-14 | 2014-02-04 | Micron Technology, Inc. | Computer modules with small thicknesses and associated methods of manufacturing |
US8263434B2 (en) * | 2009-07-31 | 2012-09-11 | Stats Chippac, Ltd. | Semiconductor device and method of mounting die with TSV in cavity of substrate for electrical interconnect of Fi-PoP |
US8724339B2 (en) * | 2009-12-01 | 2014-05-13 | Apple Inc. | Compact media player |
US8569894B2 (en) | 2010-01-13 | 2013-10-29 | Advanced Semiconductor Engineering, Inc. | Semiconductor package with single sided substrate design and manufacturing methods thereof |
US9406658B2 (en) | 2010-12-17 | 2016-08-02 | Advanced Semiconductor Engineering, Inc. | Embedded component device and manufacturing methods thereof |
CN102646606B (zh) * | 2011-02-16 | 2014-12-24 | 中电智能卡有限责任公司 | Ic卡模块的封装方法 |
US8487426B2 (en) * | 2011-03-15 | 2013-07-16 | Advanced Semiconductor Engineering, Inc. | Semiconductor package with embedded die and manufacturing methods thereof |
US9622359B2 (en) * | 2011-08-08 | 2017-04-11 | Féinics Amatech Teoranta | RFID transponder chip modules |
US9698123B2 (en) | 2011-09-16 | 2017-07-04 | Altera Corporation | Apparatus for stacked electronic circuitry and associated methods |
US9735117B2 (en) * | 2012-01-20 | 2017-08-15 | Skyworks Solutions, Inc. | Devices and methods related to interconnect conductors to reduce de-lamination |
USD758372S1 (en) | 2013-03-13 | 2016-06-07 | Nagrastar Llc | Smart card interface |
USD759022S1 (en) * | 2013-03-13 | 2016-06-14 | Nagrastar Llc | Smart card interface |
JP6125332B2 (ja) * | 2013-05-31 | 2017-05-10 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
FR3034614A1 (fr) * | 2015-04-03 | 2016-10-07 | Linxens Holding | Procede de fabrication d’un circuit flexible, circuit flexible obtenu par ce procede et carte a puce comportant un tel circuit flexible |
USD864968S1 (en) | 2015-04-30 | 2019-10-29 | Echostar Technologies L.L.C. | Smart card interface |
US10083888B2 (en) * | 2015-11-19 | 2018-09-25 | Advanced Semiconductor Engineering, Inc. | Semiconductor device package |
KR101912278B1 (ko) | 2015-12-21 | 2018-10-29 | 삼성전기 주식회사 | 전자 부품 패키지 및 그 제조방법 |
JP6748501B2 (ja) * | 2016-07-14 | 2020-09-02 | ローム株式会社 | 電子部品およびその製造方法 |
KR102595896B1 (ko) * | 2016-08-08 | 2023-10-30 | 삼성전자 주식회사 | 인쇄회로기판 및 이를 가지는 반도체 패키지 |
KR102521893B1 (ko) * | 2016-09-23 | 2023-04-14 | 삼성전자주식회사 | 패키지 기판 및 이를 포함하는 반도체 패키지 |
CN106571351B (zh) * | 2016-11-11 | 2020-04-24 | 上海伊诺尔信息电子有限公司 | 芯片级智能卡制造方法及智能卡 |
WO2018097408A1 (ko) * | 2016-11-28 | 2018-05-31 | 주식회사 네패스 | 절연 프레임을 이용한 반도체 패키지 및 이의 제조방법 |
CN111405791B (zh) * | 2020-03-30 | 2021-05-18 | 维沃移动通信有限公司 | 电子设备 |
USD943024S1 (en) | 2020-07-30 | 2022-02-08 | Federal Card Services, LLC | Asymmetrical arrangement of contact pads and connection bridges of a transponder chip module |
USD942538S1 (en) | 2020-07-30 | 2022-02-01 | Federal Card Services, LLC | Asymmetrical arrangement of contact pads and connection bridges of a transponder chip module |
KR20220032181A (ko) * | 2020-09-07 | 2022-03-15 | 엘지이노텍 주식회사 | 회로 기판 및 이를 포함하는 지문인식용 스마트 카드 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH024595A (ja) * | 1988-06-22 | 1990-01-09 | Nec Corp | Icカード |
KR940008327B1 (ko) * | 1991-10-10 | 1994-09-12 | 삼성전자 주식회사 | 반도체 패키지 및 그 실장방법 |
DE9422424U1 (de) * | 1994-02-04 | 2002-02-21 | Giesecke & Devrient GmbH, 81677 München | Chipkarte mit einem elektronischen Modul |
JP2660397B2 (ja) | 1995-04-10 | 1997-10-08 | イビデン株式会社 | Icカード用プリント配線板 |
JPH098222A (ja) * | 1995-06-14 | 1997-01-10 | Matsushita Electric Works Ltd | 半導体装置を搭載した電子部品装置 |
KR19980043253A (ko) | 1996-12-02 | 1998-09-05 | 김광호 | 칩 온 보오드형 반도체 칩 패키지 |
JPH10173003A (ja) * | 1996-12-13 | 1998-06-26 | Sharp Corp | 半導体装置とその製造方法およびフィルムキャリアテープとその製造方法 |
US5894108A (en) * | 1997-02-11 | 1999-04-13 | National Semiconductor Corporation | Plastic package with exposed die |
US6249046B1 (en) * | 1997-02-13 | 2001-06-19 | Seiko Epson Corporation | Semiconductor device and method for manufacturing and mounting thereof, and circuit board mounted with the semiconductor device |
KR100255108B1 (en) | 1997-06-18 | 2000-05-01 | Samsung Electronics Co Ltd | Chip card |
JPH1191272A (ja) * | 1997-09-19 | 1999-04-06 | Citizen Watch Co Ltd | Icカード用モジュール |
JPH11214435A (ja) * | 1998-01-26 | 1999-08-06 | Sharp Corp | 半導体装置およびその製造方法 |
DE19803020C2 (de) * | 1998-01-27 | 1999-12-02 | Siemens Ag | Chipkartenmodul für biometrische Sensoren |
KR100510387B1 (ko) * | 1998-07-01 | 2005-08-30 | 세이코 엡슨 가부시키가이샤 | 반도체 장치 및 그 제조 방법, 회로 기판 및 전자 기기 |
US6288905B1 (en) | 1999-04-15 | 2001-09-11 | Amerasia International Technology Inc. | Contact module, as for a smart card, and method for making same |
JP2001077293A (ja) * | 1999-09-02 | 2001-03-23 | Nec Corp | 半導体装置 |
JP2001185578A (ja) * | 1999-12-24 | 2001-07-06 | Toshiba Corp | 半導体装置 |
JP2002092577A (ja) * | 2000-09-20 | 2002-03-29 | Hitachi Maxell Ltd | コンビカード及びその製造方法 |
JP3499202B2 (ja) * | 2000-10-16 | 2004-02-23 | 沖電気工業株式会社 | 半導体装置の製造方法 |
US20020127771A1 (en) | 2001-03-12 | 2002-09-12 | Salman Akram | Multiple die package |
US6791168B1 (en) | 2002-07-10 | 2004-09-14 | Micron Technology, Inc. | Semiconductor package with circuit side polymer layer and wafer level fabrication method |
JP2004349361A (ja) | 2003-05-21 | 2004-12-09 | Casio Comput Co Ltd | 半導体装置およびその製造方法 |
JP2005191027A (ja) | 2003-12-24 | 2005-07-14 | Seiko Epson Corp | 回路基板製造方法及び回路基板並びに電子機器 |
KR100610144B1 (ko) | 2004-11-03 | 2006-08-09 | 삼성전자주식회사 | 플립 칩 조립 구조를 가지는 칩-온-보드 패키지의 제조 방법 |
EP1724712A1 (fr) * | 2005-05-11 | 2006-11-22 | Stmicroelectronics Sa | Micromodule, notamment pour carte à puce |
US7262444B2 (en) * | 2005-08-17 | 2007-08-28 | General Electric Company | Power semiconductor packaging method and structure |
WO2007088757A1 (ja) * | 2006-02-02 | 2007-08-09 | Matsushita Electric Industrial Co., Ltd. | メモリカードおよびメモリカードの製造方法 |
-
2007
- 2007-02-21 KR KR1020070017537A patent/KR100891330B1/ko active IP Right Grant
- 2007-12-18 US US11/959,276 patent/US7728422B2/en not_active Expired - Fee Related
-
2008
- 2008-02-20 TW TW097105921A patent/TWI431754B/zh not_active IP Right Cessation
- 2008-02-21 JP JP2008039600A patent/JP5164599B2/ja not_active Expired - Fee Related
- 2008-02-21 CN CN2008100808376A patent/CN101252115B/zh not_active Expired - Fee Related
-
2010
- 2010-04-28 US US12/768,857 patent/US8329507B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
TW200840012A (en) | 2008-10-01 |
US20080197479A1 (en) | 2008-08-21 |
CN101252115A (zh) | 2008-08-27 |
US8329507B2 (en) | 2012-12-11 |
US7728422B2 (en) | 2010-06-01 |
KR20080077836A (ko) | 2008-08-26 |
TWI431754B (zh) | 2014-03-21 |
US20100210074A1 (en) | 2010-08-19 |
CN101252115B (zh) | 2012-06-27 |
JP2008204462A (ja) | 2008-09-04 |
KR100891330B1 (ko) | 2009-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5164599B2 (ja) | 半導体パッケージ、半導体パッケージの製造方法、電子システムの製造方法、および、電子システム | |
US6472746B2 (en) | Semiconductor device having bonding wires serving as external connection terminals | |
US8064206B2 (en) | Semiconductor memory device and semiconductor memory card using the same | |
KR101255335B1 (ko) | 반도체 패키지 및 그 제조 방법 | |
US20030141582A1 (en) | Stack type flip-chip package | |
US7936032B2 (en) | Film type package for fingerprint sensor | |
JP2002151644A (ja) | 積層型半導体装置及びその製造方法 | |
US20240145346A1 (en) | Semiconductor device with through-mold via | |
JP2002110898A (ja) | 半導体装置 | |
US7119425B2 (en) | Stacked multi-chip semiconductor package improving connection reliability of stacked chips | |
JP4965989B2 (ja) | 電子部品内蔵基板および電子部品内蔵基板の製造方法 | |
US11309224B2 (en) | Folded substrate for stacked integrated circuit devices | |
US20070166882A1 (en) | Methods for fabricating chip-scale packages having carrier bonds | |
US7847414B2 (en) | Chip package structure | |
CN101142673B (zh) | 半导体器件及其制造方法 | |
US7154171B1 (en) | Stacking structure for semiconductor devices using a folded over flexible substrate and method therefor | |
US7732934B2 (en) | Semiconductor device having conductive adhesive layer and method of fabricating the same | |
EP3182449A1 (en) | Semiconductor package | |
JP2004087936A (ja) | 半導体装置及び半導体装置の製造方法並びに電子機器 | |
KR102029804B1 (ko) | 패키지 온 패키지형 반도체 패키지 및 그 제조 방법 | |
KR100199287B1 (ko) | 클립 리드(Clip Lead)를 이용한 칩 스케일 패키지(CSP) | |
KR100370851B1 (ko) | 반도체패키지 | |
KR100924705B1 (ko) | 반도체 장치 | |
JP2008117937A (ja) | マルチチップモジュールおよびインターポーザ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110215 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120208 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120720 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120727 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121022 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121120 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121218 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151228 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5164599 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |