JP5113182B2 - 欠陥クラスタを有する基板内に形成された薄層の転写のための改善された方法 - Google Patents
欠陥クラスタを有する基板内に形成された薄層の転写のための改善された方法 Download PDFInfo
- Publication number
- JP5113182B2 JP5113182B2 JP2009533968A JP2009533968A JP5113182B2 JP 5113182 B2 JP5113182 B2 JP 5113182B2 JP 2009533968 A JP2009533968 A JP 2009533968A JP 2009533968 A JP2009533968 A JP 2009533968A JP 5113182 B2 JP5113182 B2 JP 5113182B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- oxygen barrier
- substrate
- donor substrate
- support substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76251—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
- H01L21/76254—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/20—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Element Separation (AREA)
Description
−前記絶縁層は前記酸素バリア層を含み、転写前に前記酸素バリア層が前記ドナー基板の表面上又は前記支持基板の表面上に形成される。
−前記絶縁層の形成ステップが、前記支持基板と前記酸素バリア層との間に配置される埋設層を形成する工程を更に備え、前記絶縁層が前記埋設層及び前記酸素バリア層を備える。
−前記絶縁層が、前記支持基板の表面上に形成される。
−前記絶縁層が、前記支持基板の表面を熱酸化することで形成される。
−前記絶縁層が、堆積によって前記支持基板の表面上に形成される。
−前記酸素バリア層が、前記支持基板上に形成された前記埋設層上に形成されており、前記薄層が前記ドナー基板から前記酸素バリア層上に転写される。
−前記酸素バリア層が、前記ドナー基板の表面上に形成される。
−前記酸素バリア層が、前記薄層と共に前記支持基板上に転写される。
−前記絶縁層が、前記支持基板の表面上に形成される。
−前記絶縁層が、前記酸素バリア層上に形成される。
−前記酸素バリア及び前記絶縁層が、前記薄層と共に前記支持基板上に転写される。
−前記酸素バリア層が、窒化シリコン層を堆積することで形成される。
−前記堆積が、プラズマ強化化学気相成長により行われる。
−前記キュアが、転写後に得られた前記絶縁構造に対して熱アニールを施すことで行われる。
−前記熱アニールが、非酸素雰囲気の下で行われる。
−前記熱アニールが、純水素、純アルゴン、又は水素及びアルゴンの混合物を含む雰囲気で行われる。
−前記熱アニールが、急速加熱処理であるか、又は炉の中で行われる。
−前記熱アニールが、水素及び塩酸を含む雰囲気の下で行われるスムージングアニール(smoothing annealing)である。
−この方法は、前記ドナー基板中にウイークネスゾーンを形成して転写される前記薄層を画成するステップと、前記ドナー基板、前記絶縁層及び前記支持基板を結合させるステップと、前記ウイークネスゾーンで前記ドナー基板を分離するステップと、を更に備える。
−前記ドナー基板が、少なくとも0.75mm/minの速度で引き上げられるインゴットから切り出すことで形成される。
−前記ドナー基板は、0.14μmより大きな欠陥に関して0.01/cm2未満の第1密度を有し、前記キュアステップ後に転写された前記薄層は0.75/cm2以下の第2密度を有する。
−前記ドナー基板は、0.2μmより大きな欠陥に関して1.5/cm2より大きな第1密度を有し、前記キュアステップ後に転写された前記薄層は0.075/cm2以下の第2密度を有する。
−この方法は、前記ドナー基板に電気回路を形成するために前記ドナー基板から更なる薄層を分離するステップを更に備える。
Claims (20)
- 第1密度の欠陥クラスタを有するドナー基板(1)を形成するステップと、
絶縁層(30)を形成するステップと、
前記ドナー基板(1)から前記絶縁層(30)を上に有する支持基板(2)に薄層(10)を転写するステップと、
転写された前記薄層(10)をキュアして前記欠陥クラスタの前記第1密度を第2密度に低減させるステップと、
を備える、絶縁構造(20)上に半導体を形成する方法において、
前記絶縁層(30)の形成ステップが、転写される前記薄層(10)に接触する酸素バリア層(4)を形成する工程と、前記支持基板(2)と前記酸素バリア層(4)との間に配置される埋設層(3)を形成する工程とを備え、前記絶縁層(30)が前記埋設層(3)及び前記酸素バリア層(4)を備え、前記キュア中に前記酸素バリア層が前記薄層に向かう酸素の拡散を制限することを特徴とする方法。 - 前記絶縁層(30)は前記酸素バリア層(4)を含み、転写前に前記酸素バリア層が前記ドナー基板の表面上又は前記支持基板の表面上に形成される請求項1に記載の方法。
- 前記埋設層(3)が、前記支持基板(2)の表面上に形成される請求項1に記載の方法。
- 前記埋設層(3)が、前記支持基板(2)の表面を熱酸化することで形成される請求項1に記載の方法。
- 前記埋設層(3)が、堆積によって前記支持基板(2)の表面上に形成される請求項1に記載の方法。
- 前記酸素バリア層(4)が、前記支持基板(2)上に形成された前記埋設層(3)上に形成されており、前記薄層(10)が前記ドナー基板(1)から前記酸素バリア層(4)上に転写される請求項3〜5の何れか一項に記載の方法。
- 前記酸素バリア層(4)が、前記ドナー基板(1)の表面上に形成される請求項1に記載の方法。
- 前記酸素バリア層(4)が、前記薄層と共に前記支持基板上に転写される請求項5に記載の方法。
- 前記埋設層(3)が、前記支持基板の表面上に形成される請求項8に記載の方法。
- 前記埋設層(3)が、前記酸素バリア層(4)上に形成される請求項7に記載の方法。
- 前記酸素バリア(4)及び前記埋設層(3)が、前記薄層(10)と共に前記支持基板上に転写される請求項8に記載の方法。
- 前記酸素バリア層(4)が、窒化シリコン層を堆積することで形成される請求項1〜11の何れか一項に記載の方法。
- 前記堆積が、プラズマ強化化学気相成長により行われる請求項12に記載の方法。
- 前記キュアが、転写後に得られた前記絶縁構造(20)に対して熱アニールを施すことで行われる請求項1〜13の何れか一項に記載の方法。
- 前記熱アニールが、非酸素雰囲気の下で行われる請求項14に記載の方法。
- 前記熱アニールが、純水素、純アルゴン、又は水素及びアルゴンの混合物を含む雰囲気で行われる請求項15に記載の方法。
- 前記熱アニールが、急速加熱処理であるか、又は炉の中で行われる請求項16に記載の方法。
- 前記熱アニールが、水素及び塩酸を含む雰囲気の下で行われるスムージングアニールである請求項15に記載の方法。
- 前記ドナー基板(1)中にウイークネスゾーン(60)を形成して転写される前記薄層(10)を画成するステップと、前記ドナー基板(1)、前記絶縁層(30)及び前記支持基板(2)を結合させるステップと、前記ウイークネスゾーン(60)で前記ドナー基板を分離するステップと、を更に備える請求項1〜18の何れか一項に記載の方法。
- 前記ドナー基板に電気回路を形成するために前記ドナー基板から更なる薄層を分離するステップを更に備える請求項1に記載の方法。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/IB2006/003972 WO2008050176A1 (en) | 2006-10-27 | 2006-10-27 | Improved process for transfer of a thin layer formed in a substrate with vacancy clusters |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010507918A JP2010507918A (ja) | 2010-03-11 |
JP5113182B2 true JP5113182B2 (ja) | 2013-01-09 |
Family
ID=38255825
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009533968A Active JP5113182B2 (ja) | 2006-10-27 | 2006-10-27 | 欠陥クラスタを有する基板内に形成された薄層の転写のための改善された方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8273636B2 (ja) |
EP (1) | EP2084740A1 (ja) |
JP (1) | JP5113182B2 (ja) |
KR (1) | KR101299211B1 (ja) |
CN (1) | CN101529578B (ja) |
WO (1) | WO2008050176A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5548395B2 (ja) * | 2008-06-25 | 2014-07-16 | 株式会社半導体エネルギー研究所 | Soi基板の作製方法 |
FR2964111B1 (fr) * | 2010-08-31 | 2013-01-25 | Commissariat Energie Atomique | Procede de collage direct entre deux plaques, comprenant une etape de formation d'une couche de protection temporaire a base d'azote |
FR2972564B1 (fr) * | 2011-03-08 | 2016-11-04 | S O I Tec Silicon On Insulator Tech | Procédé de traitement d'une structure de type semi-conducteur sur isolant |
CN102186277A (zh) * | 2011-03-10 | 2011-09-14 | 国网电力科学研究院武汉南瑞有限责任公司 | 光伏路灯控制器 |
FR2987166B1 (fr) | 2012-02-16 | 2017-05-12 | Soitec Silicon On Insulator | Procede de transfert d'une couche |
FR3003684B1 (fr) * | 2013-03-25 | 2015-03-27 | Soitec Silicon On Insulator | Procede de dissolution d'une couche de dioxyde de silicium. |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6252923A (ja) * | 1985-09-02 | 1987-03-07 | Toshiba Corp | 誘電体による半導体層の絶縁分離方法 |
JP3542376B2 (ja) | 1994-04-08 | 2004-07-14 | キヤノン株式会社 | 半導体基板の製造方法 |
JP3697106B2 (ja) * | 1998-05-15 | 2005-09-21 | キヤノン株式会社 | 半導体基板の作製方法及び半導体薄膜の作製方法 |
JP4244411B2 (ja) * | 1998-09-14 | 2009-03-25 | 株式会社Sumco | シリコンエピタキシャルウェーハの製造方法 |
US6489241B1 (en) * | 1999-09-17 | 2002-12-03 | Applied Materials, Inc. | Apparatus and method for surface finishing a silicon film |
US6774040B2 (en) * | 2002-09-12 | 2004-08-10 | Applied Materials, Inc. | Apparatus and method for surface finishing a silicon film |
FR2858461B1 (fr) * | 2003-07-30 | 2005-11-04 | Soitec Silicon On Insulator | Realisation d'une structure comprenant une couche protegeant contre des traitements chimiques |
WO2006029651A1 (en) | 2004-09-16 | 2006-03-23 | S.O.I.Tec Silicon On Insulator Technologies | Method of manufacturing a silicon dioxide layer |
FR2881573B1 (fr) * | 2005-01-31 | 2008-07-11 | Soitec Silicon On Insulator | Procede de transfert d'une couche mince formee dans un substrat presentant des amas de lacunes |
-
2006
- 2006-10-27 WO PCT/IB2006/003972 patent/WO2008050176A1/en active Application Filing
- 2006-10-27 JP JP2009533968A patent/JP5113182B2/ja active Active
- 2006-10-27 US US12/312,017 patent/US8273636B2/en active Active
- 2006-10-27 EP EP06847248A patent/EP2084740A1/en not_active Withdrawn
- 2006-10-27 CN CN2006800562144A patent/CN101529578B/zh active Active
- 2006-10-27 KR KR1020097008227A patent/KR101299211B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
US20110097871A1 (en) | 2011-04-28 |
JP2010507918A (ja) | 2010-03-11 |
KR101299211B1 (ko) | 2013-08-22 |
EP2084740A1 (en) | 2009-08-05 |
WO2008050176A1 (en) | 2008-05-02 |
CN101529578A (zh) | 2009-09-09 |
CN101529578B (zh) | 2012-01-11 |
US8273636B2 (en) | 2012-09-25 |
KR20090073193A (ko) | 2009-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100796831B1 (ko) | 빈 자리 클러스터를 가지는 기판에서 형성된 박층 이송방법 | |
CN103430298B (zh) | 在处理晶片中具有高电阻率区域的绝缘体上硅结构及制造此类结构的方法 | |
TWI357101B (en) | Method for producing bonded wafer | |
JPH05217826A (ja) | 半導体基体及びその作製方法 | |
CN103262231A (zh) | 具有强化层的玻璃上半导体基材及其制备方法 | |
JP2004533726A (ja) | 半導体材料からなるフィルムまたは層およびフィルムまたは層の製造方法 | |
CN104701239B (zh) | 半导体衬底的制造方法 | |
US7833877B2 (en) | Method for producing a semiconductor substrate | |
CN102986020A (zh) | 对绝缘体基材上的硅进行精整的方法 | |
JP5113182B2 (ja) | 欠陥クラスタを有する基板内に形成された薄層の転写のための改善された方法 | |
US20080194084A1 (en) | Method of fabrication of highly heat dissipative substrates | |
JP4817342B2 (ja) | Soiタイプのウェハの製造方法 | |
WO2005124865A1 (ja) | 貼り合わせウェーハの製造方法 | |
WO2005024925A1 (ja) | Soiウェーハの作製方法 | |
US7572714B2 (en) | Film taking-off method | |
CN103026460A (zh) | 用于制备多层式晶体结构的方法 | |
KR20090042139A (ko) | 반도체 기판의 제조 방법 | |
WO2005067053A1 (ja) | Soiウェーハの作製方法 | |
US20080268621A1 (en) | Method for manufacturing compound material wafer and corresponding compound material wafer | |
EP1911085A2 (en) | Method of production of a film | |
US8013417B2 (en) | Low cost substrates and method of forming such substrates | |
TW201445636A (zh) | 貼合晶圓的製造方法 | |
EP3890003B1 (fr) | Procédé basse température de transfert et de guérison d'une couche semiconductrice | |
TW202347608A (zh) | 用於製作雙重絕緣體上半導體結構之方法 | |
KR20050013398A (ko) | 실리콘 단결정 웨이퍼 및 soi 웨이퍼의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120628 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120703 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120816 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121009 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121011 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151019 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5113182 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |