JP5088031B2 - 定電流・定電圧回路 - Google Patents
定電流・定電圧回路 Download PDFInfo
- Publication number
- JP5088031B2 JP5088031B2 JP2007200335A JP2007200335A JP5088031B2 JP 5088031 B2 JP5088031 B2 JP 5088031B2 JP 2007200335 A JP2007200335 A JP 2007200335A JP 2007200335 A JP2007200335 A JP 2007200335A JP 5088031 B2 JP5088031 B2 JP 5088031B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- circuit
- mosfet
- output
- constant
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000009966 trimming Methods 0.000 claims description 43
- 238000000034 method Methods 0.000 claims description 6
- 230000000295 complement effect Effects 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 6
- 239000003990 capacitor Substances 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Landscapes
- Control Of Electrical Variables (AREA)
- Amplifiers (AREA)
Description
さらに特開平05-289758号公報(特許文献2)に示されるような抵抗R1をトリミングすることにより、定電圧となるよう調整された電圧を出力端子5から出力するボルテージレギュレータの例もある。
また特許文献2に開示されているボルテージレギュレータは、抵抗R1をトリミングすることにより基準電圧を調整することができるが、トリミングにより抵抗値が変化してしまうので、出力端子5の電圧が一定でも抵抗R1,R2に流れる電流が変化してしまうため、定電流を得ることができない。
図1は本発明の第1の実施形態に係る定電流・定電圧回路の構成を示す回路ブロック図である。図1の定電流・定電圧回路においては、基準電圧生成回路100と、オペアンプ(OP1)102と、トリミングを行っても総抵抗値が変わらない基準電圧トリミング回路103と、生成された基準電圧Vref1をその出力端子(ドレイン)から取り出す(第1の)出力トランジスタ(QP4)104と、(第1の)出力トランジスタ104に並列接続されて(ソースとドレインが共通接続されて、すなわちカレントミラー回路を構成して)出力トランジスタ104の出力電流をコピーした電流I2を出力してダイオード接続されたトランジスタ(QN3)106に供給する(第2の)出力トランジスタ(QP5)105と、ダイオード接続されたトランジスタ(QN3)106に流れる電流I2をもとに基準電流ib4を生成するカレントミラー回路(QN4)107と、ダイオード接続されたトランジスタ(QN3)106に流れる電流I2をもとに基準電流ib1を生成するカレントミラー回路(QN5)108と、ダイオード接続されたトランジスタ(QN3)106に流れる電流I2をもとに基準電流ib2を生成するカレントミラー回路(QN6)109とで構成されている。なお図には示していないが、電流I2をもとにカレントミラー回路をさらに並列接続することで基準電流ib3,ib5を生成することができる。
ができる。なお、トランジスタ(QN3)106と組み合わされて(第1の)カレントミラー回路を構成するトランジスタ(QN4)107,(第2の)カレントミラー回路を構成するトランジスタ(QN5)108,(第3の)カレントミラー回路を構成するトランジスタ(QN6)108の寸法比をトランジスタ(QN3)106と同じものにすればib4,ib1,ib2はそれぞれ電流I2と同じものにすることができ、寸法比を変えることでib4,ib1,ib2の電流値を任意に設定することもでき、各カレントミラー回路で生成されたib4,ib1,ib2の電流を図5に示す発振器、誤差増幅器、コンパレータなどを動作させるための基準電流又はバイアス電流として用いることができる。
[実施形態2]
図2は本発明の第2の実施形態に係る定電流・定電圧回路の構成を示す回路ブロック図である。図2の定電流・定電圧回路においては、図1に示した第1の実施形態に係るオペアンプ102に代えて、差動増幅器とこの差動増幅器の出力が入力されるソース接地増幅回路により基準電圧出力バッファを構成したものである。
温度依存性を打ち消しあう素子の組み合わせを選べばよい。
電圧VBE(=ダイオード順方向電圧)を抵抗R3(302)に印加して得られる電流VBE/R3を、MOSFET(QN7)303を通じてMOSFET(QP3)304(図2に示したMOSFET(QP3)202に同じ)に流すようにしたものである。このような簡便な定電流源を用いれば回路規模を大幅に大きくすることなく、抵抗Rb201を使う場合よりも電源電圧変動に対する電流変動を小さくすることができる。
102 オペアンプ(OP1)
103 トリミング回路
104 (第1の)出力トランジスタ
105 (第2の)出力トランジスタ
106 ダイオード接続トランジスタ
107 (第1の)カレントミラー回路
108 (第2の)カレントミラー回路
109 (第3の)カレントミラー回路
200 基準電圧出力バッファ
210 差動増幅器
220 (第1の)ソース接地増幅器
230 (第2の)ソース接地増幅器
301 NPNトランジスタ
302 抵抗
303 MOSFET
304 MOSFET
Claims (7)
- 基準電圧生成回路、基準電圧出力バッファおよびトリミングがなされる分圧抵抗を有する定電流・定電圧回路において、
前記基準電圧出力バッファの出力は第1のMOSFETのゲートに接続され、該第1のMOSFETのドレインは前記分圧抵抗に接続され、該分圧抵抗はトリミングにより抵抗を調整しても分圧比が変わるのみで抵抗値の総和は同じとなるようにされ、
前記第1のMOSFETのドレイン電圧の前記分圧抵抗による分圧および前記基準電圧生成回路の出力が前記基準電圧出力バッファに入力され、
前記トリミングにより抵抗を調整しても分圧比が変わるのみで抵抗値の総和は同じとなる分圧抵抗は、複数の抵抗の直列接続からなる第1の抵抗群と、該第1の抵抗群と同数且つ対応する抵抗の値が同じにされた抵抗の直列接続からなる第2の抵抗群とが直列接続されてなり、トリミング対象の抵抗にはその両端を短絡可能にするMOSFETを各々設け、前記第1の抵抗群と前記第2の抵抗群の対応する2つの抵抗にそれぞれ設けられた2つの前記MOSFETのゲートに異なる2値信号が入力されるようにし、前記対応する2つの抵抗の一方のみがトリミングされるよう構成し、
さらに前記第1のMOSFETと同じ導電型の第2のMOSFETを前記第1のMOSFETに並列に接続し、前記第2のMOSFETの電流出力および前記第1のMOSFETのドレイン電圧をそれぞれ前記定電流・定電圧回路の定電流出力および定電圧出力とする、
ことを特徴とする定電流・定電圧回路。 - 基準電圧生成回路、基準電圧出力バッファおよびトリミングがなされる分圧抵抗を有する定電流・定電圧回路において、
前記基準電圧出力バッファの出力は第1のMOSFETのゲートに接続され、該第1のMOSFETのドレインは前記分圧抵抗に接続され、該分圧抵抗はトリミングにより抵抗を調整しても分圧比が変わるのみで抵抗値の総和は同じとなるようにされ、
前記第1のMOSFETのドレイン電圧の前記分圧抵抗による分圧および前記基準電圧生成回路の出力が前記基準電圧出力バッファに入力され、
前記トリミングにより抵抗を調整しても分圧比が変わるのみで抵抗値の総和は同じとなる分圧抵抗は、複数の抵抗の直列接続からなる第1の抵抗群と、該第1の抵抗群と同数且つ対応する抵抗の値が同じにされた抵抗の直列接続からなる第2の抵抗群とが直列接続されてなり、トリミング対象の抵抗にはその両端を短絡可能にするMOSFETを各々設け、前記第1の抵抗群と前記第2の抵抗群の対応する2つの抵抗にそれぞれ設けられた2つの前記MOSFETのゲートに異なる2値信号が入力されるようにし、前記対応する2つの抵抗の一方のみがトリミングされるよう構成し、
さらに前記第1のMOSFETと同じ導電型の第2のMOSFETを前記第1のMOSFETに並列に接続し、該第2のMOSFETの出力にダイオード接続された前記第1のMOSFETとは別の導電型の第3のMOSFETを接続し、該第3のMOSFETにカレントミラー回路を接続し、該カレントミラーの電流出力および前記第1のMOSFETのドレイン電圧をそれぞれ前記定電流・定電圧回路の定電流出力および定電圧出力とする、
ことを特徴とする定電流・定電圧回路。 - 前記第3のMOSFETに複数のカレントミラー回路を並列接続したことを特徴とする請求項2記載の定電流・定電圧回路。
- 基準電圧生成回路、基準電圧出力バッファおよび該基準電圧出力バッファの出力電圧を分圧する分圧抵抗を有し、該分圧回路による分圧および前記基準電圧生成回路の出力が前記基準電圧出力バッファに入力され、前記基準電圧出力バッファは、相補関係にある2つのMOSFETを直列接続して構成される第1の出力段と、該第1の出力段に並列接続され相補関係にある2つのMOSFETを直列接続して構成される第2の出力段を備え、前記分圧回路は前記第1の出力段に接続され、前記第2の出力段を構成する前記2つのMOSFETの接続点にカレントミラー回路を接続してなる定電流・定電圧回路。
- 前記基準電圧出力バッファは差動増幅回路を有し、該差動増幅回路と前記第1の出力段が2段増幅回路を構成し、前記第1および第2の出力段がソース接地増幅回路であることを特徴とする請求項4記載の定電流・定電圧回路。
- 前記基準電圧出力バッファの出力電圧を分圧する前記分圧抵抗は、プロセスばらつき等による出力電圧変動を抵抗値の分圧比調節により抑えるトリミング回路を含み、且つトリミングにより抵抗を調整しても分圧比が変わるのみで抵抗値の総和は同じとなるよう構成した請求項4または5記載の定電流・定電圧回路。
- 前記分圧抵抗は、複数の抵抗の直列接続からなる第1の抵抗群と、該第1の抵抗群と同数且つ対応する抵抗の値が同じにされた抵抗の直列接続からなる第2の抵抗群とが直列接続されてなり、トリミング対象の抵抗にはその両端を短絡可能にするMOSFETを各々設け、前記第1の抵抗群と前記第2の抵抗群の対応する2つの抵抗にそれぞれ設けられた2つのMOSFETのゲートに異なる2値信号が入力されるようにし、前記対応する2つの抵抗の一方のみがトリミングされるよう構成したことを特徴とする請求項4ないし6のいずれか1項に記載の定電流・定電圧回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007200335A JP5088031B2 (ja) | 2007-08-01 | 2007-08-01 | 定電流・定電圧回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007200335A JP5088031B2 (ja) | 2007-08-01 | 2007-08-01 | 定電流・定電圧回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009037372A JP2009037372A (ja) | 2009-02-19 |
JP5088031B2 true JP5088031B2 (ja) | 2012-12-05 |
Family
ID=40439222
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007200335A Expired - Fee Related JP5088031B2 (ja) | 2007-08-01 | 2007-08-01 | 定電流・定電圧回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5088031B2 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010252311A (ja) * | 2009-03-23 | 2010-11-04 | Toshiba Corp | 電流供給回路 |
JP5353548B2 (ja) | 2009-08-14 | 2013-11-27 | 富士通セミコンダクター株式会社 | バンドギャップレファレンス回路 |
JP2011053957A (ja) | 2009-09-02 | 2011-03-17 | Toshiba Corp | 参照電流生成回路 |
JP5482126B2 (ja) * | 2009-11-13 | 2014-04-23 | ミツミ電機株式会社 | 参照電圧発生回路および受信回路 |
JP2013092881A (ja) * | 2011-10-25 | 2013-05-16 | National Institute Of Advanced Industrial & Technology | 基準電圧発生回路 |
CN105278604B (zh) * | 2015-10-28 | 2017-01-18 | 苏州锴威特半导体有限公司 | 一种全电压范围多基准电压同步调整电路 |
US10897230B2 (en) * | 2016-11-10 | 2021-01-19 | Tohoku University | Bias circuit and amplification apparatus |
JP7176713B2 (ja) * | 2017-11-29 | 2022-11-22 | 深▲セン▼通鋭微電子技術有限公司 | 信号レベル変換回路及び表示駆動デバイス |
JP7455550B2 (ja) | 2019-10-30 | 2024-03-26 | キヤノン株式会社 | 差動信号駆動回路及び光電変換装置 |
CN115061525B (zh) * | 2022-07-12 | 2023-11-03 | 上海川土微电子有限公司 | 一种高精度电压校正电路 |
CN118012188A (zh) * | 2022-11-10 | 2024-05-10 | 华为技术有限公司 | 一种修调电路、芯片及电子设备 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01117427A (ja) * | 1987-10-29 | 1989-05-10 | Nec Corp | 基準電圧設定回路 |
JP3104952B2 (ja) * | 1994-05-27 | 2000-10-30 | 株式会社日立製作所 | アナログ・ディジタル変換器及びそれを搭載したマイクロコンピュータ |
JP2917877B2 (ja) * | 1995-10-11 | 1999-07-12 | 日本電気株式会社 | 基準電流発生回路 |
JP3591107B2 (ja) * | 1996-01-19 | 2004-11-17 | 富士通株式会社 | 電源降圧回路及び半導体装置 |
JP3342397B2 (ja) * | 1998-03-31 | 2002-11-05 | 三洋電機株式会社 | 定電流回路 |
US6388507B1 (en) * | 2001-01-10 | 2002-05-14 | Hitachi America, Ltd. | Voltage to current converter with variation-free MOS resistor |
JP2003177830A (ja) * | 2001-12-07 | 2003-06-27 | Mitsubishi Electric Corp | 電流源回路 |
JP2004086750A (ja) * | 2002-08-28 | 2004-03-18 | Nec Micro Systems Ltd | バンドギャップ回路 |
JP4208582B2 (ja) * | 2003-01-20 | 2009-01-14 | 株式会社ルネサステクノロジ | 定電流回路 |
JP2005234890A (ja) * | 2004-02-19 | 2005-09-02 | Sanyo Electric Co Ltd | 定電流回路 |
JP2005332364A (ja) * | 2004-04-22 | 2005-12-02 | Oki Electric Ind Co Ltd | 定電流発生回路 |
JP4555018B2 (ja) * | 2004-07-30 | 2010-09-29 | 株式会社リコー | 定電圧電源回路 |
JP2007036151A (ja) * | 2005-07-29 | 2007-02-08 | Seiko Instruments Inc | 抵抗分圧回路を備えた半導体装置 |
JP4805643B2 (ja) * | 2005-09-21 | 2011-11-02 | 株式会社リコー | 定電圧回路 |
JP2007148530A (ja) * | 2005-11-24 | 2007-06-14 | Renesas Technology Corp | 基準電圧発生回路およびそれを内蔵した半導体集積回路 |
JP4740771B2 (ja) * | 2006-03-03 | 2011-08-03 | 株式会社リコー | 分圧回路、その分圧回路を使用した定電圧回路及び電圧検出回路、分圧回路のトリミング方法 |
-
2007
- 2007-08-01 JP JP2007200335A patent/JP5088031B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009037372A (ja) | 2009-02-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5088031B2 (ja) | 定電流・定電圧回路 | |
JP4499696B2 (ja) | 基準電流生成装置 | |
JP5580608B2 (ja) | ボルテージレギュレータ | |
US7466202B2 (en) | High-speed CMOS current mirror | |
JP5279544B2 (ja) | ボルテージレギュレータ | |
JP2008015925A (ja) | 基準電圧発生回路 | |
US20090128238A1 (en) | Offset cancellation of a single-ended operational amplifier | |
JP2010073133A (ja) | バンドギャップ基準電圧回路 | |
CN101136614A (zh) | 恒流电路 | |
JP6927070B2 (ja) | 補正電流出力回路及び補正機能付き基準電圧回路 | |
US8558590B2 (en) | Reference voltage generator circuit and image processing apparatus | |
JP2008117254A (ja) | 電源電圧回路 | |
JP3953009B2 (ja) | トランスコンダクタンス調整回路 | |
KR102483031B1 (ko) | 전류 생성 회로 | |
JP2012216171A (ja) | 基準電圧回路 | |
US7638996B2 (en) | Reference current generator circuit | |
KR100809716B1 (ko) | 레지스터를 추가하여 트리밍을 수행하는 밴드갭 기준 회로 | |
JP3643043B2 (ja) | ボルテージレギュレータ及びそのボルテージレギュレータを有する携帯電話機器 | |
US10261538B2 (en) | Standard voltage circuit and semiconductor integrated circuit | |
US8803611B2 (en) | Current mode logic circuit and method | |
JP3673479B2 (ja) | ボルテージレギュレータ | |
US9690316B2 (en) | Integrated circuit and method for driving the same | |
JP2006318326A (ja) | 電源回路 | |
JP4749105B2 (ja) | 基準電圧発生回路 | |
KR100997391B1 (ko) | 차동신호 생성회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20091112 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20091112 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20091112 |
|
A625 | Written request for application examination (by other person) |
Free format text: JAPANESE INTERMEDIATE CODE: A625 Effective date: 20100514 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20110422 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120531 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120605 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120711 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120814 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120827 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150921 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5088031 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |