JP4764151B2 - 不揮発性半導体記憶装置及びその製造方法 - Google Patents
不揮発性半導体記憶装置及びその製造方法 Download PDFInfo
- Publication number
- JP4764151B2 JP4764151B2 JP2005348372A JP2005348372A JP4764151B2 JP 4764151 B2 JP4764151 B2 JP 4764151B2 JP 2005348372 A JP2005348372 A JP 2005348372A JP 2005348372 A JP2005348372 A JP 2005348372A JP 4764151 B2 JP4764151 B2 JP 4764151B2
- Authority
- JP
- Japan
- Prior art keywords
- bit line
- gate electrode
- memory device
- semiconductor memory
- line contact
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 138
- 238000004519 manufacturing process Methods 0.000 title claims description 72
- 230000015654 memory Effects 0.000 claims description 106
- 238000000034 method Methods 0.000 claims description 68
- 239000000758 substrate Substances 0.000 claims description 44
- 239000007772 electrode material Substances 0.000 claims description 35
- 239000000463 material Substances 0.000 claims description 30
- 238000009792 diffusion process Methods 0.000 claims description 18
- 238000005520 cutting process Methods 0.000 claims description 11
- 238000012545 processing Methods 0.000 claims description 9
- 238000000151 deposition Methods 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 71
- 230000008569 process Effects 0.000 description 53
- 238000005530 etching Methods 0.000 description 25
- 239000010410 layer Substances 0.000 description 21
- 239000011229 interlayer Substances 0.000 description 20
- 238000001459 lithography Methods 0.000 description 12
- 238000002955 isolation Methods 0.000 description 11
- 230000015572 biosynthetic process Effects 0.000 description 7
- 229910021332 silicide Inorganic materials 0.000 description 7
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 7
- 239000002184 metal Substances 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 238000005468 ion implantation Methods 0.000 description 4
- 238000003860 storage Methods 0.000 description 4
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 3
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 3
- 150000004767 nitrides Chemical class 0.000 description 3
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229920005591 polysilicon Polymers 0.000 description 3
- 239000011800 void material Substances 0.000 description 3
- 238000004140 cleaning Methods 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- LPQOADBMXVRBNX-UHFFFAOYSA-N ac1ldcw0 Chemical group Cl.C1CN(C)CCN1C1=C(F)C=C2C(=O)C(C(O)=O)=CN3CCSC1=C32 LPQOADBMXVRBNX-UHFFFAOYSA-N 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/6891—Floating-gate IGFETs characterised by the shapes, relative sizes or dispositions of the floating gate electrode
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Description
(NAND型)
(平面パターン構成)
本発明の第1の実施の形態に係る不揮発性半導体記憶装置において、NAND型フラッシュメモリのメモリセルアレイとビット線コンタクト領域の模式的平面パターン構成例は、図1に示すように、列方向に延伸する複数の活性領域…AAj-1,AAj,AAj+1,…と、行方向に延伸する複数のワード線WL0,WL1,…と、ワード線WL0,WL1,…に平行に配置される一対の選択ゲート線SGD−SGDと、活性領域…AAj-1,AAj,AAj+1,…上に配置されるビット線コンタクトCBと、ビット線コンタクトCBを介して活性領域…AAj-1,AAj,AAj+1,…と接続され, 列方向に延伸する複数のビット線…BLj-1,BLj,BLj+1,…とを備える。
図1に対応する本発明の第1の実施の形態に係る不揮発性半導体記憶装置のメモリセルアレイ130における模式的回路構成例は、図2に示すように表される。
本発明の第1の実施の形態に係る不揮発性半導体記憶装置の製造工程について、図1乃至図18を参照して説明する。
本発明の第2の実施の形態に係る不揮発性半導体記憶装置における平面パターン構成及び回路構成は第1の実施の形態と同様であるため、説明を省略する。本発明の第2の実施の形態に係る不揮発性半導体記憶装置の製造工程は、図3乃至図10示す、上記工程(a)〜(I)までは共通であるため、説明を省略する。
(AND型)
本発明の第3の実施の形態に係る不揮発性半導体記憶装置のメモリセルアレイ130における模式的回路構成は、図19に示すように、AND型メモリセルアレイの回路構成を備える。
(NOR構成)
本発明の第4の実施の形態に係る不揮発性半導体記憶装置のメモリセルアレイ130における模式的回路構成は、図21に示すように、NOR型メモリセルアレイの回路構成を備える。
(2トランジスタ/セル型)
本発明の第5の実施の形態に係る不揮発性半導体記憶装置のメモリセルアレイ130における模式的回路構成は、図21に示すように、2トランジスタ/セル型メモリセルアレイの回路構成を備える。
(3トランジスタ/セル型)
本発明の第6の実施の形態に係る不揮発性半導体記憶装置のメモリセルアレイ130における模式的回路構成は、図21に示すように、3トランジスタ/セル型メモリセルアレイの回路構成を備える。
本発明の第1乃至第6の実施の形態に係る不揮発性半導体記憶装置の応用例を図23に示す。図23は、フラッシュメモリ装置及びシステムの主要構成要素の概略的なブロック図である。図23に示すように、フラッシュメモリシステム142はホストプラットホーム144、及びユニバーサル・シリアル・バス(USB)フラッシュ装置146より構成される。
上記のように、本発明は第1乃至第6の実施の形態によって記載したが、この開示の一部をなす論述及び図面はこの発明を限定するものであると理解すべきではない。この開示から当業者には様々な代替実施の形態、実施例及び運用技術が明らかとなろう。
2値記憶の不揮発性半導体記憶装置に比べ、2倍のメモリ容量を達成することができる。更に又、m値(m>3)以上の多値記憶の不揮発性半導体記憶装置についても適用可能である。
20…ゲート絶縁膜
25…ゲート間絶縁膜
30…素子分離領域(STI)
31…ページ単位
32…n+ソース/ドレイン拡散層
33…メモリセルブロック
34…n+コンタクト拡散層
40…フローティングゲート電極
42…フローティングゲート電極上マスク材
55…金属シリサイド膜
60…ビット線コンタクト(CB)プラグ
70…コントロールゲート電極
72…コントロールゲート電極上マスク材
75…ゲート側壁絶縁膜
80,90…層間絶縁膜
95…ボイド
130…メモリセルアレイ
132…NANDセルユニット
134…ANDセルユニット
136…NORセルユニット
AAj-1,AAj,AAj-1,…活性領域
WL0,WL1,…ワード線
SGD…選択ゲート線
CB…ビット線コンタクト
BLj-1,BLj,BLj-1,…ビット線
Claims (6)
- 半導体基板に形成された活性領域と、
ワード線と、
前記ワード線と前記活性領域の交差部に配置され,前記半導体基板上に形成されたトンネル絶縁膜を介して設けられたフローティングゲート電極,前記フローティングゲート電極上に配置されるゲート間絶縁膜,及び前記ゲート間絶縁膜上に配置されるコントロールゲート電極を備えるメモリセルトランジスタと、
前記ワード線に平行に配置され,行方向に延伸する選択ゲート線と、
前記活性領域上に配置されるビット線コンタクトと、
前記ビット線コンタクトを介して前記活性領域と接続され, 列方向に延伸する複数のビット線
とを備える不揮発性半導体記憶装置の製造方法であって、
前記ビット線コンタクトの電極材を前記行方向にライン状に形成した後、前記複数のビット線毎に前記電極材を切断して形成する工程を有することを特徴とする不揮発性半導体記憶装置の製造方法。 - 前記ビット線コンタクトは、前記コントロールゲート電極と同一の製造工程で形成された同一の電極材を備えることを特徴とする請求項1記載の不揮発性半導体記憶装置の製造方法。
- 前記ビット線コンタクトが前記コントロールゲート電極とは別の製造工程で形成される工程を有し、前記活性領域の表面から測った前記ビット線コンタクトの電極表面の高さは、前記コントロールゲート電極の電極表面の高さよりも高いことを特徴とする請求項1記載の不揮発性半導体記憶装置の製造方法。
- 前記ビット線コンタクトの平面形状は、行方向の最短寸法をa、最長寸法をbとするワスプウエスト形状を備え、0<a<b若しくは0=a<bであることを特徴とする請求項1記載の不揮発性半導体記憶装置の製造方法。
- 半導体基板上のゲート絶縁膜を、ビット線コンタクトが形成される領域のみ剥離後、コンタクト拡散層を形成する工程と、
前記半導体基板上にフローティングゲート電極を堆積する工程と、
前記フローティングゲート電極上にゲート間絶縁膜を堆積する工程と、
前記ゲート間絶縁膜の一部を剥離した後、前記剥離により露出したフローティングゲート電極およびゲート間絶縁膜上にコントロールゲート電極を形成する工程と、
前記コントロールゲート電極上にコントロールゲート電極上マスク材を形成する工程と、
ワード線,選択ゲート線,ビット線コンタクトとなる前記コントロールゲート電極の電極材を行方向にライン状に加工する工程と、
前記ライン状に加工された電極材を前記複数のビット線毎に切断してビット線コンタクトを形成する工程
とを備えることを特徴とする不揮発性半導体記憶装置の製造方法。 - 請求項2,4または5のいずれか1項に記載の不揮発性半導体記憶装置の製造方法により製造されたことを特徴とする不揮発性半導体記憶装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005348372A JP4764151B2 (ja) | 2005-12-01 | 2005-12-01 | 不揮発性半導体記憶装置及びその製造方法 |
US11/563,069 US8134198B2 (en) | 2005-12-01 | 2006-11-24 | Nonvolatile semiconductor memory |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005348372A JP4764151B2 (ja) | 2005-12-01 | 2005-12-01 | 不揮発性半導体記憶装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007157855A JP2007157855A (ja) | 2007-06-21 |
JP4764151B2 true JP4764151B2 (ja) | 2011-08-31 |
Family
ID=38138426
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005348372A Expired - Fee Related JP4764151B2 (ja) | 2005-12-01 | 2005-12-01 | 不揮発性半導体記憶装置及びその製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8134198B2 (ja) |
JP (1) | JP4764151B2 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4745039B2 (ja) * | 2005-12-02 | 2011-08-10 | 株式会社東芝 | 不揮発性半導体記憶装置およびその製造方法 |
KR100780774B1 (ko) * | 2006-11-07 | 2007-11-30 | 주식회사 하이닉스반도체 | 낸드형 플래쉬 메모리소자 및 그 제조방법 |
US7948021B2 (en) * | 2007-04-27 | 2011-05-24 | Kabushiki Kaisha Toshiba | Semiconductor memory device and method of fabricating the same |
JP2009010011A (ja) * | 2007-06-26 | 2009-01-15 | Toshiba Corp | 半導体装置およびその製造方法 |
JP5486152B2 (ja) * | 2007-07-30 | 2014-05-07 | スパンション エルエルシー | 半導体装置およびその製造方法 |
US8320191B2 (en) | 2007-08-30 | 2012-11-27 | Infineon Technologies Ag | Memory cell arrangement, method for controlling a memory cell, memory array and electronic device |
JP2009182262A (ja) * | 2008-01-31 | 2009-08-13 | Toshiba Corp | フラッシュメモリ及びその製造方法 |
JP4703669B2 (ja) | 2008-02-18 | 2011-06-15 | 株式会社東芝 | 半導体記憶装置及びその製造方法 |
JP2009302116A (ja) * | 2008-06-10 | 2009-12-24 | Toshiba Corp | 半導体装置およびその製造方法 |
JP2010080498A (ja) * | 2008-09-24 | 2010-04-08 | Toshiba Corp | 不揮発性半導体記憶装置およびその製造方法 |
JP4923078B2 (ja) * | 2009-03-23 | 2012-04-25 | 株式会社東芝 | 半導体記憶装置及びその半導体記憶装置の製造方法 |
JP2012089747A (ja) * | 2010-10-21 | 2012-05-10 | Toshiba Corp | 不揮発性半導体記憶装置 |
CN107768373B (zh) * | 2016-08-15 | 2022-05-10 | 华邦电子股份有限公司 | 存储元件及其制造方法 |
US10381480B2 (en) | 2017-09-27 | 2019-08-13 | International Business Machines Corporation | Reliable gate contacts over active areas |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5955071A (ja) * | 1982-09-24 | 1984-03-29 | Hitachi Micro Comput Eng Ltd | 不揮発性半導体装置 |
JPH04212472A (ja) * | 1990-07-13 | 1992-08-04 | Toshiba Corp | 不揮発性半導体記憶装置の製造方法 |
JPH07183385A (ja) * | 1993-12-22 | 1995-07-21 | Toshiba Corp | 半導体集積回路 |
JPH08293546A (ja) * | 1995-04-25 | 1996-11-05 | Hitachi Ltd | 多層配線の製造方法 |
JPH10242269A (ja) * | 1997-02-27 | 1998-09-11 | Toshiba Corp | 半導体装置の製造方法 |
US6127224A (en) * | 1997-12-31 | 2000-10-03 | Stmicroelectronics, S.R.L. | Process for forming a non-volatile memory cell with silicided contacts |
JP3593652B2 (ja) * | 2000-03-03 | 2004-11-24 | 富士通株式会社 | 磁気ランダムアクセスメモリ装置 |
JP2002163809A (ja) * | 2000-11-22 | 2002-06-07 | Sony Corp | 磁気抵抗効果素子の製造方法と磁気抵抗効果型磁気ヘッドの製造方法 |
JP4102112B2 (ja) | 2002-06-06 | 2008-06-18 | 株式会社東芝 | 半導体装置及びその製造方法 |
US6900098B1 (en) * | 2002-10-15 | 2005-05-31 | Halo Lsi, Inc. | Twin insulator charge storage device operation and its fabrication method |
JP2005056989A (ja) | 2003-08-01 | 2005-03-03 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
JP2005285818A (ja) * | 2004-03-26 | 2005-10-13 | Toshiba Corp | 半導体装置およびその製造方法 |
JP2005286155A (ja) * | 2004-03-30 | 2005-10-13 | Toshiba Corp | 半導体記憶装置及び半導体記憶装置の製造方法 |
-
2005
- 2005-12-01 JP JP2005348372A patent/JP4764151B2/ja not_active Expired - Fee Related
-
2006
- 2006-11-24 US US11/563,069 patent/US8134198B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2007157855A (ja) | 2007-06-21 |
US20070132007A1 (en) | 2007-06-14 |
US8134198B2 (en) | 2012-03-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI707458B (zh) | 半導體記憶體裝置 | |
US10566343B2 (en) | Semiconductor memory device including 3-dimensional structure and method for manufacturing the same | |
US10147739B2 (en) | Vertical non-volatile memory device, method of fabricating the same device, and electric-electronic system having the same device | |
US8134198B2 (en) | Nonvolatile semiconductor memory | |
US7560320B2 (en) | Nonvolatile semiconductor memory and a fabrication method for the same | |
CN110718241B (zh) | 半导体存储器装置 | |
JP2007311566A (ja) | 不揮発性半導体記憶装置及び不揮発性半導体記憶装置の製造方法 | |
JP2005038884A (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
JP2005109236A (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
JP2007049111A (ja) | 不揮発性半導体記憶装置 | |
KR20160131458A (ko) | 비휘발성 메모리 장치 및 비휘발성 메모리 장치의 제조 방법 | |
CN101794789A (zh) | 三维存储器器件 | |
JP4331070B2 (ja) | 半導体記憶装置 | |
JP2007165856A (ja) | 不揮発性半導体記憶装置 | |
KR100816588B1 (ko) | 비휘발성 반도체 메모리 | |
JP2007157854A (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
CN113629058B (zh) | 半导体存储器装置和制造该半导体存储器装置的方法 | |
KR20230016648A (ko) | 집적 어셈블리 및 집적 어셈블리 형성 방법 | |
US7393747B2 (en) | Nonvolatile semiconductor memory and a fabrication method thereof | |
CN107845396B (zh) | 半导体存储装置 | |
JP4405456B2 (ja) | 不揮発性半導体記憶装置 | |
US20220399401A1 (en) | Vertical memory device | |
CN118354607A (zh) | 存储器器件 | |
JP2008205493A (ja) | 不揮発性半導体記憶装置の製造方法 | |
JP5367755B2 (ja) | 不揮発性半導体記憶装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080806 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101117 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101124 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110121 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110215 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110418 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110517 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110610 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140617 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140617 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |