JP4126891B2 - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法 Download PDFInfo
- Publication number
- JP4126891B2 JP4126891B2 JP2001236238A JP2001236238A JP4126891B2 JP 4126891 B2 JP4126891 B2 JP 4126891B2 JP 2001236238 A JP2001236238 A JP 2001236238A JP 2001236238 A JP2001236238 A JP 2001236238A JP 4126891 B2 JP4126891 B2 JP 4126891B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor chip
- semiconductor
- metal post
- chip
- bonding
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 356
- 238000004519 manufacturing process Methods 0.000 title claims description 29
- 239000002184 metal Substances 0.000 claims description 86
- 229910052751 metal Inorganic materials 0.000 claims description 86
- 239000000758 substrate Substances 0.000 claims description 85
- 229920005989 resin Polymers 0.000 claims description 55
- 239000011347 resin Substances 0.000 claims description 55
- 238000007789 sealing Methods 0.000 claims description 35
- 238000000034 method Methods 0.000 claims description 31
- 238000000605 extraction Methods 0.000 claims description 21
- 239000010410 layer Substances 0.000 description 78
- 229910000679 solder Inorganic materials 0.000 description 50
- 239000012790 adhesive layer Substances 0.000 description 23
- 230000008569 process Effects 0.000 description 11
- 239000004642 Polyimide Substances 0.000 description 10
- 229920001721 polyimide Polymers 0.000 description 10
- 238000007747 plating Methods 0.000 description 8
- 230000001681 protective effect Effects 0.000 description 7
- 239000000463 material Substances 0.000 description 5
- 238000005530 etching Methods 0.000 description 4
- 239000004593 Epoxy Substances 0.000 description 3
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000004907 flux Effects 0.000 description 3
- 239000007789 gas Substances 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 238000000227 grinding Methods 0.000 description 3
- 238000000465 moulding Methods 0.000 description 3
- 229910052759 nickel Inorganic materials 0.000 description 3
- 239000001301 oxygen Substances 0.000 description 3
- 229910052760 oxygen Inorganic materials 0.000 description 3
- 229920002120 photoresistant polymer Polymers 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- 229910052797 bismuth Inorganic materials 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000001259 photo etching Methods 0.000 description 2
- 239000003870 refractory metal Substances 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 229910010165 TiCu Inorganic materials 0.000 description 1
- 229910008599 TiW Inorganic materials 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000012776 electronic material Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 230000002787 reinforcement Effects 0.000 description 1
- 230000002040 relaxant effect Effects 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000013585 weight reducing agent Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5387—Flexible insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/03—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10D89/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/45124—Aluminium (Al) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8538—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/85399—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/94—Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/0651—Wire or wire-like electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06582—Housing for the assembly, e.g. chip scale package [CSP]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06582—Housing for the assembly, e.g. chip scale package [CSP]
- H01L2225/06586—Housing with external bump or bump-like connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/078—Adhesive characteristics other than chemical
- H01L2924/07802—Adhesive characteristics other than chemical not being an ohmic electrical conductor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12042—LASER
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Description
【発明の属する技術分野】
本発明は、半導体装置及びその製造方法に係わり、特に、CSP(Chip Size Package)レベルに小型化された半導体装置及びその製造方法に関する。
【0002】
【従来の技術】
近年、携帯電話や情報端末機器類の小型化に伴い、プリント回路基板等への搭載部品の小型、軽量化が要求され、LSI等の半導体装置も、チップ積層構造でCSPレベルの高密度実装が要求される。従来、例えば、特開平11−204720号公報には、図9に示すような実装用外部端子53を有する絶縁基板55上に、ダイシングされた第1及び第2の半導体チップ51,52の素子形成面を上側にして絶縁性接着層57,59で重ね合わせ、各々の電極パッドからAu,Al等のワイヤー54を用いて前記絶縁基板55上の配線部58に接続させた後、樹脂56で封止するスタックドレベルのCSP型半導体装置が開示されている。
【0003】
また、1999年の日経マイクロデバイス2月号p38〜p67や電子材料9月号p21〜p85に示されるように、ウエーハ処理工程とパッケージ組立工程を一本化したウエーハレベルのCSP型半導体装置の供給が行われるようになった。その特徴は、従来の単チップから作られるCSP型に比べ、インタポーザ等の部品点数や工程数の削減による製造コストを抑え、パッケージトータルの低コスト化を図るものである。
【0004】
【発明が解決しようとする課題】
上述したワイヤーを用いたスタックドレベルのCSP型半導体装置も小型化を狙ったものであるが、第1の半導体チップ51の表面に第2の半導体チップ52のボンディング領域を確保する必要があるため、チップ表面と平行方向(横方向)のサイズを縮小することが困難である。
【0005】
また、上述したようにボンディング領域を確保する必要があるため、例えば単純にメモリーアップしたいような場合でも、上層のチップと下層のチップのデザインを変更する必要が生じる。
【0006】
また、ワイヤーボンディング装置の能力からワイヤーピッチの制限、又空間でのワイヤー形状コントロールが困難で、大型LSIの多ピンパッケージには不向きである。
【0007】
一方、ウエーハレベルのCSP型半導体装置は、平面的にほぼチップサイズに小型化されるメリットもあるが、積層化することが難しいため、更なる高密度化を望まれているが、前述した従来の半導体装置ではそれにも限界がある。
【0008】
本発明は上記のような事情を考慮してなされたものであり、その目的は、小型化、高密度化を実現できる信頼性の高い半導体装置及びその製造方法を提供することにある。
【0009】
【課題を解決するための手段】
上記課題を解決するため、本発明に係る半導体装置は、テープ基板表面上にフェイスダウンで第1の半導体チップが配置され、第1の半導体チップの裏面上にフェイスアップで第2の半導体チップが配置された半導体装置であって、
テープ基板の表面に形成された配線パターンと、
テープ基板の裏面に形成された実装用外部端子と、
上記配線パターンに接続された第1の半導体チップの外部端子と、
第2の半導体チップの表面に形成されたボンディングパッドと、
このボンディングパッドと配線パターンとが接続されたボンディングワイヤーと、
テープ基板の表面上、ボンディングワイヤー、第1及び第2の半導体チップが封止された樹脂と、
を具備することを特徴とする。
【0010】
上記半導体装置によれば、第1の半導体チップをテープ基板上の配線パターンと外部端子により接続し、第2の半導体チップをボンディングワイヤーによりテープ基板の配線パターンに接続している。このようにボンディングワイヤーを用いるチップを少なくしているので、第2の半導体チップのチップデザインの自由度、柔軟性を高めることができる。また、第1の半導体チップの表面にボンディング領域を確保する必要がないので、チップ表面と平行方向(横方向)のサイズを縮小することが可能となり、半導体装置の小型化、高密度化が可能となる。また、ボンディングワイヤーのワイヤーピッチの制限、又空間でのワイヤー形状コントロールが容易となるので、ワイヤーによる信頼性の低下の回避でき、半導体装置の信頼性を向上できる。
【0011】
本発明に係る半導体装置は、テープ基板表面上にフェイスダウンで第1の半導体チップが配置され、第1の半導体チップの裏面上にフェイスアップで第2の半導体チップが配置され、第2の半導体チップの表面上にフェイスアップで第3の半導体チップが配置された半導体装置であって、
テープ基板の表面に形成された配線パターンと、
テープ基板の裏面に形成された実装用外部端子と、
上記配線パターンに接続された第1の半導体チップの外部端子と、
第2の半導体チップの表面に形成された第1ボンディングパッドと、
第3の半導体チップの表面に形成された第2ボンディングパッドと、
第1ボンディングパッド及び第2ボンディングパッドそれぞれと配線パターンとが接続されたボンディングワイヤーと、
テープ基板の表面上、ボンディングワイヤー、第1乃至第3の半導体チップが封止された樹脂と、
を具備することを特徴とする。
【0012】
また、本発明に係る半導体装置においては、上記外部端子と第1の半導体チップ表面との間に形成された金属ポストと、この金属ポストの周囲及び第1の半導体チップ表面が封止された樹脂と、をさらに含むことも可能である。
【0013】
また、本発明に係る半導体装置においては、上記金属ポストはメッキ膜又は金属ボールで形成されていることが好ましい。
【0014】
また、本発明に係る半導体装置においては、上記外部端子の周囲及び第1の半導体チップ表面が封止された樹脂をさらに含み、この外部端子の表面は樹脂から露出していることも可能である。
【0015】
本発明に係る半導体装置は、テープ基板表面上にフェイスダウンで第1の半導体チップが配置され、第1の半導体チップの裏面上にフェイスダウンで第2の半導体チップが配置され、第2の半導体チップの裏面上にフェイスアップで第3の半導体チップが配置された半導体装置であって、
テープ基板の表面に形成された配線パターンと、
テープ基板の裏面に形成された実装用外部端子と、
上記配線パターンに接続された第1の半導体チップの外部端子と、
上記配線パターンに接続された第2の半導体チップの外部端子と、
第3の半導体チップの表面に形成されたボンディングパッドと、
このボンディングパッドと配線パターンとが接続されたボンディングワイヤーと、
テープ基板の表面上、ボンディングワイヤー、第1乃至第3の半導体チップが封止された樹脂と、
を具備することを特徴とする。
【0016】
本発明に係る半導体装置は、テープ基板表面上にフェイスダウンで第1の半導体チップが配置され、第1の半導体チップの裏面上にフェイスダウンで第2の半導体チップが配置され、第2の半導体チップの裏面上にフェイスアップで第3の半導体チップが配置され、第3の半導体チップの表面上にフェイスアップで第4の半導体チップが配置された半導体装置であって、
テープ基板の表面に形成された配線パターンと、
テープ基板の裏面に形成された実装用外部端子と、
上記配線パターンに接続された第1の半導体チップの外部端子と、
上記配線パターンに接続された第2の半導体チップの外部端子と、
第3の半導体チップの表面に形成された第1ボンディングパッドと、
第4の半導体チップの表面に形成された第2ボンディングパッドと、
第1及び第2ボンディングパッドそれぞれと配線パターンとが接続されたボンディングワイヤーと、
テープ基板の表面上、ボンディングワイヤー、第1乃至第4の半導体チップが封止された樹脂と、
を具備することを特徴とする。
【0017】
また、本発明に係る半導体装置においては、上記外部端子と第1及び第2の半導体チップそれぞれの表面との間に形成された金属ポストと、この金属ポストの周囲、第1の半導体チップ及び第2の半導体チップ表面上が封止された樹脂と、をさらに含むことも可能である。
【0018】
また、本発明に係る半導体装置においては、上記金属ポストはメッキ膜又は金属ボールで形成されていることが好ましい。
【0019】
また、本発明に係る半導体装置においては、上記外部端子の周囲、第1の半導体チップ及び第2の半導体チップ表面上が封止された樹脂をさらに含み、この外部端子の表面は樹脂から露出していることも可能である。
【0020】
本発明に係る半導体装置の製造方法は、表面に外部端子を有する第1の半導体チップ及び表面にボンディングパッドを有する第2の半導体チップを準備し、表面に配線パターンを有するテープ基板を準備する工程と、
第1の半導体チップの裏面にフェイスアップで第2の半導体チップを配置する工程と、
テープ基板の表面上にフェイスダウンで第1の半導体チップを載置し、外部端子と配線パターンとをボンディング接続する工程と、
ボンディングパッドと配線パターンとをボンディングワイヤーにより接続する工程と、
テープ基板の表面上、ボンディングワイヤー、第1及び第2の半導体チップを樹脂により封止する工程と、
を具備することを特徴とする。
【0021】
本発明に係る半導体装置の製造方法は、表面に外部端子を有する第1の半導体チップ、表面に第1ボンディングパッドを有する第2の半導体チップ、及び、表面に第2ボンディングパッドを有する第3の半導体チップを準備し、表面に配線パターンを有するテープ基板を準備する工程と、
第1の半導体チップの裏面にフェイスアップで第2の半導体チップを配置する工程と、
第2の半導体チップの表面にフェイスアップで第3の半導体チップを配置する工程と、
テープ基板の表面上にフェイスダウンで第1の半導体チップを載置し、外部端子と配線パターンとをボンディング接続する工程と、
第1及び第2ボンディングパッドそれぞれと配線パターンとをボンディングワイヤーにより接続する工程と、
テープ基板の表面上、ボンディングワイヤー、第1乃至第3の半導体チップを樹脂により封止する工程と、
を具備することを特徴とする。
【0022】
本発明に係る半導体装置の製造方法は、電極取り出し用の第1金属ポストが複数のチップ領域それぞれの表面に形成された半導体ウエーハを準備する工程と、
電極取り出し用の第2金属ポストが表面に形成された第1の半導体チップを準備する工程と、
上記半導体ウエーハ表面のチップ領域上にフェイスアップで第1の半導体チップを配置する工程と、
半導体ウエーハ上、第1金属ポスト、第1の半導体チップ及び第2金属ポストを第1樹脂により封止する工程と、
第1樹脂を所望量除去することにより、第1金属ポスト及び第2金属ポストそれぞれの表面を露出させる工程と、
第1金属ポスト及び第2金属ポストそれぞれの表面上に外部端子を配置する工程と、
半導体ウエーハを分割することにより、第1の半導体チップと一体化された第2の半導体チップを形成する工程と、
第2の半導体チップの裏面上にフェイスアップでボンディングパッドを有する第3の半導体チップを配置する工程と、
表面に配線パターンを有するテープ基板を準備する工程と、
テープ基板の表面上にフェイスダウンで第1の半導体チップを載置し、外部端子と配線パターンとをボンディング接続する工程と、
ボンディングパッドと配線パターンとをボンディングワイヤーにより接続する工程と、
テープ基板の表面上、ボンディングワイヤー、第1乃至第3の半導体チップを第2樹脂により封止する工程と、
を具備することを特徴とする。
【0023】
本発明に係る半導体装置の製造方法は、電極取り出し用の第1金属ポストが複数のチップ領域それぞれの表面に形成された半導体ウエーハを準備する工程と、
電極取り出し用の第2金属ポストが表面に形成された第1の半導体チップを準備する工程と、
上記半導体ウエーハ表面のチップ領域上にフェイスアップで第1の半導体チップを配置する工程と、
半導体ウエーハ上、第1金属ポスト、第1の半導体チップ及び第2金属ポストを第1樹脂により封止する工程と、
第1樹脂を所望量除去することにより、第1金属ポスト及び第2金属ポストそれぞれの表面を露出させる工程と、
第1金属ポスト及び第2金属ポストそれぞれの表面上に外部端子を配置する工程と、
半導体ウエーハを分割することにより、第1の半導体チップと一体化された第2の半導体チップを形成する工程と、
第2の半導体チップの裏面上にフェイスアップで第1ボンディングパッドを有する第3の半導体チップを配置する工程と、
第3の半導体チップの表面上にフェイスアップで第2ボンディングパッドを有する第4の半導体チップを配置する工程と、
表面に配線パターンを有するテープ基板を準備する工程と、
テープ基板の表面上にフェイスダウンで第1の半導体チップを載置し、外部端子と配線パターンとをボンディング接続する工程と、
第1及び第2ボンディングパッドそれぞれと配線パターンとをボンディングワイヤーにより接続する工程と、
テープ基板の表面上、ボンディングワイヤー、第1乃至第4の半導体チップを第2樹脂により封止する工程と、
を具備することを特徴とする。
【0024】
【発明の実施の形態】
以下、図面を参照して本発明の実施の形態について説明する。
図1は、本発明に係る第1の参考例による半導体装置を概略的に示す断面図である。
【0025】
図1に示すように、この半導体装置はフレキシブルテープなどのテープ基板1を有しており、このテープ基板1の上面には配線パターン2が形成されている。テープ基板1の下面には実装用外部端子としてのハンダバンプ3が複数形成されており、ハンダバンプ3は配線パターン2に電気的に接続されている。
【0026】
テープ基板1の上面上にはフェイスダウンボンディングにより第1の半導体チップ11が配置されている。第1の半導体チップ11の能動面下(下面)の外周には電極取り出し用パッド(図示せず)が配置されており、電極取り出し用パッドの下には再配線層13が配置されている。再配線層13の下には金属ポスト14が形成されている。第1の半導体チップ11の能動面、再配線層13及び金属ポスト14を封止樹脂16で覆うようにモールドされている。金属ポスト14の下面は封止樹脂16から露出している。この露出した金属ポスト14の下面には外部端子としてのハンダボール17が形成されている。このハンダボール17はテープ基板1の配線パターン2にボンディング接続されている。
【0027】
第1の半導体チップ11の裏面(能動面と逆側の面)上には絶縁性接着層23を介して第2の半導体チップ12が接着されている。絶縁性接着層23は、第2の半導体チップ12と第1の半導体チップ11を電気的に絶縁すると共に第1の半導体チップ11の裏面と第2の半導体チップの裏面を接着するための層である。第2の半導体チップ12は第1の半導体チップ11とほぼ同じ大きさとしたが、半導体チップの大きさは特に限定されるものではない。
【0028】
第2の半導体チップ12の能動面(表面)の外周には複数のボンディングパッド(図示せず)が形成されている。各々のボンディングパッドにはボンディングワイヤー4の一端が接続されており、ボンディングワイヤー4の他端はテープ基板1の配線パターン2に接続されている。テープ基板1の上面上、第1、第2の半導体チップ11,12及びボンディングワイヤー4は封止樹脂5によりモールド成形されている。
【0029】
図2は、図1に示す第1の半導体チップの金属ポスト領域を部分的に拡大した断面図である。
第1の半導体チップ11の能動面には電極取り出し用パッド6が形成されている。この電極取り出し用パッド6は第1の半導体チップ11内におけるAlやCu等の各種金属配線(図示せず)に接続されており、各種金属配線は層間絶縁膜(図示せず)を介してMOSトランジスタ等の半導体素子に電気的に接続されている。この半導体素子は第1の半導体チップ11の内部に作り込まれている。
【0030】
電極取り出し用パッド6を含む第1の半導体チップ11の全面上にはシリコン酸化膜やシリコン窒化膜等からなる最終保護絶縁層7が形成されている。この最終保護絶縁層7には、電極取り出し用パッド6上に位置する開口部が形成されている。最終保護絶縁層7の上には厚さが例えば数十〜100μm程度のポリイミド層8が形成されている。このポリイミド層8は半導体素子への応力緩和のための層である。ポリイミド層8には開口部が形成されており、この開口部は最終保護絶縁層の開口部を開口するものである。
【0031】
この開口部内及びポリイミド層8上には密着層9が形成されている。この密着層9は、TiやW、TiW、Cr、Ni、TiCu、Ptなどの高融点金属、その合金もしくはその窒化膜などのいずれかからなる層である。この密着層9の上にはCuシード層10が形成されている。このCuシード層10は、Cuの他にNi、Ag、Auもしくはこれらの合金からなる層を用いても良い。
【0032】
Cuシード層10の上には厚さが数〜数十μm程度の再配線層13が形成されている。再配線層13はCuをメッキ成膜したものである。再配線層13の一端上には金属ポスト14が形成されており、この金属ポスト14はCu等の選択メッキにより成膜したものである。金属ポスト14の上には必要に応じて酸化防止のための異種金属キャップ14aが形成されている。この異種金属キャップ14aは、金属ポストと異なる種類の材料からなるものであって、例えばNi、Au、Ptなどからなる。金属ポスト14は再配線層13を介して電極取り出し用パッド6に電気的に接続されている。
【0033】
次に、図1に示す半導体装置を製造する方法について説明する。
まず、表面にハンダボール17を備えた第1の半導体チップ11及びボンディングパッドを備えた第2の半導体チップ12を準備する。なお、第1の半導体チップの製造方法については後述する。
【0034】
次いで、第1の半導体チップ11の裏面上に絶縁性接着層23を塗布した後、第1の半導体チップ11の裏面上に第2の半導体チップ12の裏面を載置して、第1の半導体チップ11と第2の半導体チップ12を絶縁性接着層23によって接着する。
【0035】
次いで、テープ基板1を準備する。このテープ基板1の上面には配線パターン2が形成されている。次いで、テープ基板1の配線パターン2とハンダボール17とを位置合わせし、第1の半導体チップと第2の半導体チップを積層して一体的に形成した半導体装置をテープ基板1上にフェイスダウンボンディングによりマウントする。これにより、第1の半導体チップ11はハンダボール17を介して配線パターン2に電気的に接続される。
【0036】
次に、第2の半導体チップ12のボンディングパッドとテープ基板1の配線パターン2とをボンディングワイヤー4によって接続する。これにより、第2の半導体チップ12はボンディングワイヤー4を介して配線パターン2に電気的に接続される。次いで、このボンディングワイヤー4、テープ基板1上、第1及び第2の半導体チップ11,12を封止樹脂5によりモールド成形する。次いで、テープ基板1の下面にハンダバンプ3を取り付ける。このようにして半導体装置が形成される。
【0037】
ここで、第1の半導体チップ11を製造する方法について説明する。
まず、半導体ウエーハを準備する。半導体ウエーハの第1の半導体チップ領域内部には、MOSトランジスタ等の半導体素子、これと電気的に接続された各種金属配線、層間絶縁膜などが形成されている。次いで、各種金属配線の一端に電極取り出し用パッド6を形成する。次いで、このパッド6を含む全面上にシリコン酸化膜又はシリコン窒化膜等からなる最終保護絶縁層7をCVD(Chemical Vapor Deposition)法により形成する。
【0038】
次いで、この最終保護絶縁層7に電極取り出し用パッド6上に位置する開口部をエッチングにより形成する。この開口部によって該パッド6の表面が露出する。尚、この工程では、直かに感光性のポリイミドを用いて開口パターンを形成し、フォトレジストの塗布、エッチングや剥離処理の簡略化を行うことも出来る。次に、最終保護絶縁層7の上に厚さが例えば数十〜100μm程度のポリイミド層8を塗布する。次いで、このポリイミド層8に電極取り出し用パッド6の上方に位置する開口部をエッチングにより形成する。この開口部によって該パッド6の表面が露出する。
【0039】
この後、開口部内及びポリイミド層8上に高融点金属からなる密着層9をスパッタリングにより形成する。次いで、この密着層9の上にCuシード層10をスパッタリングにより形成する。次いで、Cuシード層10の上に厚さが数〜数十μm程度のCu層を選択メッキ法により成膜する。次いで、該Cu層をマスクとしてCuシード層10及び密着層9を選択エッチングすることで、ポリイミド層8の上には密着層9を介して再配線層13が形成され、再配線層13の一端は電極取り出し用パッド6に電気的に接続される。
【0040】
次に、再配線層13を含む全面上にフォトレジスト膜を塗布し、このフォトレジスト膜を露光、現像することにより、ポリイミド層8上には再配線層13の他端上に位置する開口部を有するレジストパターンが形9図示せず)を塗布した後、自動搭載機でハンダボール17を必要な金属ポスト14上に搭載する。次いで、金属ポスト14及びハンダボール17に170〜200℃程度の熱処理を行う。これにより、金属ポスト14上にはハンダボール17が溶着されて外部端子が形成される。
【0041】
なお、外部端子となるハンダボール17は、150〜300μm径でPb/Sn60〜70wt%の材料からなるBGA(Boll Grid Array)用のものを使用することが好ましい。また、ハンダボール17の大きさは用途に応じて適宜選択可能である。ハンダ組成はAg/Sn系やCuやBiを含むPbレス材料を用いることも可能である。また、外部端子は、ハンダボール17に限定されるものではなく、ハンダボールを搭載する代わりに、印刷法、メッキ法やメタルジェット法により形成された外部端子を適用することも可能である。
【0042】
この後、ダイシングソーやレーザーを用いて樹脂16及び半導体ウエーハを切断する。これにより、ウエーハはチップ毎に分割され、形態上第1の半導体チップ11となる。このようにして第1の半導体チップ11を製造する。
【0043】
上記第1の参考例によれば、第1の半導体チップ11の外部端子としてハンダボール17を用いており、第1の半導体チップ11の裏面上に第2の半導体チップ12を積層して配置し、第2の半導体チップ12をボンディングワイヤー4によりテープ基板1の配線パターン2に接続している。このようにボンディングワイヤーを用いるチップを従来のそれより減らしているので、第2の半導体チップ12のチップデザインの自由度、柔軟性を高めることができる。言い換えると、単純にメモリーアップしたいような場合でも、上層のチップと下層のチップのデザインを変更する必要がなく、基本的に同じデザインのLSIが使用できるチップ層が増えることになる。
【0044】
また、第1の参考例では、ボンディングワイヤーを用いるチップを第2の半導体チップ12のみとしている。このため、従来の半導体装置のように第1の半導体チップ51の表面にボンディング領域を確保する必要がない。従って、チップ表面と平行方向(横方向)のサイズを縮小することが可能となり、パッケージの上面の面積を縮小することができる。これにより、この半導体装置を組み込む商品の小型化、高密度化、軽量化が可能となり、低コスト化も図ることができる。
【0045】
また、本参考例では、上述したようにボンディングワイヤーを用いるチップを従来のそれより減らしているため、ワイヤーピッチの制限、又空間でのワイヤー形状コントロールが容易となる。これにより、歩留まりの向上、ワイヤーによる信頼性の低下の回避を図ることができる。また、大型LSIの多ピンパッケージへの適用も容易となる。
【0046】
尚、上記第1の参考例では、第1の半導体チップ11に金属ポストをメッキ膜により形成しているが、これに限定されるものではなく、第1の半導体チップに金属ポストをハンダボールにより形成することも可能である。この場合でも前述した製造方法と同様の方法により製造することが可能である。
【0047】
図3は、本発明に係る第2の参考例による半導体装置を概略的に示す断面図であり、図1と同一部分には同一符号を付し、異なる部分についてのみ説明する。
【0048】
第1の半導体チップ11の再配線層13の下には外部端子としてのハンダボール18が配置されている。ハンダボール18の表面は封止樹脂16から露出しており、この露出した部分がテープ基板1の配線パターン2にボンディング接続されている。
【0049】
第1の半導体チップ11を製造する場合、再配線層13の表面上にフラックス(図示せず)を回転塗布もしくは吹き付けた後、自動搭載機でハンダボール18を必要な再配線層13上に搭載する。次いで、再配線層13及びハンダボール17に170〜200℃程度の熱処理を行う。これにより、再配線層13上にはハンダボールが融着される。
【0050】
この後、半導体ウエーハの能動面(表面)、再配線層13及びハンダボール18を覆うようにモールド装置によりエポキシ等の封止樹脂16を所定の厚さでコーティングする。次いで、プラズマ装置で酸素混合ガスによるプラズマを用いて封止樹脂16にエッチバックを行う。これにより、ハンダボール18の表面を封止樹脂16から露出させる。
【0051】
次いで、電気特性のチェックを行い、部品番号等の印刷を行う。次いで、ダイシングソーやレーザーを用いて樹脂16及び半導体ウエーハを切断する。これにより、ウエーハはチップ毎に分割され、形態上第1の半導体チップ11となる。
【0052】
上記第2の参考例においても第1の参考例と同様の効果を得ることができる。
【0053】
また、第2の参考例では、第1の半導体チップを製造する際に、第1の参考例のような金属ポストの形成や封止樹脂の厚みを厳密に制御する工程を必要としないので、工程が簡略化でき、スループットの向上及び製造コストの低減を図ることができる。
【0054】
図4は、本発明に係る第1の実施の形態による半導体装置を概略的に示す断面図であり、図1と同一部分には同一符号を付し、異なる部分についてのみ説明する。
【0055】
第2の半導体チップ12の能動面(表面)の中央部上には絶縁性接着層24を介して第3の半導体チップ19が積層して配置されている。絶縁性接着層24は、第3の半導体チップ19の裏面と第2の半導体チップ12の能動面とを接着すると共に絶縁するものである。
【0056】
第3の半導体チップ19の能動面の外周には複数のボンディングパッド(図示せず)が形成されている。各々のボンディングパッドにはボンディングワイヤー20の一端が接続されており、ボンディングワイヤー20の他端はテープ基板1の配線パターン2に接続されている。テープ基板1の上面上、第1〜第3の半導体チップ11,12,19及びボンディングワイヤー4,20は封止樹脂5によりモールド成形されている。
【0057】
次に図4に示す半導体装置を製造する方法について説明する。但し、第1の参考例による半導体装置の製造方法と同一部分については説明を省略する。
【0058】
第1の半導体チップ11の裏面上に絶縁性接着層23を介して第2の半導体チップ12を配置した後、第2の半導体チップ12の能動面上に絶縁性接着層24を介して第3の半導体チップ19を配置する。
【0059】
次いで、第1〜第3の半導体チップ11,12,19を一体的に形成した半導体装置をテープ基板1上にフェイスダウンボンディングによりマウントした後、第2の半導体チップ12のボンディングパッドとテープ基板1の配線パターン2とをボンディングワイヤー4によって接続し、第3の半導体チップ19のボンディングパッドとテープ基板1の配線パターン2とをボンディングワイヤー20によって接続する。これにより、第2及び第3の半導体チップ12,19それぞれはボンディングワイヤー4,20を介して配線パターン2に電気的に接続される。次いで、このボンディングワイヤー4,20、テープ基板1上、第1〜第3の半導体チップ11,12,19を封止樹脂5によりモールド成形する。
【0060】
上記第1の実施の形態では、ボンディングワイヤーを用いてテープ基板の配線パターンと接続しているチップは従来技術と同様に2つであるが、第2の半導体チップ12の下に第1の半導体チップ11を積層配置しているので、LSIパッケージの小型化、高密度化が可能となる。
【0061】
図5は、本発明に係る第2の実施の形態による半導体装置を概略的に示す断面図であり、図1と同一部分には同一符号を付す。
【0062】
図5に示すように、第1の半導体チップ11の能動面(下面)の中央部下には絶縁性接着層21を介して第3の半導体チップ22が接着されている。絶縁性接着層21は、第3の半導体チップ22と第1の半導体チップ11を電気的に絶縁すると共に第1の半導体チップ11の能動面と第3の半導体チップの裏面を接着するための層である。
【0063】
第1の半導体チップ11の能動面の外周には電極取り出し用パッド(図示せず)が配置されており、電極取り出し用パッドの上には再配線層13が配置されている。再配線層13の上には金属ポスト14が形成されている。また、第3の半導体チップ22の能動面の外周には電極取り出し用パッド(図示せず)が配置されており、電極取り出し用パッドの上には再配線層25が配置されている。再配線層25の上には金属ポスト26が形成されている。金属ポスト14,26は、お互いに干渉しないように予めパッドや再配線パターンがチップ内でレイアウトされている。
【0064】
第1の半導体チップ11の能動面、再配線層13、金属ポスト14、第3の半導体チップ22の能動面、再配線層25及び金属ポスト26を封止樹脂28で覆うようにモールド成形されている。金属ポスト14,26の下面は封止樹脂28から露出している。この露出した金属ポスト14,26それぞれの下面には外部端子としてのハンダボール17,27が形成されており、ワイヤーレスでスタックドパッケージとなる。
【0065】
テープ基板1の上面には配線パターン2が形成されている。テープ基板1の下面には実装用外部端子としてのハンダバンプ3が複数形成されており、ハンダバンプ3は配線パターン2に電気的に接続されている。テープ基板1の上面上にはフェイスダウンボンディングにより第1及び第3の半導体チップ11,22が配置されている。ハンダボール17,27はテープ基板1の配線パターン2にボンディング接続されている。
【0066】
第1の半導体チップ11の裏面(能動面と逆側の面)上には絶縁性接着層23を介して第2の半導体チップ12が接着されている。絶縁性接着層23は、第2の半導体チップ12と第1の半導体チップ11を電気的に絶縁すると共に第1の半導体チップ11の裏面と第2の半導体チップの裏面を接着するための層である。第2の半導体チップ12は第1の半導体チップ11とほぼ同じ大きさとしたが、半導体チップの大きさは特に限定されるものではない。
【0067】
第2の半導体チップ12の能動面(表面)の外周には複数のボンディングパッド(図示せず)が形成されている。各々のボンディングパッドにはボンディングワイヤー4の一端が接続されており、ボンディングワイヤー4の他端はテープ基板1の配線パターン2に接続されている。テープ基板1の上面上、第1〜第3の半導体チップ11,12,22及びボンディングワイヤー4は封止樹脂5によりモールド成形されている。
【0068】
次に、図5に示す半導体装置を製造する方法について図6を参照しつつ説明する。図6(A)〜(D)は、図5に示す第1及び第3の半導体チップを一体化させたものを製造する方法を示す断面図である。
【0069】
まず、図6(A)に示すように、ウエーハプロセスで再配線層13や金属ポスト14まで形成された半導体ウエーハ30を準備し、第3の半導体チップ22を準備する。ここで、第3の半導体チップ22は、金属ポストまで形成した半導体ウエーハをダイシング分割して各々のチップとしたものである。
【0070】
次いで、半導体ウエーハ30上に第3の半導体チップ22を熱圧着シート等の絶縁性接着層21を介して複数個配置する。つまり、第3の半導体チップ22の裏面が絶縁性接着層21によってウエーハ30のチップ領域の中央部上に接着される。この際、半導体ウエーハ30と第3の半導体チップ22とのアライメントは、該ウエーハ30に形成された搭載認識マークを基準として行われる。この搭載認識マークは、ウエーハプロセスのフォトエッチング工程ですくライブ領域等に一括パターニングされたものである。なお、第3の半導体チップ22は、その厚み(金属ポスト26を含むチップの厚さ)が半導体ウエーハ30の金属ポスト14の高さより薄くチップが研削されたものを用いる。
【0071】
この後、図6(B)に示すように、半導体ウエーハ30の能動面(表面)、再配線層13、金属ポスト14、第3の半導体チップ22、再配線層25及び金属ポスト26を覆うようにモールド装置によりエポキシ等の封止樹脂28をモールドする。次いで、この封止樹脂28をグラインダー29で所望量研削する。ここで、所望量とは、金属ポスト14,26の頭部(上部)が露出する程度の研削量である。
【0072】
なお、ここでは封止樹脂28の研削にグラインダー29を用いているが、これに限定されるものではなく、他の方法により研削することも可能である。例えば、ウエーハの全面上を一括機械研磨する方式、酸素やCF4あるいはNF3もしくはこれらの混合ガスを用いたドライエッチャーによるエッチバックを適用することも可能である。
【0073】
次に、図6(C)に示すように、金属ポスト14,26の露出部分にフラックス(図示せず)を塗布した後、自動搭載機でハンダボール17,27を必要な金属ポスト14,26上に搭載する。次いで、金属ポスト14,26及びハンダボール17,27に170〜200℃程度の熱処理を行う。これにより、金属ポスト14,26上にはハンダボール17,27が溶着される。
【0074】
なお、外部端子となるハンダボール17,27は、第1の参考例と同様にBGA用のものを使用することが好ましい。また、ハンダボール17,27の大きさは用途に応じて適宜選択可能である。ハンダ組成はAg/Sn系やCuやBiを含むPbレス材料を用いることも可能である。また、外部端子は、ハンダボールに限定されるものではなく、ハンダボールを搭載する代わりに、印刷法、メッキ法やメタルジェット法により形成された実装用外部端子を適用することも可能である。
【0075】
この後、図6(D)に示すように、第1の半導体チップ上に第3の半導体チップが積層された構造となるように、ダイシングソーやレーザーを用いて樹脂28及び半導体ウエーハ30を切断する。これにより、ウエーハはチップ毎に分割される。
【0076】
この後、第1の半導体チップ11の裏面上に絶縁性接着層23を塗布した後、第1の半導体チップ11の裏面上に第2の半導体チップ12の裏面を載置して、第1の半導体チップ11と第2の半導体チップ12を絶縁性接着層23によって接着する。
【0077】
次いで、テープ基板1を準備する。このテープ基板1の上面には配線パターン2が形成されている。次いで、テープ基板1の配線パターン2とハンダボール17,27とを位置合わせし、第1〜第3の半導体チップを積層して一体的に形成した半導体装置をテープ基板1上にフェイスダウンボンディングによりマウントする。これにより、第1の半導体チップ11はハンダボール17,27を介して配線パターン2に電気的に接続される。
【0078】
次に、第2の半導体チップ12のボンディングパッドとテープ基板1の配線パターン2とをボンディングワイヤー4によって接続する。これにより、第2の半導体チップ12はボンディングワイヤー4を介して配線パターン2に電気的に接続される。次いで、このボンディングワイヤー4、テープ基板1上、第1〜第3の半導体チップ11,12,22を封止樹脂5によりモールド成形する。次いで、テープ基板1の下面にハンダバンプ3を取り付ける。このようにして半導体装置が形成される。
【0079】
上記第2の実施の形態においても第1の参考例と同様の効果を得ることができ、しかも、第1の半導体チップ11の下面に第3の半導体チップ22を配置しているので、更なる高密度化を実現することができる。
【0080】
図7は、本発明に係る第3の実施の形態による半導体装置を概略的に示す断面図であり、図5と同一部分には同一符号を付し、異なる部分についてのみ説明する。
【0081】
第1の半導体チップ11の再配線層13の下には外部端子としてのハンダボール31が配置されている。第3の半導体チップ22の再配線層25の下には外部端子としてのハンダボール32が配置されている。ハンダボール31,32の表面は封止樹脂28から露出しており、この露出した部分がテープ基板1の配線パターン2にボンディング接続されている。
【0082】
次に、図7に示す半導体装置の製造方法について説明する。
まず、ウエーハプロセスで再配線層13まで形成された半導体ウエーハを準備し、第3の半導体チップ22を準備する。ここで、第3の半導体チップ22は、再配線層25まで形成した半導体ウエーハをダイシング分割して各々のチップとしたものである。
【0083】
次いで、上記半導体ウエーハ上に第3の半導体チップ22を熱圧着シート等の絶縁性接着層21を介して複数個配置する。つまり、第3の半導体チップ22の裏面が絶縁性接着層21によって半導体ウエーハのチップ領域の中央部上に接着される。この際、半導体ウエーハと第3の半導体チップ22とのアライメントは、該ウエーハに形成された搭載認識マークを基準として行われる。この搭載認識マークは、ウエーハプロセスのフォトエッチング工程ですくライブ領域等に一括パターニングされたものである。
【0084】
次いで、再配線層13,25の上にフラックス(図示せず)を回転塗布もしくは吹き付けた後、自動搭載機でハンダボール31,32を必要な再配線層13,25上に搭載する。次いで、再配線層13,25及びハンダボール31,32に170〜200℃程度の熱処理を行う。これにより、再配線層13,25の上にはハンダボール31,32が融着される。
【0085】
この後、半導体ウエーハの能動面(表面)、再配線層13、ハンダボール31、第3の半導体チップ22、再配線層25及びハンダボール32を覆うようにモールド装置によりエポキシ等の封止樹脂28を所定の厚さでコーティングする。次いで、プラズマ装置で酸素混合ガスによるプラズマを用いて封止樹脂28にエッチバックを行う。これにより、ハンダボール31,32の表面を封止樹脂28から露出させる。
【0086】
次いで、第1の半導体チップ上に第3の半導体チップが積層された構造の半導体装置単品となるように、ダイシングソーやレーザーを用いて樹脂28及び半導体ウエーハを切断する。これにより、ウエーハはチップ毎に分割される。この後の製造工程は第2の実施の形態と同様であるから説明を省略する。
【0087】
上記第3の実施の形態においても第2の実施の形態と同様の効果を得ることができる。
【0088】
また、第3の実施の形態では、第1及び第3の半導体チップを製造する際に、第2の実施の形態のような金属ポストの形成や封止樹脂の厚みを厳密に制御する工程を必要としないので、工程が簡略化でき、スループットの向上及び製造コストの低減を図ることができる。
【0089】
図8は、本発明に係る第4の実施の形態による半導体装置を概略的に示す断面図であり、図5と同一部分には同一符号を付し、異なる部分についてのみ説明する。
【0090】
第2の半導体チップ12の能動面(表面)の中央部上には絶縁性接着層34を介して第4の半導体チップ33が積層して配置されている。絶縁性接着層34は、第4の半導体チップ33の裏面と第2の半導体チップ12の能動面とを接着すると共に絶縁するものである。
【0091】
第4の半導体チップ33の能動面の外周には複数のボンディングパッド(図示せず)が形成されている。各々のボンディングパッドにはボンディングワイヤー35の一端が接続されており、ボンディングワイヤー35の他端はテープ基板1の配線パターン2に接続されている。テープ基板1の上面上、第1〜第4の半導体チップ11,12,22,33及びボンディングワイヤー4,35は封止樹脂5によりモールド成形されている。
【0092】
次に図8に示す半導体装置を製造する方法について説明する。但し、第2の実施の形態による半導体装置の製造方法と同一部分については説明を省略する。
【0093】
第1の半導体チップ11の裏面上に絶縁性接着層23を介して第2の半導体チップ12を配置した後、第2の半導体チップ12の能動面上に絶縁性接着層34を介して第4の半導体チップ33を配置する。
【0094】
次いで、第1〜第4の半導体チップ11,12,22,33を一体的に形成した半導体装置をテープ基板1上にフェイスダウンボンディングによりマウントした後、第2の半導体チップ12のボンディングパッドとテープ基板1の配線パターン2とをボンディングワイヤー4によって接続し、第4の半導体チップ33のボンディングパッドとテープ基板1の配線パターン2とをボンディングワイヤー35によって接続する。これにより、第2及び第4の半導体チップ12,33それぞれはボンディングワイヤー4,35を介して配線パターン2に電気的に接続される。次いで、このボンディングワイヤー4,35、テープ基板1上、第1〜第4の半導体チップ11,12,22,33を封止樹脂5によりモールド成形する。
【0095】
上記第4の実施の形態では、ボンディングワイヤーを用いてテープ基板の配線パターンと接続しているチップは従来技術と同様に2つであるが、第2の半導体チップ12の下に第1、第3の半導体チップ11,22を積層配置しているので、LSIパッケージの更なる小型化、高密度化が可能となる。
【0096】
また、本発明は上記第1〜第4の実施の形態に限定されず、種々変更して実施することが可能である。例えば、上述した半導体装置はメモリーやロジックなどの種々のLSIに適用することが可能である。また、フェイスダウンで配置する半導体チップの封止樹脂16及び28は、金属ポストとハンダボールの位置ずれ、落下防止、金属ポストの補強の意味合いが強く、最終的に樹脂5で再度封止することになるので、表面保護等の意味では必須ではない。
【0097】
【発明の効果】
以上説明したように本発明によれば、テープ基板表面上にフェイスダウンで第1の半導体チップを配置し、第1の半導体チップの裏面上にフェイスアップで第2の半導体チップを配置し、第1の半導体チップをテープ基板上の配線パターンと外部端子により接続し、第2の半導体チップをボンディングワイヤーによりテープ基板の配線パターンに接続している。したがって、小型化、高密度化を実現できる信頼性の高い半導体装置及びその製造方法を提供することができる。
【図面の簡単な説明】
【図1】 本発明に係る第1の参考例による半導体装置を概略的に示す断面図である。
【図2】 図1に示す第1の半導体チップの金属ポスト領域を部分的に拡大した断面図である。
【図3】 本発明に係る第2の参考例による半導体装置を概略的に示す断面図である。
【図4】 本発明に係る第1の実施の形態による半導体装置を概略的に示す断面図である。
【図5】 本発明に係る第2の実施の形態による半導体装置を概略的に示す断面図である。
【図6】 (A)〜(D)は、図5に示す第1及び第3の半導体チップを一体化させたものを製造する方法を示す断面図である。
【図7】 本発明に係る第3の実施の形態による半導体装置を概略的に示す断面図である。
【図8】 本発明に係る第4の実施の形態による半導体装置を概略的に示す断面図である。
【図9】 従来の半導体装置の一例を概略的に示す断面図である。
Claims (2)
- 電極取り出し用の第1金属ポストが複数のチップ領域それぞれの表面に形成された半導体ウエーハを準備する工程と、
電極取り出し用の第2金属ポストが表面に形成された第1の半導体チップを準備する工程と、
前記半導体ウエーハ表面のチップ領域上にフェイスアップで前記第1の半導体チップを配置する工程と、
前記半導体ウエーハ上、前記第1金属ポスト、前記第1の半導体チップ及び前記第2金属ポストを第1樹脂により封止する工程と、
前記第1樹脂を所望量除去することにより、前記第1金属ポスト及び前記第2金属ポストそれぞれの頭部を露出させる工程と、
前記第1金属ポスト及び前記第2金属ポストそれぞれの表面上に外部端子を配置する工程と、
前記半導体ウエーハを分割することにより、前記第1の半導体チップと一体化された第2の半導体チップを形成する工程と、
前記第2の半導体チップの裏面上にフェイスアップでボンディングパッドを有する第3の半導体チップを配置する工程と、
表面に配線パターンを有するテープ基板を準備する工程と、
前記テープ基板の表面上にフェイスダウンで前記第1の半導体チップを載置し、前記外部端子と前記配線パターンとをボンディング接続する工程と、
前記ボンディングパッドと前記配線パターンとをボンディングワイヤーにより接続する工程と、
前記テープ基板の表面上、前記ボンディングワイヤー、前記第1乃至第3の半導体チップを第2樹脂により封止する工程と、
を具備することを特徴とする半導体装置の製造方法。 - 電極取り出し用の第1金属ポストが複数のチップ領域それぞれの表面に形成された半導体ウエーハを準備する工程と、
電極取り出し用の第2金属ポストが表面に形成された第1の半導体チップを準備する工程と、
前記半導体ウエーハ表面のチップ領域上にフェイスアップで前記第1の半導体チップを配置する工程と、
前記半導体ウエーハ上、前記第1金属ポスト、前記第1の半導体チップ及び前記第2金属ポストを第1樹脂により封止する工程と、
前記第1樹脂を所望量除去することにより、前記第1金属ポスト及び前記第2金属ポストそれぞれの頭部を露出させる工程と、
前記第1金属ポスト及び前記第2金属ポストそれぞれの表面上に外部端子を配置する工程と、
前記半導体ウエーハを分割することにより、前記第1の半導体チップと一体化された第2の半導体チップを形成する工程と、
前記第2の半導体チップの裏面上にフェイスアップで第1ボンディングパッドを有する第3の半導体チップを配置する工程と、
前記第3の半導体チップの表面上にフェイスアップで第2ボンディングパッドを有する第4の半導体チップを配置する工程と、
表面に配線パターンを有するテープ基板を準備する工程と、
前記テープ基板の表面上にフェイスダウンで前記第1の半導体チップを載置し、前記外部端子と前記配線パターンとをボンディング接続する工程と、
前記第1及び第2ボンディングパッドそれぞれと前記配線パターンとをボンディングワイヤーにより接続する工程と、
前記テープ基板の表面上、前記ボンディングワイヤー、前記第1乃至第4の半導体チップを第2樹脂により封止する工程と、
を具備することを特徴とする半導体装置の製造方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001236238A JP4126891B2 (ja) | 2001-08-03 | 2001-08-03 | 半導体装置の製造方法 |
US10/201,722 US6664644B2 (en) | 2001-08-03 | 2002-07-24 | Semiconductor device and method for manufacturing the same |
CNB021273995A CN1185709C (zh) | 2001-08-03 | 2002-08-05 | 半导体装置及其制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001236238A JP4126891B2 (ja) | 2001-08-03 | 2001-08-03 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003051580A JP2003051580A (ja) | 2003-02-21 |
JP4126891B2 true JP4126891B2 (ja) | 2008-07-30 |
Family
ID=19067547
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001236238A Expired - Fee Related JP4126891B2 (ja) | 2001-08-03 | 2001-08-03 | 半導体装置の製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US6664644B2 (ja) |
JP (1) | JP4126891B2 (ja) |
CN (1) | CN1185709C (ja) |
Families Citing this family (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030083306A (ko) * | 2002-04-20 | 2003-10-30 | 삼성전자주식회사 | 메모리 카드 |
DE60233077D1 (de) * | 2002-08-09 | 2009-09-03 | Fujitsu Microelectronics Ltd | Halbleiterbauelement und verfahren zu seiner herstellung |
US7061088B2 (en) * | 2002-10-08 | 2006-06-13 | Chippac, Inc. | Semiconductor stacked multi-package module having inverted second package |
US7034387B2 (en) | 2003-04-04 | 2006-04-25 | Chippac, Inc. | Semiconductor multipackage module including processor and memory package assemblies |
KR100618812B1 (ko) * | 2002-11-18 | 2006-09-05 | 삼성전자주식회사 | 향상된 신뢰성을 가지는 적층형 멀티 칩 패키지 |
KR100620203B1 (ko) * | 2002-12-30 | 2006-09-01 | 동부일렉트로닉스 주식회사 | 반도체의 더블 사이드 스택 패키징 방법 |
KR20050001159A (ko) * | 2003-06-27 | 2005-01-06 | 삼성전자주식회사 | 복수개의 플립 칩들을 갖는 멀티칩 패키지 및 그 제조방법 |
DE10339762B4 (de) * | 2003-08-27 | 2007-08-02 | Infineon Technologies Ag | Chipstapel von Halbleiterchips und Verfahren zur Herstellung desselben |
US6930378B1 (en) * | 2003-11-10 | 2005-08-16 | Amkor Technology, Inc. | Stacked semiconductor die assembly having at least one support |
KR100701685B1 (ko) | 2003-11-19 | 2007-03-29 | 주식회사 하이닉스반도체 | 멀티 칩 패키지 |
JP4103796B2 (ja) * | 2003-12-25 | 2008-06-18 | 沖電気工業株式会社 | 半導体チップパッケージ及びマルチチップパッケージ |
TWI283467B (en) * | 2003-12-31 | 2007-07-01 | Advanced Semiconductor Eng | Multi-chip package structure |
JP4538830B2 (ja) * | 2004-03-30 | 2010-09-08 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
KR100583966B1 (ko) * | 2004-06-08 | 2006-05-26 | 삼성전자주식회사 | 재배치된 금속 배선들을 갖는 집적회로 패키지들 및 그제조방법들 |
JP2005353908A (ja) * | 2004-06-11 | 2005-12-22 | Fujitsu Ltd | スタック実装構造 |
JP2006100666A (ja) * | 2004-09-30 | 2006-04-13 | Toshiba Corp | 半導体装置及びその製造方法 |
JP4836110B2 (ja) * | 2004-12-01 | 2011-12-14 | ルネサスエレクトロニクス株式会社 | マルチチップモジュール |
JP2006344824A (ja) * | 2005-06-09 | 2006-12-21 | Nec Electronics Corp | 半導体装置および半導体装置の製造方法 |
KR20070095504A (ko) * | 2005-10-14 | 2007-10-01 | 인티그런트 테크놀로지즈(주) | 적층형 집적회로 칩 및 패키지. |
US7750482B2 (en) * | 2006-02-09 | 2010-07-06 | Stats Chippac Ltd. | Integrated circuit package system including zero fillet resin |
US20070202680A1 (en) * | 2006-02-28 | 2007-08-30 | Aminuddin Ismail | Semiconductor packaging method |
JP5559452B2 (ja) * | 2006-12-20 | 2014-07-23 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
US7820483B2 (en) * | 2007-02-02 | 2010-10-26 | International Business Machines Corporation | Injection molded soldering process and arrangement for three-dimensional structures |
US7745920B2 (en) | 2008-06-10 | 2010-06-29 | Micron Technology, Inc. | Packaged microelectronic devices and methods for manufacturing packaged microelectronic devices |
US8236607B2 (en) * | 2009-06-19 | 2012-08-07 | Stats Chippac Ltd. | Integrated circuit packaging system with stacked integrated circuit and method of manufacture thereof |
US8383457B2 (en) | 2010-09-03 | 2013-02-26 | Stats Chippac, Ltd. | Semiconductor device and method of forming interposer frame over semiconductor die to provide vertical interconnect |
USRE48111E1 (en) | 2009-08-21 | 2020-07-21 | JCET Semiconductor (Shaoxing) Co. Ltd. | Semiconductor device and method of forming interposer frame over semiconductor die to provide vertical interconnect |
US8169058B2 (en) | 2009-08-21 | 2012-05-01 | Stats Chippac, Ltd. | Semiconductor device and method of stacking die on leadframe electrically connected by conductive pillars |
US8841765B2 (en) * | 2011-04-22 | 2014-09-23 | Tessera, Inc. | Multi-chip module with stacked face-down connected dies |
CN102263070A (zh) * | 2011-06-13 | 2011-11-30 | 西安天胜电子有限公司 | 一种基于基板封装的wlcsp封装件 |
KR101831938B1 (ko) * | 2011-12-09 | 2018-02-23 | 삼성전자주식회사 | 팬 아웃 웨이퍼 레벨 패키지의 제조 방법 및 이에 의해 제조된 팬 아웃 웨이퍼 레벨 패키지 |
US20130234344A1 (en) * | 2012-03-06 | 2013-09-12 | Triquint Semiconductor, Inc. | Flip-chip packaging techniques and configurations |
US9385006B2 (en) * | 2012-06-21 | 2016-07-05 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming an embedded SOP fan-out package |
JP6276151B2 (ja) | 2014-09-17 | 2018-02-07 | 東芝メモリ株式会社 | 半導体装置 |
US10600679B2 (en) * | 2016-11-17 | 2020-03-24 | Samsung Electronics Co., Ltd. | Fan-out semiconductor package |
US20220415847A1 (en) * | 2021-06-24 | 2022-12-29 | Intel Corporation | Features for improving die size and orientation differentiation in hybrid bonding self assembly |
US12176701B2 (en) | 2022-11-18 | 2024-12-24 | Abb Schweiz Ag | Ground fault protection in a high resistance grounding system |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5581122A (en) * | 1994-10-25 | 1996-12-03 | Industrial Technology Research Institute | Packaging assembly with consolidated common voltage connections for integrated circuits |
US5923090A (en) * | 1997-05-19 | 1999-07-13 | International Business Machines Corporation | Microelectronic package and fabrication thereof |
JPH11219984A (ja) * | 1997-11-06 | 1999-08-10 | Sharp Corp | 半導体装置パッケージおよびその製造方法ならびにそのための回路基板 |
JP2000133712A (ja) | 1998-08-18 | 2000-05-12 | Seiko Epson Corp | 半導体装置の製造方法 |
WO2001026155A1 (fr) * | 1999-10-01 | 2001-04-12 | Seiko Epson Corporation | Dispositif a semi-conducteur, procede et dispositif permettant d'obtenir ce dernier, carte de circuit imprime et equipement electronique |
JP3750468B2 (ja) | 2000-03-01 | 2006-03-01 | セイコーエプソン株式会社 | 半導体ウエハーの製造方法及び半導体装置 |
JP2001244372A (ja) | 2000-03-01 | 2001-09-07 | Seiko Epson Corp | 半導体装置およびその製造方法 |
US6340846B1 (en) * | 2000-12-06 | 2002-01-22 | Amkor Technology, Inc. | Making semiconductor packages with stacked dies and reinforced wire bonds |
JP2002208656A (ja) * | 2001-01-11 | 2002-07-26 | Mitsubishi Electric Corp | 半導体装置 |
US6388313B1 (en) * | 2001-01-30 | 2002-05-14 | Siliconware Precision Industries Co., Ltd. | Multi-chip module |
-
2001
- 2001-08-03 JP JP2001236238A patent/JP4126891B2/ja not_active Expired - Fee Related
-
2002
- 2002-07-24 US US10/201,722 patent/US6664644B2/en not_active Expired - Fee Related
- 2002-08-05 CN CNB021273995A patent/CN1185709C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US6664644B2 (en) | 2003-12-16 |
CN1185709C (zh) | 2005-01-19 |
CN1402349A (zh) | 2003-03-12 |
US20030030151A1 (en) | 2003-02-13 |
JP2003051580A (ja) | 2003-02-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4126891B2 (ja) | 半導体装置の製造方法 | |
US6706557B2 (en) | Method of fabricating stacked die configurations utilizing redistribution bond pads | |
US7545048B2 (en) | Stacked die package | |
US11810849B2 (en) | Connection structure and method of forming the same | |
US8716853B2 (en) | Extended redistribution layers bumped wafer | |
TWI518811B (zh) | 半導體裝置及以多層凸塊底層金屬形成凸塊結構於凸塊形成區周圍之方法 | |
US20060046348A1 (en) | Semiconductor chip packages and methods for fabricating the same | |
US20060286791A1 (en) | Semiconductor wafer package and manufacturing method thereof | |
US20130026658A1 (en) | Wafer level chip scale package for wire-bonding connection | |
JP2000228420A (ja) | 半導体装置及びその製造方法 | |
TW201041057A (en) | Semiconductor device and method of forming enhanced UBM structure for improving solder joint reliability | |
JP2003051569A (ja) | 半導体装置及びその製造方法 | |
EP1949441A2 (en) | Chip assembly and method of manufacturing thereof | |
US7704792B2 (en) | Semiconductor device and method of manufacturing the same | |
US7808105B1 (en) | Semiconductor package and fabricating method thereof | |
JP3402086B2 (ja) | 半導体装置およびその製造方法 | |
US20040089946A1 (en) | Chip size semiconductor package structure | |
US6929971B2 (en) | Semiconductor device and its manufacturing method | |
JP2000164617A (ja) | チップサイズパッケージおよびその製造方法 | |
JP2004273592A (ja) | 半導体装置及びその製造方法 | |
US20070035022A1 (en) | Semiconductor device and method of manufacturing the same | |
JP2001110828A (ja) | 半導体装置の製造方法 | |
JP2000091339A (ja) | 半導体装置およびその製造方法 | |
US11121077B2 (en) | Semiconductor device and method of manufacturing a semiconductor device | |
JP4894343B2 (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050524 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060822 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20061023 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20061212 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070213 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070306 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070501 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080422 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080505 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110523 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120523 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120523 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130523 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140523 Year of fee payment: 6 |
|
LAPS | Cancellation because of no payment of annual fees |