JP3916284B2 - 多層配線構造の形成方法 - Google Patents
多層配線構造の形成方法 Download PDFInfo
- Publication number
- JP3916284B2 JP3916284B2 JP04564997A JP4564997A JP3916284B2 JP 3916284 B2 JP3916284 B2 JP 3916284B2 JP 04564997 A JP04564997 A JP 04564997A JP 4564997 A JP4564997 A JP 4564997A JP 3916284 B2 JP3916284 B2 JP 3916284B2
- Authority
- JP
- Japan
- Prior art keywords
- forming
- layer wiring
- multilayer wiring
- wiring structure
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02205—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
- H01L21/02208—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
- H01L21/02214—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen
- H01L21/02216—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and oxygen the compound being a molecule comprising at least one silicon-oxygen bond and the compound having hydrogen or an organic group attached to the silicon or oxygen, e.g. a siloxane
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31127—Etching organic layers
- H01L21/31133—Etching organic layers by chemical means
- H01L21/31138—Etching organic layers by chemical means by dry-etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/312—Organic layers, e.g. photoresist
- H01L21/3121—Layers comprising organo-silicon compounds
- H01L21/3122—Layers comprising organo-silicon compounds layers comprising polysiloxane compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/314—Inorganic layers
- H01L21/316—Inorganic layers composed of oxides or glassy oxides or oxide based glass
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76822—Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
- H01L21/76826—Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by contacting the layer with gases, liquids or plasmas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76832—Multiple layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02126—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02164—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02205—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
- H01L21/02208—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
- H01L21/02219—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and nitrogen
- H01L21/02222—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound comprising silicon and nitrogen the compound being a silazane
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02282—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process liquid deposition, e.g. spin-coating, sol-gel techniques, spray coating
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Local Oxidation Of Silicon (AREA)
- Formation Of Insulating Films (AREA)
Description
【発明の属する技術分野】
本発明は半導体ウェーハやガラス基板上に多層配線構造を形成する方法に関する。
【0002】
【従来の技術】
半導体ウェーハやガラス基板上に形成されるデバイスは、下層配線と上層配線とをビアホールを介して電気的に接続してなる多層配線構造としたものが一般的である。
【0003】
そして、下層配線と上層配線との間に絶縁膜のみを介在させただけでは、下層配線の凹凸がそのまま残ってしまい、この凹凸の上に上層配線をCVD等で形成することになり、断線等の原因になる。そこで、配線間の凹部をSOG(Spin-On-Glass:珪素化合物溶液、及びこの溶液を塗布・焼成することで形成される酸化珪素膜)で充填して平坦化を図る技術が通常行われている。中でも、Si−H結合を含む無機SOGについては、例えば特開平8−316228号公報に開示されている。
【0004】
【発明が解決しようとする課題】
特開平8−316228号公報にあっては、SOGとしてSi−H結合を含む無機SOGを用いているため、有機SOGに比べ誘電率が高く、熱によるクラックが発生しやすい。
【0005】
一方、有機SOGにあっては、無機SOGが抱える問題はないのであるが、酸素ガスを用いてレジストをアッシングする際に、ポアゾンドビア(poisoned via)と称する欠陥を生じやすい。特に、有機SOGにあってはSiに有機基(例えばメチル基(CH3)等)が結合しており、このメチル基の原子半径は無機SOGの水素基の原子半径よりも大きいため、深刻な問題となる。
【0006】
これを図5の従来の多層配線構造の形成方法に基づいて説明すると、先ず同図(a)に示すように、基板W上に下層配線101を施した後、CVDによってヒロック防止膜102を形成し、この上に同図(b)に示すようにSOG膜103を形成し、この後、同図(c)に示すように、SOG膜103の上に上層配線104を形成し、また同図(d)に示すように、パターン化レジスト膜105を設け、同図(e)に示すように、パターン化レジスト膜105をマスクとしてエッチング処理にてヒロック防止膜102、SOG膜103と上層配線104にビアホール(スルーホール)106を形成し、次いで(f)に示すようにプラズマによるアッシング処理にてパターン化レジスト膜105を除去する。更に同図(g)に示すように、ビアホール106内にAl等の導体107を充填して電気的に接続して多層配線構造となす。
【0007】
そして、有機SOGを使用した場合には、図5(f)に示すように、レジストをアッシングする際に、有機系の成分が分解し、水分等の生成物を膜中に蓄え、ポアゾンドビアと称する欠陥108を生じる。
【0008】
そこで、図6に示す有機SOGを使用したエッチバック工程を必須とした方法が行われている。即ち、同図(a)に示すように、基板W上に下層配線101を施した後、CVDによってヒロック防止膜102を形成し、この上に有機SOG膜103を形成し、次いで同図(b)に示すように、酸素プラズマ等によって有機SOG膜103を所定の厚みだけ除去するエッチバックを行って下層配線101の直上の有機SOG膜103を除去し、この後同図(c)に示すように、上層配線104を形成し、また同図(d)に示すように、パターン化レジスト膜105を上層配線104上に被覆し、同図(e)に示すように、エッチング処理、続けてアッシング処理にてヒロック防止膜102と上層配線104にビアホール106を形成するとともにレジスト膜を除去し、更に同図(f)に示すように、このビアホール106内にAl等の導体107を充填し電気的に接続して多層配線構造となす。
【0009】
図6に示すようにエッチバックを行えば、有機SOG膜103が存在する箇所にはビアホールを形成しないことになるので、ポアゾンドビアは発生しない。
しかしながら、最近では更なる微細化(例えば0.3μm以下)が要求されており、配線パターンが微細化されると、有機SOG膜の厚さは、配線パターンが密な部分では厚くなり、配線パターンが粗な部分では薄くなる。
このような状態の有機SOG膜をエッチバックすると、パターンが粗な部分において配線層までエッチングされてしまう不利がある。
【0010】
【課題を解決するための手段】
上記課題を解決すべく本発明に係る多層配線構造の形成方法は、下層配線上に直接若しくはヒロック防止膜等の所定の膜を介して有機SOG膜を形成し、この後、エッチバックを行わずに、有機SOG膜上に上層配線を形成し、更にその上に設けたパターン化レジスト膜をマスクとしてエッチングを行ってビアホールを形成し、次いで、酸素ガスから誘導されるイオン又はラジカルを主反応種としたプラズマによるアッシング処理を0.01Torr〜30.0Torrの圧力雰囲気下で行った後、前記ビアホールに導体を埋設して下層配線と上層配線とを電気的に接続するようにした。
【0011】
酸素ガスから誘導されるイオン又はラジカルを主反応種とした処理を0.01〜30.0Torr好ましくは0.01Torr〜1.2Torrという低い圧力下でアッシング処理を行うことで、有機SOG膜のSi原子に結合している有機基(例えばCH3基等)の分解を抑制でき、その結果、アッシング処理の際にポアゾンドビア等を生じない。したがって、エッチバックを行わなくて済む。
【0012】
前記有機SOG膜の炭素含有量としては、5〜25原子量%、好ましくは8〜20原子量%とする。ここで、炭素含有量とは有機SOG中の有機基の割合を示す尺度であり、詳しくは、有機SOG形成用塗布液を調製するアルコキシシラン化合物の反応量から理論的に算出されるものであり、総元素の原子量合計に対する炭素原子量の割合である。
炭素含有量が上記の範囲より小さいと有機成分が少なすぎ厚膜化できないし、また、クラックも生じやすくなる上、低誘電率という有機SOG本来の長所を失う。また、多すぎると上層に設けられる絶縁膜との密着性不足が起こり好ましくない。
【0013】
上記炭素含有量を有する被膜を得るには、例えば、一般式(I)RnSi(OR1)4-n (ただし、一般式(I)におけるRは炭素数1〜4のアルキル基、アリール基であり、R1は炭素数が1〜4のアルキル基であり、nは1〜2の整数である。)で表されるアルコキシシラン化合物から選ばれる少なくとも1種を有機溶剤中、酸触媒下で加水分解し、縮合反応して得られる化合物を含んでなる塗布液を用いると好適である。
【0014】
上記一般式で表される化合物の具体例としては、
(イ)n=1の場合、モノメチルトリメトキシシラン、モノメチルトリエトキシシラン、モノメチルトリプロポキシシラン、モノエチルトリメトキシシラン、モノエチルトリエトキシシラン、モノエチルトリプロポキシシラン、モノプロピルトリトリメトキシシラン、モノプロピルトリエトキシシランなどのモノアルキルトリアルコキシシラン、モノフェニルトリメトキシシラン、モノフェニルトリエトキシシランなどのモノフェニルトリアルコキシシラン
(ロ)n=2の場合、ジメチルジメトキシシラン、ジメチルジエトキシシラン、ジメチルジプロポキシシラン、ジエチルジメトキシシラン、ジエチルジエトキシシラン、ジエチルジプロポキシシラン、ジプロピルジジメトキシシラン、ジプロピルジエトキシシラン、ジプロピルジプロポキシシランなどのジアルキルジアルコキシシラン、ジフェニルジメトキシシラン、ジフェニルジエトキシシランなどのジフェニルジアルコキシシラン
が挙げられる。これらの(イ)及び(ロ)を少なくとも1種使用することが必要である。
【0015】
所望によりこれら(イ)、(ロ)と共縮合させることのできる他の成分として、上記一般式(I)で表わされる化合物のn=0の場合、すなわち、(ハ)テトラメトキシシラン、テトラエトキシシラン、テトラプロポキシシラン、テトラブトキシシランなどのテトラアルコキシシラン、等を用いることも有効である。
これらの中で実用上好ましい化合物は、テトラメトキシシラン、テトラエトキシシラン、モノメチルトリメトキシシラン、モノメチルトリエトキシシラン、ジメチルジメトキシシラン、ジメチルジエトキシシランである。
【0016】
これらのアルコキシシラン化合物は、1種用いてもよいし、2種以上用いてもよい。
具体的には、(イ)と(ハ)の2種を組み合わせた場合、若しくは(イ)と(ロ)と(ハ)の3種を組み合わせた場合、(イ)単独の場合が好適である。
その際の反応モル比は、(イ)と(ハ)の2種を組み合わせる場合、(ハ)テトラアルコキシシラン1モルに対し(イ)モノアルキルトリアルコキシシラン0.5〜4.0モル、好ましくは1.0〜2.0モルを反応させて得られる加水分解共縮合物を含んでなる塗布液がよい。
【0017】
また、(イ)と(ロ)と(ハ)の3種を組み合わせる場合、(ロ)ジアルキルジアルコキシシラン1モルに対し(ハ)テトラアルコキシシラン0.5〜4モル、好ましくは1.0〜3.0モル及び(イ)モノアルキルトリアルコキシシラン0.5〜4モル、好ましくは0.5〜3.0モルを反応させて得られる加水分解共縮合物を含んでなる塗布液がよい。
【0018】
また(イ)モノアルキルトリアルコキシシラン単独の場合は、ラダー型の加水分解縮合物が得られれやすく、このラダー型は緻密な膜を形成するため好ましい。
加水分解物は完全加水分解物であってもよいし、部分加水分解物であってもよい。加水分解度は水の添加量により調整することができ、目的とする有機SOG被膜の特性により、適宜、水の添加量を調整すればよいが、一般には前記一般式で表されるアルコキシシラン化合物の合計量1モルに対し1.0〜10.0倍モル、好ましくは1.5〜8.0倍モルの割合で反応させることが望ましい。この範囲より少なすぎると加水分解度が低くなり、被膜形成が困難であるので好ましくない。また、多すぎるとゲル化を起こしやすく保存安定性が悪くなるので好ましくない。
【0019】
また、酸触媒としては、従来慣用的に使用されている有機酸、無機酸いずれも使用できる。有機酸としては、酢酸、プロピオン酸、酪酸等の有機カルボン酸が挙げられる。無機酸としては、塩酸、硝酸、硫酸、燐酸等の無機酸が挙げられる。
【0020】
この場合、酸触媒を塗布液中の酸の濃度が、1〜1,000ppm、好ましくは、5〜500ppmの範囲になるように酸触媒を加えるか、又は酸と加える水を混合し酸水溶液として加えて、加水分解させる。
加水分解反応は、通常5〜100時間程度で完了する。また、室温から80℃を超えない加熱温度で、アルコキシシラン化合物を含む有機溶剤に酸触媒水溶液を滴下して反応させることにより、短い反応時間で反応を完了させることもできる。このようにして加水分解したアルコキシシラン化合物は、縮合反応を生起し、その結果、被膜形成能を有することになる。
【0021】
有機溶剤としては、従来慣用的に使用されている有機溶剤が使用できる。そのようなものとしては、メチルアルコール、エチルアルコール、プロピルアルコール、ブチルアルコールのような一価アルコール、エチレングリコール、ジエチレングリコール、プロピレングリコールのような多価アルコール、エチレングリコールモノメチルエーテル、エチレングリコールモノエチルエーテル、エチレングリコールモノプロピルエーテル、エチレングリコールモノブチルエーテル、プロピレングリコールモノメチルエーテル、プロピレングリコールモノエチルエーテル、プロピレングリコールモノプロピルエーテル、プロピレングリコールモノブチルエーテル、エチレングリコールモノメチルエーテルアセテート、エチレングリコールモノエチルエーテルアセテート、プロピレングリコールモノメチルエーテルアセテート、プロピレングリコールモノエチルエーテルアセテートのような多価アルコール誘導体、酢酸、プロピオン酸のような脂肪酸などを挙げることができる。これらの有機溶剤は、単独で用いてもよいし2種以上組み合わせて用いてもよい。その使用量については、アルコキシシランの1モルに対し、10〜30モル倍量の割合で用いられる。
【0022】
また、本発明における多層配線構造の形成方法は、ポリシラザンを含んでなる塗布液から形成されるSOG被膜に対しても良好な結果が得られる。
このようなポリシラザンとしては、ゲルパーミュエーションクロマトフラフィー(GPC)法により測定したポリスチレン換算の重量平均分子量(Mw)が、1500〜5000の範囲にあるものが好ましく、特に1700〜3000の範囲にあるものが好適である。また、分散度(Mw/Mn)は1〜4の範囲にあるものが保存安定性が良好であるので好ましい。
【0023】
特にポリシラザンは内部に活性な有機基(窒素原子、珪素原子に結合した水素)を有しており、これが架橋して増粘やゲル化を引き起こしやすく、これを防ぐためにヘキサメチルジシラザンで処理し、該活性水素の一部をトリメチルシリル基で置換したものが、保存安定性がより優れ好ましい。
【0024】
ポリシラザンを溶解する有機溶剤としては、消防上、乾燥性及び塗布液の保存安定性の点から吸湿性が低いものが好ましい。このようなものとしては、例えば、炭素数4以上のアルキル基のジアルキルエーテル、キシレン、シクロヘキセン、ジメチルシクロヘキサン、エチルシクロヘキサン、p−メンタン、デカリン、2,2,5−トリメチルヘキサン、ジペンテン、デカン、イソノナン、オクタンなどが挙げられるが、中でも炭素数4以上のアルキル基のジアルキルエーテルが好ましく、特にジブチルエーテルが好ましい。これらの有機溶剤は1種又は2種以上を混合して用いてもよい。
【0025】
本発明における有機SOG被膜形成用塗布液又はポリシラザンを含んでなる塗布液は、上記アルコキシシランの加水分解物又はポリシラザンを固形分濃度約5〜40重量%、好ましくは10〜25重量%含むものが保存安定性、形成される被膜の厚膜化を考慮すると好ましい。
【0026】
また、有機SOG被膜の形成方法は、例えば、上記塗布液を半導体基板、ガラス基板、金属板、セラミック基板などの基板上に、スピンナー法、ロールコーター法、浸漬引き上げ法、スプレー法、スクリーン印刷法、刷毛塗り法などで塗布し、溶媒を飛散させるために乾燥させ塗膜を形成する。次いで、250〜500℃の温度で焼成することにより、有機SOG被膜が形成される。
一方、ポリシラザンを含んでなる塗布液から形成されるSOG膜の形成方法についても、同様にして形成される。
【0027】
【発明の実施の形態】
以下に本発明の実施の形態を説明する。
(実施例1)
塗布液の調製
テトラメトキシシラン246g(1.62モル)とモノメチルトリメトキシシラン220g(1.62モル)をプロピレングリコールモノプロピルエーテル635g(5.38モル)に溶解しかき混ぜた。次いで、純水194g(10.78モル)と硝酸24ppmを混合したものを、ゆっくりかき混ぜながら滴下したのち、約5時間かき混ぜ、その後室温で5日間静置させて固形分濃度15重量%の溶液とした。
【0028】
上記溶液を塗布液とし、この塗布液を基板上の下層配線を被覆するヒロック防止膜上に塗布して有機SOG膜を形成した。有機SOG被膜中の炭素含有量は次式より9.4原子量%であった。
C/(CH3SiO3/2+SiO2)×100
【0029】
次いで、この有機SOG膜上にエッチバックを行わずに、上層配線を形成し、更にパターン化レジスト膜をマスクとしてエッチングを行ってビアホールを形成し、この後、枚葉式ダウンストリーム型のプラズマアッシング装置を用いて、酸素ガスから誘導されるイオン又はラジカルを主反応種としたアッシング処理を1.2Torrの圧力雰囲気下で施してレジスト膜を除去し、この後ビアホールに導体を埋設して下層配線と上層配線とを電気的に接続するようにした。
【0030】
図1(a)は上記のアッシング処理時間を上の曲線から順にそれぞれ、60秒、45秒、30秒、15秒、未処理と異ならせた赤外線吸光スペクトルであり、この図から、本発明の場合にはSi−C結合が切れないことが分る。
【0031】
一方、図1(b)は、エッチングを行ってビアホールを形成するまでの条件は前記と同様とし、この後同じプラズマアッシング装置を用いてアッシング処理時間を30秒として、圧力を上の曲線から順にそれぞれ50Torr、40Torr、35Torr、30Torrに変えてアッシング処理した場合の赤外線吸光スペクトルであり、この図からアッシング時の圧力が高くなるとSi−C結合が切れ、OH結合が生じることが分る。
【0032】
(実施例2)
塗布液の調製
テトラメトキシシラン304.4g(2モル)とモノメチルトリメトキシシラン272.4g(2モル)とジメチルジメトキシシラン120.2g(1モル)とをイソプロピルアルコール608.6g(8.21モル)に溶解しかき混ぜた。次いで、純水288.0g(16モル)と硝酸40ppmを混合したものを、ゆっくりかき混ぜながら滴下したのち、約5時間かき混ぜ、その後室温で5日間静置させて固形分濃度16重量%の溶液とした。
【0033】
上記溶液を塗布液とし、この塗布液を基板上の下層配線を被覆するヒロック防止膜上に塗布して有機SOG膜を形成した。有機SOG被膜中の炭素含有量は次式より14.6原子量%であった。
3C/[(CH3)2SiO2/2+CH3Si3/2+SiO2]×100
【0034】
次いで、この有機SOG膜上に前記同様エッチバックを行わずに、上層配線を形成し、更にパターン化レジスト膜をマスクとしてエッチングを行ってビアホールを形成し、この後、枚葉式ダウンストリーム型のプラズマアッシング装置を用いて、アッシング処理を1.0Torrの圧力雰囲気下で施してレジスト膜を除去し、この後ビアホールに導体を埋設して下層配線と上層配線とを電気的に接続するようにした。
【0035】
図2(a)は上記のアッシング処理時間を上の曲線から順にそれぞれ、60秒、45秒、30秒、15秒、未処理と異ならせた赤外線吸光スペクトルであり、この図から、本発明の場合にはSi−C結合が切れないことが分る。
【0036】
一方、図2(b)は、エッチングを行ってビアホールを形成するまでの条件は前記と同様とし、この後同じプラズマアッシング装置を用いてアッシング処理時間を30秒として圧力を上の曲線から順に、それぞれ50Torr、40Torr、35Torr、30Torrに変えてアッシング処理した場合の赤外線吸光スペクトルであり、この図からアッシング時の圧力が高くなるとSi−C結合が切れ、OH結合が生じることが分る。
【0037】
(実施例3)
塗布液の調製
モノメチルトリエトキシシランを酸触媒下、加水分解、縮合して得られたラダー型加水分解縮合物をエタノールに溶解した固形分濃度10重量%の溶液を塗布液とした。この塗布液を基板状の下層配線を被覆するヒロック防止膜上に塗布して有機SOG膜を形成した。なお、この塗布液から形成される有機SOG被膜中の炭素含有量は次式より17.9原子量%であった。
C/[(CH3)SiO3/2]×100
【0038】
次いで、この有機SOG膜上に前記同様エッチバックを行わずに、上層配線を形成し、更にパターン化レジスト膜をマスクとしてエッチングを行ってビアホールを形成し、この後、枚葉式ダウンストリーム型のプラズマアッシング装置を用いて、アッシング処理を0.8Torrの圧力雰囲気下で施してレジスト膜を除去し、この後ビアホールに導体を埋設して下層配線と上層配線とを電気的に接続するようにした。
【0039】
図3(a)は上記のアッシング処理時間を上の曲線から順にそれぞれ、60秒、45秒、30秒、15秒、未処理と異ならせた赤外線吸光スペクトルであり、この図から、本発明の場合にはSi−C結合が切れないことが分る。
【0040】
一方、図3(b)は、エッチングを行ってビアホールを形成するまでの条件は前記と同様とし、この後同じプラズマアッシング装置を用いてアッシング処理時間を20秒として圧力を40Torr、35Torr、30Torr、0.01Torrに変えてアッシング処理した場合の赤外線吸光スペクトルであり、この図からアッシング時の圧力が高くなるとSi−C結合が切れ、OH結合が生じることが分る。
【0041】
(実施例4)
塗布液の調製
ジクロロシランとアンモニアを原料として常法に従って合成されたポリシラザンにヘキサメチルジシラザンを添加し反応を行ったもの(重量平均分子量=2200、数平均分子量=950、分散度=2.3)をジブチルエーテルに溶解し、固形分20重量%の溶液とした。この塗布液を基板上の下層配線を被覆するヒロック防止膜上に塗布してSOG膜を形成した。
【0042】
次いで、このSOG膜上に前記同様エッチバックを行わずに、上層配線を形成し、更にパターン化レジスト膜をマスクとしてエッチングを行ってビアホールを形成し、この後、枚葉式ダウンストリーム型のプラズマアッシング装置を用いて、アッシング処理を0.01Torrの圧力雰囲気下で30秒間施してレジスト膜を除去し、この後ビアホールに導体を埋設して下層配線と上層配線とを電気的に接続するようにした。
【0043】
図4(a)は上記のアッシング処理後の赤外線吸光スペクトルであり、この図から、本発明の場合にはN−H結合が切れないことが分る。
【0044】
一方、図4(b)は、エッチングを行ってビアホールを形成するまでの条件は前記と同様とし、この後同じプラズマアッシング装置を用いて雰囲気圧力を35Torrとして30秒間アッシング処理した場合の赤外線吸光スペクトルであり、この図からアッシング時の圧力が高くなるとN−H結合が切れ、OH結合が生じることが分る。
【0045】
【発明の効果】
以上に説明したように本発明によれば、有機SOG膜のSi原子に結合している有機基(例えばCH3基等)の分解を抑制でき、その結果、レジストアッシング時にポアゾンドビア等を生じることがない。したがって、エッチバックを行わなくて済むので、工程を簡略化することができる。また、ポリシラザンを含んでなる塗布液から形成されるSOG被膜についても同様なことが言える。
【0046】
また、エッチバックを行わなくて済むので、エッチバックの際に下層配線までエッチングしてしまう虞れがなくなり、更なる微細化パターンの形成に対応することができる。
【図面の簡単な説明】
【図1】(a)は枚葉式ダウンストリーム型のプラズマアッシング装置を用いて雰囲気圧力を1.2Torrとして所定時間アッシング処理した場合の赤外線吸光スペクトルのグラフ、(b)は同じプラズマアッシング装置を用いて、所定圧力において30秒間アッシング処理した場合の赤外線吸光スペクトルのグラフ
【図2】(a)は枚葉式ダウンストリーム型のプラズマアッシング装置を用いて雰囲気圧力を1.0Torrとして所定時間アッシング処理した場合の赤外線吸光スペクトルのグラフ、(b)は同じプラズマアッシング装置を用いて所定圧力において、30秒間アッシング処理した場合の赤外線吸光スペクトルのグラフ
【図3】(a)は枚葉式ダウンストリーム型のプラズマアッシング装置を用いて雰囲気圧力を0.8Torrとして所定時間アッシング処理した場合の赤外線吸光スペクトルのグラフ、(b)は同じプラズマアッシング装置を用いて所定圧力において20秒間アッシング処理した場合の赤外線吸光スペクトルのグラフ
【図4】(a)は枚葉式ダウンストリーム型のプラズマアッシング装置を用いて雰囲気圧力を0.01Torrとして30秒間アッシング処理した場合の赤外線吸光スペクトルのグラフ、(b)は同じプラズマアッシング装置を用いて所定圧力において30秒間アッシング処理した場合の赤外線吸光スペクトルのグラフ
【図5】(a)〜(g)は従来の平坦化方法を説明した図
【図6】(a)〜(f)は従来のエッチバックを説明した図
Claims (7)
- 下層配線と上層配線とをビアホールを介して電気的に接続してなる多層配線構造の形成方法において、前記下層配線上に直接若しくはヒロック防止膜等の所定の膜を介して有機SOG膜を形成し、この後、エッチバックを行わずに、有機SOG膜上に上層配線を形成し、更にその上に設けたパターン化レジスト膜をマスクとしてエッチングを行ってビアホールを形成し、次いで、酸素ガスから誘導されるイオン又はラジカルを主反応種としたプラズマによるアッシング処理を0.01Torr〜30.0Torrの圧力雰囲気下で行った後、前記ビアホールに導体を埋設して下層配線と上層配線とを電気的に接続するようにしたことを特徴とする多層配線構造の形成方法。
- 請求項1に記載の多層配線構造の形成方法において、前記有機SOG膜の炭素含有量は5〜25原子量%であることを特徴とする多層配線構造の形成方法。
- 請求項1または請求項2に記載の多層配線構造の形成方法において、前記有機SOG膜を形成するための塗布液は、
一般式 RnSi(OR1)4-n・・・・・・・・・・・・・・・(I)
(ただし、一般式(I)におけるRは炭素数1〜4のアルキル基、アリール基であり、R1は炭素数が1〜4のアルキル基であり、nは1〜2の整数である。)で表されるアルコキシシラン化合物から選ばれる少なくとも1種を有機溶剤中、酸触媒下で加水分解し、縮合反応して得られる化合物を含んでなる塗布液であることを特徴とする多層配線構造の形成方法。 - 請求項3に記載の多層配線構造の形成方法において、前記有機SOG膜を形成するための塗布液は、テトラアルコキシシラン1モルに対しモノアルキルトリアルコキシシラン0.5乃至4モルを反応させて得られる加水分解共縮合物を含んでなる塗布液であることを特徴とする多層配線構造の形成方法。
- 請求項3に記載の多層配線構造の形成方法において、前記有機SOG膜を形成するための塗布液は、ジアルキルジアルコキシシラン1モルに対しテトラアルコキシシラン0.5乃至4モル及びモノアルキルトリアルコキシシラン0.5乃至4モルを反応させて得られる加水分解共縮合物を含んでなる塗布液であることを特徴とする多層配線構造の形成方法。
- 請求項3に記載の多層配線構造の形成方法において、前記有機SOG膜を形成するための塗布液は、モノアルキルトリアルコキシシランから得られるラダー型加水分解縮合物を含んでなる塗布液であることを特徴とする多層配線構造の形成方法。
- 下層配線と上層配線とをビアホールを介して電気的に接続してなる多層配線構造の形成方法において、前記下層配線上に直接若しくはヒロック防止膜等の所定の膜を介してポリシラザンを含んでなる塗布液から形成されるSOG膜を形成し、この後、エッチバックを行わずに、該SOG膜上に上層配線を形成し、更にその上に設けたパターン化レジスト膜をマスクとしてエッチングを行ってビアホールを形成し、次いで、酸素ガスから誘導されるイオン又はラジカルを主反応種としたプラズマによるアッシング処理を0.01〜30.0Torrの圧力雰囲気下で行った後、前記ビアホールに導体を埋設して下層配線と上層配線とを電気的に接続するようにしたことを特徴とする多層配線構造の形成方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP04564997A JP3916284B2 (ja) | 1997-02-28 | 1997-02-28 | 多層配線構造の形成方法 |
US09/024,250 US6503825B1 (en) | 1997-02-28 | 1998-02-17 | Method for forming multi-layer wiring structure |
US10/291,456 US6723633B2 (en) | 1997-02-28 | 2002-11-07 | Method for forming multi-layer wiring structure |
US10/782,084 US6995096B2 (en) | 1997-02-28 | 2004-02-19 | Method for forming multi-layer wiring structure |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP04564997A JP3916284B2 (ja) | 1997-02-28 | 1997-02-28 | 多層配線構造の形成方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH10242140A JPH10242140A (ja) | 1998-09-11 |
JP3916284B2 true JP3916284B2 (ja) | 2007-05-16 |
Family
ID=12725232
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP04564997A Expired - Fee Related JP3916284B2 (ja) | 1997-02-28 | 1997-02-28 | 多層配線構造の形成方法 |
Country Status (2)
Country | Link |
---|---|
US (3) | US6503825B1 (ja) |
JP (1) | JP3916284B2 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3305251B2 (ja) * | 1998-02-26 | 2002-07-22 | 松下電器産業株式会社 | 配線構造体の形成方法 |
JP2003502449A (ja) * | 1999-06-10 | 2003-01-21 | ハネウエル・インターナシヨナル・インコーポレーテツド | フォトリソグラフィ用スピンオンガラス反射防止コーティング |
JP4523094B2 (ja) * | 1999-10-19 | 2010-08-11 | 東京エレクトロン株式会社 | プラズマ処理方法 |
EP1646080B1 (en) * | 2004-10-07 | 2014-09-24 | Imec | Etching of structures with high topography |
JP4901221B2 (ja) * | 2006-01-17 | 2012-03-21 | 株式会社東芝 | 半導体装置の製造方法 |
US8822336B2 (en) | 2011-06-16 | 2014-09-02 | United Microelectronics Corp. | Through-silicon via forming method |
CN111916394A (zh) * | 2020-08-11 | 2020-11-10 | 广州粤芯半导体技术有限公司 | 半导体器件的制备方法 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0642482B2 (ja) * | 1984-11-15 | 1994-06-01 | 株式会社東芝 | 半導体装置の製造方法 |
US4673456A (en) * | 1985-09-17 | 1987-06-16 | Machine Technology, Inc. | Microwave apparatus for generating plasma afterglows |
US5178957A (en) * | 1989-05-02 | 1993-01-12 | Minnesota Mining And Manufacturing Company | Noble metal-polymer composites and flexible thin-film conductors prepared therefrom |
CA2035367A1 (en) | 1990-02-22 | 1991-08-23 | Ronald H. Baney | Precursor polymer for ceramic coatings |
US5527872A (en) * | 1990-09-14 | 1996-06-18 | At&T Global Information Solutions Company | Electronic device with a spin-on glass dielectric layer |
US5472488A (en) * | 1990-09-14 | 1995-12-05 | Hyundai Electronics America | Coating solution for forming glassy layers |
EP0519079B1 (en) * | 1991-01-08 | 1999-03-03 | Fujitsu Limited | Process for forming silicon oxide film |
KR940003566B1 (ko) * | 1991-04-15 | 1994-04-23 | 삼성전자 주식회사 | 반도체 장치의 다층배선의 형성방법 |
JPH05243223A (ja) * | 1992-02-28 | 1993-09-21 | Fujitsu Ltd | 集積回路装置の製造方法 |
JP2790163B2 (ja) * | 1993-07-29 | 1998-08-27 | 富士通株式会社 | シリコン酸化膜の形成方法、半導体装置の製造方法及びフラットディスプレイ装置の製造方法 |
US5399237A (en) * | 1994-01-27 | 1995-03-21 | Applied Materials, Inc. | Etching titanium nitride using carbon-fluoride and carbon-oxide gas |
JPH08148559A (ja) * | 1994-11-15 | 1996-06-07 | Fujitsu Ltd | 絶縁膜を有する半導体装置の製造方法 |
JP2751863B2 (ja) * | 1995-03-22 | 1998-05-18 | 日本電気株式会社 | Sog材料およびこれを用いた半導体装置の製造方法 |
JP3204041B2 (ja) | 1995-05-19 | 2001-09-04 | ソニー株式会社 | 絶縁膜の形成方法 |
JPH0964037A (ja) | 1995-08-23 | 1997-03-07 | Mitsubishi Electric Corp | 半導体装置の製造方法 |
JP3192947B2 (ja) | 1995-11-16 | 2001-07-30 | 東京応化工業株式会社 | シリカ系被膜形成用塗布液の製造方法 |
US6232216B1 (en) * | 1996-04-16 | 2001-05-15 | Nippon Telegraph And Telephone Corporation | Thin film forming method |
KR100479000B1 (ko) * | 1996-05-15 | 2005-08-01 | 세이코 엡슨 가부시키가이샤 | 박막디바이스,액정패널및전자기기및박막디바이스의제조방법 |
JP2910713B2 (ja) * | 1996-12-25 | 1999-06-23 | 日本電気株式会社 | 半導体装置の製造方法 |
US5759906A (en) | 1997-04-11 | 1998-06-02 | Industrial Technology Research Institute | Planarization method for intermetal dielectrics between multilevel interconnections on integrated circuits |
US5858869A (en) | 1997-06-03 | 1999-01-12 | Industrial Technology Research Institute | Method for fabricating intermetal dielectric insulation using anisotropic plasma oxides and low dielectric constant polymers |
US5932487A (en) * | 1998-03-12 | 1999-08-03 | Worldwide Semiconductor Manufacturing Corporation | Method for forming a planar intermetal dielectric layer |
-
1997
- 1997-02-28 JP JP04564997A patent/JP3916284B2/ja not_active Expired - Fee Related
-
1998
- 1998-02-17 US US09/024,250 patent/US6503825B1/en not_active Expired - Lifetime
-
2002
- 2002-11-07 US US10/291,456 patent/US6723633B2/en not_active Expired - Fee Related
-
2004
- 2004-02-19 US US10/782,084 patent/US6995096B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH10242140A (ja) | 1998-09-11 |
US6503825B1 (en) | 2003-01-07 |
US6723633B2 (en) | 2004-04-20 |
US20040248396A1 (en) | 2004-12-09 |
US20030073303A1 (en) | 2003-04-17 |
US6995096B2 (en) | 2006-02-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3631236B2 (ja) | シリカ系有機被膜の製造方法 | |
JP2739902B2 (ja) | 酸化ケイ素系被膜形成用塗布液 | |
JP4021131B2 (ja) | 低誘電率シリカ系被膜形成用塗布液および低誘電率シリカ系被膜付基板 | |
US20020158310A1 (en) | Insulating film of semiconductor device and coating solution for forming insulating film and method of manufacturing insulating film | |
EP1035183A1 (en) | Coating fluid for forming low-permittivity silica-based coating film and substrate with low-permittivity coating film | |
WO1999055789A1 (fr) | Liquide de revetement utilise pour former un film a base de silice presentant une faible constante dielectrique et substrat sur lequel est couche un film a faible constante dielectrique | |
JPH09137121A (ja) | シリカ系被膜形成用塗布液及びその製造方法 | |
KR20060123549A (ko) | 중합체의 제조 방법, 중합체, 절연막 형성용 조성물,절연막의 제조 방법, 및 절연막 | |
JP3998979B2 (ja) | 低誘電率シリカ系被膜の形成方法および低誘電率被膜付半導体基板 | |
US7601396B2 (en) | Coating film forming method | |
WO2005108469A1 (ja) | 有機シリカ系膜の形成方法、有機シリカ系膜、配線構造体、半導体装置、および膜形成用組成物 | |
US6767839B1 (en) | Method for forming multi-layer wiring structure | |
JP3916284B2 (ja) | 多層配線構造の形成方法 | |
JP3909912B2 (ja) | シリカ系厚膜被膜形成方法 | |
US7135064B2 (en) | Silica-based coating film on substrate and coating solution therefor | |
JPH11340219A (ja) | シリカ系被膜及びその形成方法 | |
JP3973335B2 (ja) | 被膜形成方法 | |
JP3635443B2 (ja) | SiO2被膜の形成方法 | |
JP4149031B2 (ja) | 低誘電率シリカ系被膜形成用塗布液および低誘電率被膜付基材 | |
JP2851871B2 (ja) | 半導体装置およびその製造方法 | |
JP4241879B2 (ja) | 低誘電率シリカ系被膜形成用塗布液および低誘電率被膜付基材 | |
JP2002043422A (ja) | 被膜の処理方法およびこの方法を用いた半導体素子の製造方法 | |
JP2004006890A (ja) | 多層配線構造の形成方法 | |
JPH0729901A (ja) | 半導体装置の製造方法 | |
JP2005136297A (ja) | シリカ系耐洗浄性加工被膜の形成方法、および該方法により得られるシリカ系耐洗浄性加工被膜 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040119 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040527 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060829 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070206 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070206 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110216 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |