JP2018046168A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2018046168A JP2018046168A JP2016180129A JP2016180129A JP2018046168A JP 2018046168 A JP2018046168 A JP 2018046168A JP 2016180129 A JP2016180129 A JP 2016180129A JP 2016180129 A JP2016180129 A JP 2016180129A JP 2018046168 A JP2018046168 A JP 2018046168A
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- semiconductor layer
- region
- semiconductor device
- insulating film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/475—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/405—Orientations of crystalline planes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/667—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/667—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
- H10D64/669—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers the conductor further comprising additional layers of alloy material, compound material or organic material, e.g. TaN/TiAlN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/681—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered
- H10D64/685—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered being perpendicular to the channel plane
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/691—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator comprising metallic compounds, e.g. metal oxides or metal silicates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/693—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator the insulator comprising nitrogen, e.g. nitrides, oxynitrides or nitrogen-doped materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0135—Manufacturing their gate conductors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/05—Manufacture or treatment characterised by using material-based technologies using Group III-V technology
Landscapes
- Junction Field-Effect Transistors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
Description
図面は模式的または概念的なものであり、各部分の厚みと幅との関係、部分間の大きさの比率などは、必ずしも現実のものと同一とは限らない。同じ部分を表す場合であっても、図面により互いの寸法や比率が異なって表される場合もある。
本願明細書と各図において、既出の図に関して前述したものと同様の要素には同一の符号を付して詳細な説明は適宜省略する。
図1は、第1の実施形態に係る半導体装置する模式的断面図である。
図1に示すように、本実施形態に係る半導体装置110は、第1素子部71を含む。この例では、第2素子部72も設けられている。後述するように、実施形態において、第1素子部71が設けられ、第2素子部72が設けられなくても良い。以下、まず、第1素子部71について説明する。
図2(a)〜図2(c)は、半導体装置におけるバンド構造を例示する模式図である。 図2(a)は、第1の実施形態に係る第1素子部71に対応する。図2(a)は、ノーマリオフ動作のp−MOSFETのバンド構造の例に対応する。図2(b)は、参考例のp−MOSFETのバンド構造の例である。この参考例においては、ゲート電極が金属であり、ノーマリオン動作である。図2(c)は、リセス型の参考例のp−MOSFETのバンド構造の例である。
図4に示すように、本実施形態に係る半導体装置111は、上記の第1素子部71及び第2素子部72に加えて、第1配線W1をさらに含む。
図5は、第2の実施形態に係る別の半導体装置を例示する模式図である。
図1に示すように、本実施形態に係る半導体装置120は、第1半導体層10、第2半導体層20、第1〜第3電極51〜53、及び、第1絶縁層58Aを含む。半導体装置120においては、第1電極51が、第1半導体層10の[0001]方向に位置している。そして、第1電極51は、Mg、Be、Zn及びCからなる群から選択された少なくとも1つの第1元素を含む。これ以外は、図1に関して説明した第1素子部71と同様である。
Claims (10)
- Alx1Ga1−x1N(0≦x1<1)を含む第1半導体層と、
前記第1半導体層から第1方向に離れ前記第1半導体層の[000−1]方向に位置し、Al及びBのいずれかの窒化物の多結晶を含む第1電極と、
Alx2Ga1−x2N(x1<x2<1)を含む第2半導体層であって、第1〜第3領域を含み、前記第1方向に対して交差する第2方向において第1領域は前記第2領域及び第3領域の間に位置し、前記第1領域は前記第1半導体層と前記第1電極との間に設けられた、前記第2半導体層と、
前記第1領域と前記第1電極との間に設けられた第1絶縁層と、
前記第2領域と電気的に接続された第2電極と、
前記第3領域と電気的に接続された第3電極と、
を含む第1素子部を備えた半導体装置。 - 前記第1電極は、Si、Ge、C及びOからなる群から選択された少なくとも1つの第1元素を含む、請求項1記載の半導体装置。
- 前記第1絶縁層は、
窒化物を含む第1絶縁膜と、
前記第1絶縁膜と前記第1電極との間に設けられ酸化物を含む第2絶縁膜と、
を含む、請求項1または2に記載の半導体装置。 - 前記第1絶縁膜は、窒化シリコン、窒化アルミニウム及び窒化ホウ素よりなる群から選択された少なくとも1つを含み、
前記第2絶縁膜は、酸化シリコン、酸化アルミニウム、酸化ジルコニウム及び酸化マグネシウムよりなる群から選択された少なくとも1つを含む、
請求項3記載の半導体装置。 - Alx3Ga1−x3N(0≦x3<1)を含む第3半導体層と、
前記第3半導体層から第3方向に離れ前記第3半導体層の[0001]方向に位置し、Al及びBのいずれかの窒化物の多結晶を含む第4電極と、
Alx4Ga1−x4N(x3<x4<1)を含む第4半導体層であって、第4〜第6領域を含み、前記第3方向に対して交差する第4方向において第4領域は前記第5領域及び第6領域の間に位置し、前記第4領域は前記第3半導体層と前記第4電極との間に設けられた、前記第4半導体層と、
前記第4領域と前記第4電極との間に設けられた第2絶縁層と、
前記第5領域と電気的に接続された第5電極と、
前記第6領域と電気的に接続された第6電極と、
を含む第2素子部をさらに備えた請求項1〜4のいずれか1つに記載の半導体装置。 - 前記第4電極は、Mg、Be、Zn及びCからなる群から選択された少なくとも1つの第2元素を含む、請求項5記載の半導体装置。
- 前記第2絶縁層は、
窒化物を含む第3絶縁膜と、
前記第3絶縁膜と前記第4電極との間に設けられ酸化物を含む第4絶縁膜と、
を含む、請求項5または6に記載の半導体装置。 - 前記第3絶縁膜は、窒化シリコン、窒化アルミニウム及び窒化ホウ素よりなる群から選択された少なくとも1つを含み、
前記第4絶縁膜は、酸化シリコン、酸化アルミニウム、酸化ジルコニウム及び酸化マグネシウムよりなる群から選択された少なくとも1つを含む、
請求項7記載の半導体装置。 - 前記第1電極を前記第4電極と電気的に接続する第1配線をさらに備えた、請求項5〜7のいずれか1つに記載の半導体装置。
- Alx1Ga1−x1N(0≦x1<1)を含む第1半導体層と、
前記第1半導体層から第1方向に離れ前記第1半導体層の[0001]方向に位置し、Al及びBのいずれかの窒化物の多結晶を含む第1電極と、
Alx2Ga1−x2N(x1<x2<1)を含む第2半導体層であって、第1〜第3領域を含み、前記第1方向に対して交差する第2方向において第1領域は前記第2領域及び第3領域の間に位置し、前記第1領域は前記第1半導体層と前記第1電極との間に設けられた、前記第2半導体層と、
前記第1領域と前記第1電極との間に設けられた第1絶縁層と、
前記第2領域と電気的に接続された第2電極と、
前記第3領域と電気的に接続された第3電極と、
を含む半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016180129A JP6685870B2 (ja) | 2016-09-15 | 2016-09-15 | 半導体装置 |
US15/439,278 US10103231B2 (en) | 2016-09-15 | 2017-02-22 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016180129A JP6685870B2 (ja) | 2016-09-15 | 2016-09-15 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018046168A true JP2018046168A (ja) | 2018-03-22 |
JP6685870B2 JP6685870B2 (ja) | 2020-04-22 |
Family
ID=61561022
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016180129A Active JP6685870B2 (ja) | 2016-09-15 | 2016-09-15 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10103231B2 (ja) |
JP (1) | JP6685870B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPWO2021214932A1 (ja) * | 2020-04-23 | 2021-10-28 | ||
JP2023503944A (ja) * | 2020-04-29 | 2023-02-01 | 広東致能科技有限公司 | Iii族窒化物半導体集積回路構造、その製造方法および使用 |
WO2024034007A1 (ja) * | 2022-08-09 | 2024-02-15 | 国立大学法人東北大学 | 半導体装置およびその製造方法 |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11335799B2 (en) * | 2015-03-26 | 2022-05-17 | Chih-Shu Huang | Group-III nitride semiconductor device and method for fabricating the same |
WO2019066921A1 (en) | 2017-09-29 | 2019-04-04 | Intel Corporation | GROUP III NITRIDE ELECTROLUMINESCENT DEVICES COMPRISING POLARIZATION JUNCTION |
WO2019066916A1 (en) * | 2017-09-29 | 2019-04-04 | Intel Corporation | GROUP III COMPLEMENTARY TYPE NITRIDE TRANSISTORS WITH COMPLEMENTARY POLARIZATION JUNCTIONS |
WO2019066914A1 (en) | 2017-09-29 | 2019-04-04 | Intel Corporation | III-N TRANSISTORS WITH TUNNEL POLARIZATION JUNCTION |
WO2019066908A1 (en) | 2017-09-29 | 2019-04-04 | Intel Corporation | GROUP III NITRIDE POLARIZATION JUNCTION DIODE |
KR102072580B1 (ko) * | 2018-11-06 | 2020-02-03 | 한국과학기술연구원 | 헥사고날 보론 니트라이드 박막의 제조 방법 및 이를 이용한 다층 구조의 제조 방법 및 스위칭 소자의 제조 방법 |
CN109742072B (zh) * | 2019-01-04 | 2019-08-16 | 苏州汉骅半导体有限公司 | 集成增强型和耗尽型的hemt及其制造方法 |
DE102019120692A1 (de) * | 2019-07-31 | 2021-02-04 | Infineon Technologies Ag | Leistungshalbleitervorrichtung und Verfahren |
US20230090106A1 (en) * | 2021-09-21 | 2023-03-23 | Intel Corporation | Gallium nitride (gan) layer transfer for integrated circuit technology |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004311869A (ja) * | 2003-04-10 | 2004-11-04 | Mitsubishi Electric Corp | 窒化物半導体系電界効果トランジスタとその製造方法 |
JP2009004743A (ja) * | 2007-05-18 | 2009-01-08 | Sanken Electric Co Ltd | 電界効果半導体装置 |
JP2011054728A (ja) * | 2009-09-01 | 2011-03-17 | Nippon Telegr & Teleph Corp <Ntt> | ダイヤモンド電界効果トランジスタ |
JP2013503483A (ja) * | 2009-08-28 | 2013-01-31 | トランスフォーム インコーポレーテッド | フィールドプレートを有する半導体デバイス |
JP2016143842A (ja) * | 2015-02-04 | 2016-08-08 | 株式会社東芝 | 半導体装置及びその製造方法 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6830953B1 (en) | 2002-09-17 | 2004-12-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Suppression of MOSFET gate leakage current |
JP2006202860A (ja) * | 2005-01-19 | 2006-08-03 | Toshiba Corp | 半導体装置及びその製造方法 |
JP5100413B2 (ja) * | 2008-01-24 | 2012-12-19 | 株式会社東芝 | 半導体装置およびその製造方法 |
US8022488B2 (en) | 2009-09-24 | 2011-09-20 | International Business Machines Corporation | High-performance FETs with embedded stressors |
JP2012124215A (ja) | 2010-12-06 | 2012-06-28 | Panasonic Corp | 半導体装置及びその製造方法 |
JP5810521B2 (ja) * | 2010-12-08 | 2015-11-11 | 日亜化学工業株式会社 | 高電子移動度トランジスタ |
JP5654884B2 (ja) * | 2011-01-26 | 2015-01-14 | 株式会社東芝 | 窒化物半導体装置の製造方法 |
JP5749580B2 (ja) | 2011-06-16 | 2015-07-15 | ルネサスエレクトロニクス株式会社 | 半導体装置及び半導体装置の製造方法 |
JP5662367B2 (ja) * | 2012-03-26 | 2015-01-28 | 株式会社東芝 | 窒化物半導体装置およびその製造方法 |
US9006791B2 (en) | 2013-03-15 | 2015-04-14 | The Government Of The United States Of America, As Represented By The Secretary Of The Navy | III-nitride P-channel field effect transistor with hole carriers in the channel |
JP6113542B2 (ja) * | 2013-03-21 | 2017-04-12 | 株式会社東芝 | 半導体装置 |
US9343562B2 (en) * | 2013-12-06 | 2016-05-17 | Infineon Technologies Americas Corp. | Dual-gated group III-V merged transistor |
JP6189235B2 (ja) * | 2014-03-14 | 2017-08-30 | 株式会社東芝 | 半導体装置 |
US9425301B2 (en) * | 2014-04-30 | 2016-08-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Sidewall passivation for HEMT devices |
CN105097474B (zh) * | 2014-05-09 | 2018-03-06 | 中国科学院微电子研究所 | 一种半导体器件的制造方法 |
JP6591169B2 (ja) | 2015-02-04 | 2019-10-16 | 株式会社東芝 | 半導体装置及びその製造方法 |
JP6523885B2 (ja) * | 2015-09-11 | 2019-06-05 | 株式会社東芝 | 半導体装置 |
JP6659283B2 (ja) | 2015-09-14 | 2020-03-04 | 株式会社東芝 | 半導体装置 |
JP6649208B2 (ja) | 2016-08-29 | 2020-02-19 | 株式会社東芝 | 半導体装置 |
-
2016
- 2016-09-15 JP JP2016180129A patent/JP6685870B2/ja active Active
-
2017
- 2017-02-22 US US15/439,278 patent/US10103231B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004311869A (ja) * | 2003-04-10 | 2004-11-04 | Mitsubishi Electric Corp | 窒化物半導体系電界効果トランジスタとその製造方法 |
JP2009004743A (ja) * | 2007-05-18 | 2009-01-08 | Sanken Electric Co Ltd | 電界効果半導体装置 |
JP2013503483A (ja) * | 2009-08-28 | 2013-01-31 | トランスフォーム インコーポレーテッド | フィールドプレートを有する半導体デバイス |
JP2011054728A (ja) * | 2009-09-01 | 2011-03-17 | Nippon Telegr & Teleph Corp <Ntt> | ダイヤモンド電界効果トランジスタ |
JP2016143842A (ja) * | 2015-02-04 | 2016-08-08 | 株式会社東芝 | 半導体装置及びその製造方法 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPWO2021214932A1 (ja) * | 2020-04-23 | 2021-10-28 | ||
WO2021214932A1 (ja) * | 2020-04-23 | 2021-10-28 | 日本電信電話株式会社 | 半導体装置およびその製造方法 |
JP7298779B2 (ja) | 2020-04-23 | 2023-06-27 | 日本電信電話株式会社 | 半導体装置およびその製造方法 |
JP2023503944A (ja) * | 2020-04-29 | 2023-02-01 | 広東致能科技有限公司 | Iii族窒化物半導体集積回路構造、その製造方法および使用 |
JP7450719B2 (ja) | 2020-04-29 | 2024-03-15 | 広東致能科技有限公司 | Iii族窒化物半導体集積回路構造、その製造方法および使用 |
WO2024034007A1 (ja) * | 2022-08-09 | 2024-02-15 | 国立大学法人東北大学 | 半導体装置およびその製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP6685870B2 (ja) | 2020-04-22 |
US10103231B2 (en) | 2018-10-16 |
US20180076291A1 (en) | 2018-03-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6685870B2 (ja) | 半導体装置 | |
US10868167B2 (en) | Semiconductor device | |
JP6214978B2 (ja) | 半導体装置 | |
JP5654512B2 (ja) | 窒化物半導体装置 | |
JP6189235B2 (ja) | 半導体装置 | |
US20160268410A1 (en) | Semiconductor device | |
JP2016111288A (ja) | 半導体装置および半導体装置の製造方法 | |
JP6649208B2 (ja) | 半導体装置 | |
CN102623498A (zh) | 半导体元件 | |
CN103426923A (zh) | 半导体器件、包括其的晶体管及其制造方法 | |
JP7021034B2 (ja) | 半導体装置 | |
JP2016058682A (ja) | 半導体装置 | |
US20220130986A1 (en) | Semiconductor device | |
CN108461539B (zh) | 晶体管 | |
JP6989660B2 (ja) | 半導体装置及びその製造方法 | |
JP5810521B2 (ja) | 高電子移動度トランジスタ | |
JP2015035534A (ja) | 半導体装置及び半導体装置の製造方法 | |
US12087823B2 (en) | Semiconductor device | |
TWI826172B (zh) | 高電子遷移率電晶體 | |
US20180358462A1 (en) | Semiconductor device and method for manufacturing the same | |
JP7258735B2 (ja) | 半導体装置 | |
JP2017050434A (ja) | 半導体装置 | |
US20250056826A1 (en) | Semiconductor device | |
JP6313509B2 (ja) | 半導体装置 | |
US20220140125A1 (en) | Semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180904 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190612 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190620 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190813 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191223 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200218 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200302 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200401 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6685870 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |