DE3930639A1 - Halbleiterspeichervorrichtung - Google Patents
HalbleiterspeichervorrichtungInfo
- Publication number
- DE3930639A1 DE3930639A1 DE3930639A DE3930639A DE3930639A1 DE 3930639 A1 DE3930639 A1 DE 3930639A1 DE 3930639 A DE3930639 A DE 3930639A DE 3930639 A DE3930639 A DE 3930639A DE 3930639 A1 DE3930639 A1 DE 3930639A1
- Authority
- DE
- Germany
- Prior art keywords
- layer
- conductive layer
- film
- high melting
- melting point
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims description 29
- 239000010410 layer Substances 0.000 claims description 60
- 239000003990 capacitor Substances 0.000 claims description 24
- 238000002844 melting Methods 0.000 claims description 22
- 230000008018 melting Effects 0.000 claims description 22
- 239000011229 interlayer Substances 0.000 claims description 21
- 229910052751 metal Inorganic materials 0.000 claims description 21
- 239000002184 metal Substances 0.000 claims description 21
- 238000009413 insulation Methods 0.000 claims description 16
- 239000000463 material Substances 0.000 claims description 15
- 229910052782 aluminium Inorganic materials 0.000 claims description 13
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 13
- 150000002739 metals Chemical class 0.000 claims description 13
- 229910021332 silicide Inorganic materials 0.000 claims description 8
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 4
- 150000001875 compounds Chemical class 0.000 claims 2
- 239000000758 substrate Substances 0.000 description 11
- 230000010354 integration Effects 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 5
- 229920005591 polysilicon Polymers 0.000 description 5
- 230000009467 reduction Effects 0.000 description 5
- 238000004544 sputter deposition Methods 0.000 description 5
- 230000006872 improvement Effects 0.000 description 4
- 238000005530 etching Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 238000002310 reflectometry Methods 0.000 description 3
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000027455 binding Effects 0.000 description 2
- 238000009739 binding Methods 0.000 description 2
- 239000005380 borophosphosilicate glass Substances 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- 239000011733 molybdenum Substances 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- 235000010678 Paulownia tomentosa Nutrition 0.000 description 1
- 240000002834 Paulownia tomentosa Species 0.000 description 1
- 241000158147 Sator Species 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- VRZFDJOWKAFVOO-UHFFFAOYSA-N [O-][Si]([O-])([O-])O.[B+3].P Chemical compound [O-][Si]([O-])([O-])O.[B+3].P VRZFDJOWKAFVOO-UHFFFAOYSA-N 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 230000005012 migration Effects 0.000 description 1
- 238000013508 migration Methods 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 239000005368 silicate glass Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53257—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/31—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Memories (AREA)
Description
Die vorliegende Erfindung betrifft eine Halbleiterspeicher
vorrichtung nach dem Oberbegriff der Patentansprüche 1 und
2. Insbesondere bezieht sich die vorliegende Erfindung auf
eine Verbesserung in einer Verbindungsstruktur einer Halb
leiterspeichervorrichtung mit einem gestapelten Kondensator
in jeder Speicherzelle.
Bei den meisten Typen von dynamischen Halbleiterspeicher
vorrichtungen (die nachfolgend als DRAMS bezeichnet werden),
umfaßt jede Speicherzelle einen Übertragungsgatetransistor
und einen Kondensator. Derartige Schaltungen sind für einen
höheren Integrationsgrad geeignet, da die Anzahl der Elemen
te, die eine Speicherzelle bilden, gering ist. DRAMS mit ge
stapelten Kondensatoren, bei denen die Kondensatoren drei
dimensional gestapelt sind, wurden vorgeschlagen, um den
Integrationsgrad weiter zu verbessern. Ein Beispiel eines
derartigen DRAMS ist in der japanischen Patentveröffentli
chung Nr. 2784/1985 offenbart. Die Struktur der Speicher
zelle in einem derartigen DRAM vom gestapelten Typ wird
nachfolgend unter Bezugnahme auf die Fig. 4 und 5 erläu
tert.
Fig. 4 ist eine Draufsicht auf eine Speicherzelle und
Fig. 5 eine Querschnittsstruktur derselben längs der Rich
tung V-V von Fig. 4.
Wie in diesen Figuren gezeigt ist, sind eine Mehrzahl von
Wortleitungen 1 a, 1 b, 1 c und 1 d in einer Reihenrichtung und
eine Mehrzahl von Bitleitungen 2 a, 2 b in der Spaltenrichtung
eines Speicherzellenfeldes in einem DRAM ausgebildet. Die
Bitleitungen 2 a, 2 b, die nebeneinander liegen, bilden ein
Bitleitungspaar. Das Bitleitungspaar ist an einen Lesever
stärker angeschlossen. Ein Transfergatetransistor 3 und ein
Kondensator 4 sind in der Nähe einer jeden Schnittstelle
zwischen den Wortleitungen und den Bitleitungen ausgebildet.
Der Transfergatetransistor 3 umfaßt eine Gateelektrode 1 c
(die einen Teil der Wortleitung 1 c bildet) und ist auf einer
Oberfläche eines Halbleitersubstrates 5 ausgebildet, wobei
ein Gateoxidfilm 6 zwischen diesen Schichten liegt.
Abschnitte, um die Gateelektrode 1 c herum sind mit einem
isolierenden Film 7 bedeckt. Dotierungsbereiche 8 a, 8 b sind
an dem Oberflächenbereich des Halbleitersubstrates 5 in
einer selbst-ausrichtenden Anordnung mit der Gateelektrode
1 c ausgebildet. Die Dotierungsbereiche 8 a, 8 b stellen den
Source/Drain-Bereich des Transistors dar. Eine untere Elek
trode 9 des Kondensators 4 ist auf der Oberfläche des Dotie
rungsbereiches 8 b ausgebildet. Die untere Elektrode 9 er
streckt sich von oberhalb der Gateelektrode 1 c in Richtung
zu einem Bereich oberhalb der Wortleitung 1 d und verläuft
über einen Feldoxidfilm 18, wobei isolierende Filme 7, 7 a
jeweils dazwischen angeordnet sind. Ein dielektrischer Film
10 mit 2-schichtiger Struktur umfaßt einen Silizium-Nitrit-
Film und einen Oxid-Film, der auf der Oberfläche der unteren
Elektrode 9 ausgebildet ist. Eine obere Elektrode 11 des
Kondensators 4 ist hierauf ausgebildet. Die untere Elektro
de 9, der dielektrische Film 10 und die obere Elektrode 11
bilden einen Kondensator 4. Ein Zwischenschichtisolations
film 12, der aus einem Silizium-Oxid-Film oder dergleichen
besteht, ist auf dem Kondensator 4 ausgebildet. Die Bit
leitung 2 b, die aus Aluminium (AL) besteht, ist durch Sput
tern auf die Oberfläche des Zwischenschichtisolationsfilmes
12 abgeschieden. Die Bitleitung 2 b ist mit einem Dotierungs
bereich 8 b des Transfergatetransistors 3 durch ein Kontakt
loch 13 verbunden.
Wie oben bei einem gestapelten DRAM beschrieben ist, hat der
Kondensator 4 eine dreidimensional gestapelte Struktur, so
daß diese Schaltung in der Stapelrichtung verglichen mit
einem planaren DRAM dick ist. Beispielsweise liegt die Bit
leitung 2 b in einem Bereich, der 3000 bis 6000 Å höher als
die Oberfläche des Halbleitersubstrates liegt. Daher verlau
fen Verbindungsleitungen, wie beispielsweise die Bitleitung
2 b, welche in relativ hohen Bereichen von der Oberfläche des
Halbleitersubstrates angeordnet sind, auf Bereichen mit ver
schiedenen Hügeln und Tälern.
Daher erweist sich die Musterstrukturierung der Verbindungs
schicht als schwierig, wie nachfolgend unter Bezugnahme auf
Fig. 6 erläutert wird. Fig. 6 ist eine schematische Quer
schnittsdarstellung des Verfahrensschrittes der Musterstruk
turierung der Bitleitung 2 b, welche auf der Oberfläche des
Zwischenschichtisolationsfilmes 12 ausgebildet ist, wobei
die Längsrichtung der Bitleitung 2 b der vertikal zur Papier
ebene liegenden Richtung entspricht. Ein Kontaktloch 13 ist
in dem Zwischenschichtisolierfilm 12 ausgebildet. Eine Alu
miniumschicht 2 b ist auf dessen Oberfläche durch Sputtern
abgeschieden. Ein Resist 14 ist auf deren Oberfläche aufge
bracht. Eine Maske 15 zum Erzeugen von mit dem Halbleiter
substrat ausgerichteten Mustern liegt oberhalb des Resist 14
mit einem dazwischenliegenden Abstand. Die Maske 15 zur
Mustererzeugung hat einen Bereich 17 zum Abfangen von Be
lichtungslicht. Abschnitte des Resist-Bereiches 14 b und der
Aluminiumschicht 2 b sind mit dem das Licht abfangenden Be
reich 17 bedeckt und bilden diejenigen Bereiche der
gewünschten Bitleitung 2 b. Das von einem Belichtungsgerät
ausgesandte Belichtungslicht 16 erreicht das Resist 14 durch
die Maske 15 zum Festlegen der Musterstruktur. Die vorbe
stimmten Bereiche 14 a des Resist werden durch das Licht be
lichtet. Jedoch wird das das Resist 14 durchlaufende Licht
durch die Aluminiumschicht 2 b reflektiert, da diese ein
hohes Reflexionsvermögen für das Belichtungslicht 16 hat.
Ferner gibt es zahlreiche Erhebungen und Absenkungen bzw.
Berge und Täler in der auf der oberen Schicht ausgebildeten
Bitleitung 2 b, wie dies durch die Gestalt des Kondensators 4
und des Transistors 3 unter dieser Schicht beeinflußt ist.
Als Ergebnis hiervon wird ein Teil des Belichtungslichtes 16
unregelmäßig reflektiert, so daß dieses in einen Bereich 14 b
des Resist 14 hineingelangt und diesen belichtet, obwohl
dieser nicht belichtet werden soll. Als Ergebnis wird das
auf dem Resist 14 erzeugte Muster schmaler als die vorgege
bene Musterbreite. Wenn die Bitleitung 2 b unter Verwenden
des Resistmusters als Maske geätzt wird, kann die sich er
gebende Bitleitung 2 b dünn werden und möglicherweise in
manchen Fällen durchtrennt werden.
Fig. 7 ist eine schematische Draufsicht auf die Bitleitung
2 b, deren Breite geringer als die vorgeschriebene
Breite ist. Eine derartige Bitleitung 2 b, deren
Breite geringer als die vorgeschriebene Breite ist,
kann möglicherweise durch Elektromigration oder
elektrische Teilchenwanderung durchtrennt werden,
wobei auch der Verdrahtungswiderstand möglicherweise
erhöht sein kann.
Gegenüber diesem Stand der Technik liegt der vorliegenden
Erfindung die Aufgabe zugrunde, die Zuverlässigkeit von Bit
leitungen in Halbleiterspeichervorrichtungen mit gestapelten
Kondensatoren zu verbessern.
Diese Aufgabe wird bei einer Halbleiterspeichervorrichtung
nach dem Oberbegriff der Patentansprüche 1 und 2 durch die
im kennzeichnenden Teil dieser Patentansprüche angegebenen
Merkmale gelöst.
Ein Vorteil der Erfindung liegt in der Schaffung eines
Materiales für Bitleitungen, das für miniaturisierte Ver
bindungsschichten geeignet ist.
Eine Halbleiterspeichervorrichtung gemäß der vorliegenden
Erfindung umfaßt ein Feldeffekt-Element mit isoliertem Gate
und einen auf einem Halbleitersubstrat ausgebildeten Halb
leiterkondensator.
Das Feldeffekt-Element mit isoliertem Gate umfaßt eine erste
leitfähige Schicht, die eine erste Verbindungsschicht
bildet, die auf einem Teil eines Halbleiterbereiches eines
ersten Leitfähigkeitstyps ausgebildet ist, der durch einen
Oxidfilm zum lsolieren zwischen einzelnen Geräten umgeben
ist, mit einem dazwischen angeordneten ersten isolierenden
Film, sowie Dotierungsbereiche eines zweiten Leitfähigkeits
typs, die in dem Halbleiterbereich angeordnet sind, der
sandwichartig bezüglich der ersten leitfähigen Schicht ange
ordnet ist. Der Halbleiterkondensator umfaßt eine zweite
leitfähige Schicht, die sich oberhalb der ersten leitfähigen
Schicht zu einem oberen Abschnitt des Oxidfilmes für die
Isolation erstreckt, und hat einen Teil, der mit einem der
Dotierungsbereiche des zweiten Leitfähigkeitstyps verbunden
ist, einen darauf ausgebildeten dielektrischen Film und eine
darauf ausgebildete dritte leitfähige Schicht. Eine zweite
Verbindungsschicht liegt ferner in einer Richtung senkrecht
zur ersten Verbindungsschicht oberhalb des Halbleiterkonden
sators mit einer ersten Zwischenschicht aus isolierendem
Film zwischen diesen Schichten. Die zweite Verbindungs
schicht besteht aus einem Material aus einer Gruppe von
Metallen mit hohem Schmelzpunkt, aus Siliziden von Metall
mit hohem Schmelzpunkt und aus Polycid.
Die Reflexionskraft des Materials der Verbindungsschichten
gemäß der vorliegenden Erfindung gemäß dem Belichtungslicht,
das bei den fotolithographischen Erfahrungsschritten verwen
det wird, ist nicht so hoch wie diejenige von Aluminium, das
üblicherweise im Stand der Technik verwendet wird. Daher
wird eine Reflexion des das Resist durchlaufenden Belich
tungslichtes und eine Streuung bei den fotolithographischen
Schritten für die Mustererzeugung verhindert. Daher kann die
Präzision bei der Musterbelichtung des Resist verbessert
werden. Daher können die Verdrahtungen in Vielschichtver
bindungslagen, wie beispielsweise Bitleitungen, gut ausge
bildet werden, welche unter Verwendung eines Resistmusters
mit hoher Präzision als Maske strukturiert werden.
Bevorzugte Ausführungsbeispiele der vorliegenden Erfindung
werden nachfolgend unter Bezugnahme auf die beiliegenden
Zeichnungen näher erläutert. Es zeigen:
Fig. 1 eine Querschnittsdarstellung einer Speicherzelle
eines DRAM gemäß einem Ausführungsbeispiel einer
Erfindung;
Fig. 2 eine Draufsicht einer Speicherzelle des DRAM mit der
Querschnittsstruktur gemäß Fig. 1;
Fig. 3 eine schematische Querschnittsdarstellung zum Dar
stellen des Herstellungsverfahrens der Struktur in
der Nähe der Bitleitung 2 b gemäß Fig. 1;
Fig. 4 eine Draufsicht auf eine übliche Speicherzelle eines
DRAM;
Fig. 5 eine Querschnittsdarstellung längs der Linie V-V
gemäß Fig. 4;
Fig. 6 eine Querschnittsdarstellung eines Verfahrens zum
Herstellen der Bitleitung vor einem üblichen DRAM;
Fig. 7 eine schematische Draufsicht einer planaren Form
einer Bitleitung, die durch das Verfahren gemäß
Fig. 6 hergestellt wird.
Nachfolgend wird unter Bezugnahme auf die Fig. 1 und 2
eine Struktur eines Speicherzellenfeldes eines DRAM gemäß
einem Ausführungsbeispiel der Erfindung erläutert. Das Spei
cherzellenfeld weist eine Mehrzahl von Wortleitungen 1 a, 1 b,
1 c und 1 d auf, die sich in der Reihenrichtung erstrecken,
und umfaßt ferner eine Mehrzahl von Bitleitungen 2 a, 2 b, die
sich in der Spaltenrichtung senkrecht zu der Reihenrichtung
erstrecken. Zweite Wortleitungen (nachfolgend als Hilfswort
leitungen bezeichnet) 20 a, 20 b, 20 c, 20 d liegen oberhalb der
Wortleitungen 1 a bis 1 d. Eine Speicherzelle ist nahe eines
jeden Schnittpunktes zwischen den Wortleitungen 1 a bis 1 d
und den Bitleitungen 2 a und 2 b ausgebildet. Jede Speicher
zelle umfaßt einen Transfergatetransistor 3 und einen Kon
densator 4. Der Transfergatetransistor 3 beinhaltet eine auf
einer Oberfläche eines p-Halbleitersubstrates 5 ausgebildete
Gate-Elektrode, wobei ein Gate-Oxidfilm 6 zwischen Substrat
und Elektrode angeordnet ist. Die Gate-Elektrode bildet
einen Abschnitt der Wortleitungen 1 a bis 1 d. Ein isolieren
der Film 7 bedeckt die Umgebung der Gate-Elektrode. Dotie
rungsbereiche 8 a und 8 b sind selbstausrichtend mit der Gate-
Elektrode auf dem Oberflächenbereich des p-Halbleitersub
strates 5 ausgebildet. Die Dotierungsbereiche 8 a, 8 b dienen
als Source/Drain-Bereiche mit einer sog. LDD-Struktur (LDD =
Light-Doped-Drain, gering dotiertes Drain) mit Dotierungs
schichten von niedriger Konzentration auf der Seitenfläche
des Dotierungsbereiches von hoher Konzentration nahe des
Kanales. Der Kondensator 4 umfaßt eine gestapelte Struktur
mit einer unteren Elektrode 9, einem dielektrischen Film 10
und einer oberen Elektrode 11. Die untere Elektrode 9
besteht aus Polysilizium mit einer Dotierung, und erstreckt
sich oberhalb einer Gate-Elektrode 1 b (1 c) des Transfergate
transistors 3 zu dem oberen Abschnitt der Wortleitung 1 a
(1 d), die oberhalb des Feldoxid-Filmes 18 verläuft, wobei
hierzwischen ein isolierender Film 7 angeordnet ist. Ein
Abschnitt der unteren Elektrode 9 ist mit dem Dotierungsbe
reich 8 b verbunden. Der dielektrische Film 10 ist auf der
unteren Elektrode 9 ausgebildet und hat eine zweischichtige
Struktur eines Siliziumnitritfilmes und eines auf dessen
Oberfläche ausgebildeten Oxidfilmes. Die obere Elektrode 11
besteht aus Polysilizium mit Dotierungen. Ein derartiger ge
stapelter Kondensator 4, der übereinandergelegt auf der
Gate-Elektrode des Transfergatetransistors 3 ausgebildet ist
und auf dem Feldoxidfilm 18 ausgebildet ist, trägt zur Ver
minderung des planaren Flächenbedarfes auf der Halbleiter
oberfläche bei und erhöht den Integrationsgrad unter Beibe
halten einer hohen Kapazität. Daher ist, verglichen mit
einem Kondensator vom planaren Typ, die auf der Substrat
fläche ausgebildete Schicht dicker. Die Oberfläche des Kon
densators 4 und dergleichen sind mit einem ersten Zwischen
schichtisolationsfilm 12 bedeckt, der aus einem Silizium
oxidfilm oder einem BPSG-Film (Bor-Phosphor-Silicat-Glas)
enthält. Die Bitleitung 2 b ist auf der Oberfläche des ersten
Zwischenschichtisolationsfilmes 12 ausgebildet. Die Bitlei
tung 2 b ist an den Dotierungsbereich 8 a des Transfergate
transistors 3 durch ein Kontaktloch 13 in dem ersten Zwi
schenschichtisolationsfilm angeschlossen. Die Bitleitung 2 b
besteht aus Materialien wie beispielsweise Metallen mit ho
hen Schmelzpunkten, wie Molybdän (Mo), Wolfram (W), Titan
(Ti) und Tantal (Ta), Siliziden dieser Metalle mit hohen
Schmelzpunkten oder Polycid mit gestapelter Struktur ein
schließlich Polysilizium und Silizid aus diesen Metallen mit
hohen Schmelzpunkten.
Die Charakteristik der oben beschriebenen Materialien der
Bitleitung und somit die Charakteristik der vorliegenden Er
findung wird nachfolgend erläutert. Der Reflexionsgrad ge
genüber Belichtungslicht bei den Lithographieschritten dieses
Materiales der Bitleitung ist vergleichsweise niedrig mit
demjenigen von Aluminium, das beim Stand der Technik verwen
det wird. Wenn beispielsweise das Belichtungslicht eine Wel
lenlänge von 435 nm hat, wird 85% des Lichtes durch Alumi
nium reflektiert, während lediglich 40-50% desselben
durch Wolfram oder Molybdän reflektiert wird. Ferner sind
die Oberflächen der Verbindungsschichten, die aus diesen
Metallen bestehen, welche hohe Schmelzpunkte haben, weich
übergehend verglichen mit aus Aluminium bestehenden Verbin
dungsschichten. Durch diese Charakteristika können unregel
mäßige Reflexionen des Belichtungslichtes verhindert wer
den, um die Präzision bei der Resistbelichtung bei dem
Schritt der Fotolithographie gemäß Fig. 6 zu verbessern. Die
Präzisionsverbesserung bei der Belichtung des Resistmusters
ermöglicht eine weitere Verbesserung der Musterpräzision der
Verbindungsschicht. Wenn daher die Verbindungsschichten die
ser Metalle mit hohen Schmelzpunkten erzeugt werden, kann
eine Unterbrechung oder eine Reduktion der Abmessung der
Verdrahtung beim Herstellungsprozeß verhindert werden, wo
durch die Zuverlässigkeit der Verbindungsschicht erhöht
wird. Da ferner die Breiten der Verdrahtung niedriger ge
wählt werden kann, verglichen mit aus Aluminium bestehenden
üblichen Verbindungsschichten, wird eine Miniaturisierung
der Struktur und eine Verbesserung des Integrationsgrades
erzielt. Die Reduktion der Breite der Bitleitung 2 b bedeutet
eine Verminderung der Bitleitungskapazität. Die Verminderung
der Bitleitungskapazität erhöht den Ausgangsstrom an den
Leseverstärker beim Auslesen der gespeicherten Daten, wo
durch die Empfindlichkeit der Leseverstärker verbessert
wird.
Die Verdrahtungen mit dem obigen Material werden mit nach
folgenden Herstellungsschritten erzeugt. Zunächst wird im
Falle eines Metalles mit hohem Schmelzpunkt dieses auf einem
Zwischenschichtisolierfilm 12 durch Sputtern abgeschieden.
lm Falle eines Silizides eines Metalles mit hohem Schmelz
punkt vird ein Polysilizium auf dem Zwischenschichtisolier
film 12 durch CVD (chemische Dampfabschaltung) abgeschieden.
Dann wird das Metall mit hohem Schmelzpunkt auf dieser Ober
fläche durch Sputtern aufgebracht. Daraufhin wird eine ther
mische Verarbeitung ausgeführt, so daß das Metall mit hohem
Schmelzpunkt in Silizid umgewandelt wird. Im Falle eines
Polycides wird Polysilizium auf dem Zwischenschichtisola
tionsfilm 12 durch das CVD-Verfahren abgeschieden und ein
Metall mit hohem Schmelzpunkt auf dessen Oberfläche durch
Sputtern oder das CVD-Verfahren abgeschieden, um die gesta
pelte Struktur zu erzeugen.
Ein zweiter Zwischenschichtisolationsfilm 21, der auf der
Oberfläche der Bitleitung 2 erzeugt wird, wird in der oben
beschriebenen Art hergestellt. Hilfswortleitungen 20 a, 20 b,
20 c und 20 d werden weiterhin darauf erzeugt. Die Hilfswort
leitungen 20 a bis 20 d werden überlappend mit den Wortleitun
gen 1 a bis 1 d unterhalb derselben in der gleichen Richtung
erzeugt. Diese stehen mit den Wortleitungen 1 a bis 1 d an
verschiedenen Abschnitten in der Längsrichtung in Verbin
dung. Die Hilfswortleitungen dienen zum Reduzieren der An
stiegszeit auf der Wortleitung bei Anlegen einer Spannung
unmittelbar an die Wortleitungen 1 a bis 1 d durch die Kon
taktabschnitte. Daher müssen die Hilfswortleitungen 20 a bis
20 d aus Materialien von überlegener Leitfähigkeit und nied
rigem Widerstandswert bestehen, wie dies bei Aluminium der
Fall ist.
Wenn die Bitleitungen 2 b aus Materialien, wie beispielsweise
einem Metall mit hohem Schmelzpunkt, wie oben beschrieben,
hergestellt werden, wird auch der nachfolgend unter Bezug
nahme auf Fig. 3 beschriebene Effekt erzielt. Mit Erhöhung
des Integrationsgrades kann die Schaltungsstruktur der Spei
cherzelle in dem DRAM miniaturisiert werden.
Daher wird der Öffnungsbereich des Kontaktloches 13, das den
Kontakt zwischen der Bitleitung 2 b und dem Dotierungsbereich
8 a an der Oberfläche des Halbleitersubstrates herstellt, re
duziert. Da es schwierig wird, Verdrahtungsmaterialien in
dem Kontaktloch 13 von verminderter Größe abzulagern, wird
das Kontaktloch 13 in dem ersten Zwischenschichtisolations
film 12 in der Art erzeugt, daß der obere Bereich des Loches
größer als dessen Bodenbereich ist. Der Öffnungsabschnitt
13 a, der sich nach oben erweitert, wird durch isotropes
Ätzen, wie beispielsweise Naßätzen, des Oberflächenbereiches
des ersten Zwischenschichtisolationsfilmes 12 erzeugt.
Daraufhin wird der Kontaktlochabschnitt 13 b mit der
beschriebenen Öffnungsweite durch anisotropes Ätzen, wie
beispielsweise reaktives Dionenätzen geätzt. Hierdurch kann
die Bitleitung einfach bei reduziertem Kontaktbereich zu dem
Dotierungsbereich 8 a erzeugt werden. Daraufhin wird der
zweite Zwischenschichtisolationsfilm 21 auf der Oberfläche
der Bitleitung 2 b abgeschieden. Die Oberfläche des zweiten
Zwischenschichtisolationsfilmes 21 ist gewellt in Abhängig
keit von der Form des Kontaktloches 13 a mit dem vergrößerten
Öffnungsflächenbereich. Um eine weich übergehende Fläche zu
erzeugen, wird der BPSG-Film, der den zweiten Zwischen
schichtisolationsfilm 21 bildet, bei einer hohen Temperatur
von 850 bis 950°C erneut verflüssigt. Dieser Schritt des
erneuten Verflüssigens bei einer derart hohen Temperatur
könnte nicht zufriedenstellend auf üblichen Bitleitungen aus
Aluminium durchgeführt werden, da diese Bitleitungen schmel
zen würden. Daher hat beim Stand der Technik die Oberfläche
des zweiten Zwischenschichtisolationsfilmes verschiedene
aufwärts gerichtete und abwärts gerichtete Stufen bzw. Berge
und Täler. Im Gegensatz hierzu verläuft die Oberfläche des
zweiten Zwischenschichtisolationsfilmes beim Gegenstand der
Erfindung weich, wodurch eine Hilfswortleitung einfach und
mit hoher Präzision auf der Oberfläche erzeugt und ausgebil
det werden kann.
Gemäß der obigen Beschreibung liefert die Erfindung folgende
Wirkungen beim Erzeugen von Bitleitungen in einem Speicher
zellenfeld eines DRAM mit Materialien mit hohen Schmelz
punkten und dergleichen:
- a) Die Herstellungszuverlässigkeit für die Bitleitungen kann verbessert werden. Die Präzision der Abmessung der Verbindungen kann erhöht werden.
- b) Der Strom der Ausgangssignale, die die gespeicherten Informationen darstellen, kann erhöht werden, da die Bitleitungskapazität vermindert werden kann.
- c) Der Schritt des Abflachens des Zwischenschichtisola tionsfilmes, welcher auf der Bitleitung ausgebildet ist, kann in hinreichender Weise durchgeführt werden.
Obwohl bei dem obigen Ausführungsbeispiel Metalle mit hohen
Schmelzpunkten für die Bitleitungen des Speicherzellenfeldes
eines DRAM verwendet werden, können derartige Materialien
auch für die Hilfswortleitungen und ähnliche Strukturen in
den höheren Schichten eingesetzt werden.
Obwohl beim Ausführungsbeispiel die vielschichtigen Ver
bindungen einer Speicherzelle eines gestapelten DRAM be
schrieben wurden, ist der Anwendungsbereich der Erfindung
nicht auf einen derartigen Fall beschränkt, sondern kann
ebenfalls auf andere vielschichtige Verbindungsstrukturen
und Schaltungen angewendet werden.
Erfindungsgemäß werden Verbindungsschichten in vergleichs
weise oberen Schichten einer Halbleiterspeichervorrichtung
mit einem sogenannten gestapelten Kondensator aus Materia
lien wie beispielsweise Metallen mit hohen Schmelzpunkten
und niedriger Reflektionskraft hergestellt. Die Präzision in
der Musterstrukturierung der Verbindungsschicht kann ver
bessert werden. Daher kann die Zuverlässigkeit der Verbin
dungsschicht erhöht werden und eine Halbleiterspeichervor
richtung mit hoher Zuverlässigkeit und hohem Integrations
grad geschaffen werden.
Claims (4)
1. Speichervorrichtung, gekennzeichnet durch folgende
Merkmale:
einen MOS-Transistor (3) mit einer ersten leitfähigen Schicht (1 b, 1 c), die eine erste Verbindungsschicht darstellt, die auf einer Oberfläche eines Halbleiter bereiches (5) eines ersten Leitfähigkeitstyps ausge bildet ist, der durch einen Oxidfilm (18) zum Isolieren von Elementen umgeben ist, mit einem dazwischen angeord neten isolierenden Film (6) und mit Dotierungsbereichen (8 a, 8 b) eines zweiten Leitfähigkeitstyps, die in dem Halbleiterbereich sandwichartig bezüglich der ersten leitfähigen Schicht von beiden Seiten angeordnet sind;
einen Kondensator (4) mit einer zweiten leitfähigen Schicht (9), die sich oberhalb der ersten leitfähigen Schicht zu einem oberen Abschnitt des für die Isolation dienenden Oxidfilmes erstreckt, wobei ein Abschnitt der selben mit einem der Dotierungsbereiche des zweiten Leit fähigkeitstyps verbunden ist, mit einem dielektrischen Film (10), der auf der zweiten leitfähigen Schicht aus gebildet ist, und mit einer dritten leitfähigen Schicht (11), die auf dem dielektrischen Film ausgebildet ist;
eine zweite Verbindungsschicht (2 a, 2 b), die aus einem Material besteht, das aus einer Gruppe ausgewählt ist, die Metalle mit hohem Schmelzpunkt, Silizide von Metallen mit hohem Schmelzpunkt und Polycide umfaßt, und die in einer Richtung senkrecht zur ersten leitfähigen Schicht oberhalb des Kondensators verläuft, wobei ein erster Zwischenschichtisolationsfilm zwischen diesen Schichten liegt.
einen MOS-Transistor (3) mit einer ersten leitfähigen Schicht (1 b, 1 c), die eine erste Verbindungsschicht darstellt, die auf einer Oberfläche eines Halbleiter bereiches (5) eines ersten Leitfähigkeitstyps ausge bildet ist, der durch einen Oxidfilm (18) zum Isolieren von Elementen umgeben ist, mit einem dazwischen angeord neten isolierenden Film (6) und mit Dotierungsbereichen (8 a, 8 b) eines zweiten Leitfähigkeitstyps, die in dem Halbleiterbereich sandwichartig bezüglich der ersten leitfähigen Schicht von beiden Seiten angeordnet sind;
einen Kondensator (4) mit einer zweiten leitfähigen Schicht (9), die sich oberhalb der ersten leitfähigen Schicht zu einem oberen Abschnitt des für die Isolation dienenden Oxidfilmes erstreckt, wobei ein Abschnitt der selben mit einem der Dotierungsbereiche des zweiten Leit fähigkeitstyps verbunden ist, mit einem dielektrischen Film (10), der auf der zweiten leitfähigen Schicht aus gebildet ist, und mit einer dritten leitfähigen Schicht (11), die auf dem dielektrischen Film ausgebildet ist;
eine zweite Verbindungsschicht (2 a, 2 b), die aus einem Material besteht, das aus einer Gruppe ausgewählt ist, die Metalle mit hohem Schmelzpunkt, Silizide von Metallen mit hohem Schmelzpunkt und Polycide umfaßt, und die in einer Richtung senkrecht zur ersten leitfähigen Schicht oberhalb des Kondensators verläuft, wobei ein erster Zwischenschichtisolationsfilm zwischen diesen Schichten liegt.
2. Halbleiterspeichervorrichtung, gekennzeichnet durch
folgende Merkmale:
einen MOS-Transistor (3) mit einer ersten leitfähigen Schicht (1 b, 1 c), die eine erste Verbindungsschicht darstellt, die auf einer Oberfläche eines Halbleiter bereiches (5) eines ersten Leitfähigkeitstyps ausge bildet ist, der durch einen Oxidfilm (18) zum Isolieren von Elementen umgeben ist, mit einem dazwischen angeord neten isolierenden Film (6) und mit Dotierungsbereichen (8 a, 8 b) eines zweiten Leitfähigkeitstyps, die in dem Halbleiterbereich sandwichartig bezüglich der ersten leitfähigen Schicht von beiden Seiten angeordnet sind;
einen Kondensator (4) mit einer zweiten leitfähigen Schicht (9), die sich oberhalb der ersten leitfähigen Schicht zu einem oberen Abschnitt des für die Isolation dienenden Oxidfilmes erstreckt, wobei ein Abschnitt der selben mit einem der Dotierungsbereiche des zweiten Leit fähigkeitstyps verbunden ist, mit einem dielektrischen Film (10), der auf der zweiten leitfähigen Schicht aus gebildet ist, und mit einer dritten leitfähigen Schicht (11), die auf dem dielektrischen Film ausgebildet ist;
eine zweite Verbindungsschicht (2 a, 2 b), die aus einem Material besteht, das aus einer Gruppe ausgewählt ist, die Metalle mit hohem Schmelzpunkt, Silizide von Metallen mit hohem Schmelzpunkt und Polycide umfaßt, und die in einer Richtung senkrecht zur ersten leitfähigen Schicht oberhalb des Kondensators verläuft, wobei ein erster Zwischenschichtisolationsfilm zwischen diesen Schichten liegt; und
eine dritte Verbindungsschicht (20 a, 20 b, 20 c, 20 d), die oberhalb der zweiten Verbindungsschicht in Ausrichtung mit der ersten Verbindungsschicht angeordnet ist und mit dieser elektrisch verbunden ist.
einen MOS-Transistor (3) mit einer ersten leitfähigen Schicht (1 b, 1 c), die eine erste Verbindungsschicht darstellt, die auf einer Oberfläche eines Halbleiter bereiches (5) eines ersten Leitfähigkeitstyps ausge bildet ist, der durch einen Oxidfilm (18) zum Isolieren von Elementen umgeben ist, mit einem dazwischen angeord neten isolierenden Film (6) und mit Dotierungsbereichen (8 a, 8 b) eines zweiten Leitfähigkeitstyps, die in dem Halbleiterbereich sandwichartig bezüglich der ersten leitfähigen Schicht von beiden Seiten angeordnet sind;
einen Kondensator (4) mit einer zweiten leitfähigen Schicht (9), die sich oberhalb der ersten leitfähigen Schicht zu einem oberen Abschnitt des für die Isolation dienenden Oxidfilmes erstreckt, wobei ein Abschnitt der selben mit einem der Dotierungsbereiche des zweiten Leit fähigkeitstyps verbunden ist, mit einem dielektrischen Film (10), der auf der zweiten leitfähigen Schicht aus gebildet ist, und mit einer dritten leitfähigen Schicht (11), die auf dem dielektrischen Film ausgebildet ist;
eine zweite Verbindungsschicht (2 a, 2 b), die aus einem Material besteht, das aus einer Gruppe ausgewählt ist, die Metalle mit hohem Schmelzpunkt, Silizide von Metallen mit hohem Schmelzpunkt und Polycide umfaßt, und die in einer Richtung senkrecht zur ersten leitfähigen Schicht oberhalb des Kondensators verläuft, wobei ein erster Zwischenschichtisolationsfilm zwischen diesen Schichten liegt; und
eine dritte Verbindungsschicht (20 a, 20 b, 20 c, 20 d), die oberhalb der zweiten Verbindungsschicht in Ausrichtung mit der ersten Verbindungsschicht angeordnet ist und mit dieser elektrisch verbunden ist.
3. Halbleiterspeichervorrichtung nach Anspruch 2, dadurch
gekennzeichnet, daß die dritte Verbindungsschicht (20 a,
20 b, 20 c, 20 d) aus Aluminium besteht.
4. Halbleiterspeichervorrichtung nach Anspruch 2, dadurch
gekennzeichnet, daß die dritte Verbindungsschicht (20 a,
20 b, 20 c, 20 d) aus einem Material besteht, das aus einer
Gruppe ausgewählt ist, die Metalle mit hohem Schmelz
punkt, ein Silizid eines Metalles mit einem hohen
Schmelzpunkt und ein Polycid umfaßt.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63230817A JPH0279463A (ja) | 1988-09-14 | 1988-09-14 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE3930639A1 true DE3930639A1 (de) | 1990-05-17 |
DE3930639C2 DE3930639C2 (de) | 1993-01-21 |
Family
ID=16913743
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE3930639A Granted DE3930639A1 (de) | 1988-09-14 | 1989-09-13 | Halbleiterspeichervorrichtung |
Country Status (3)
Country | Link |
---|---|
US (1) | US5153689A (de) |
JP (1) | JPH0279463A (de) |
DE (1) | DE3930639A1 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5600162A (en) * | 1992-08-10 | 1997-02-04 | Siemens Aktiengesellschaft | DRAM-type memory cell arrangement on a substrate |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2702805B2 (ja) * | 1990-07-23 | 1998-01-26 | 松下電子工業株式会社 | 半導体記憶装置 |
JP2901423B2 (ja) * | 1992-08-04 | 1999-06-07 | 三菱電機株式会社 | 電界効果トランジスタの製造方法 |
US5334802A (en) * | 1992-09-02 | 1994-08-02 | Texas Instruments Incorporated | Method and configuration for reducing electrical noise in integrated circuit devices |
JP2976842B2 (ja) * | 1995-04-20 | 1999-11-10 | 日本電気株式会社 | 半導体記憶装置の製造方法 |
US5926359A (en) * | 1996-04-01 | 1999-07-20 | International Business Machines Corporation | Metal-insulator-metal capacitor |
KR100230367B1 (ko) * | 1996-08-19 | 1999-11-15 | 윤종용 | 반도체 디바이스의 제조방법 |
US20010013660A1 (en) * | 1999-01-04 | 2001-08-16 | Peter Richard Duncombe | Beol decoupling capacitor |
KR100532941B1 (ko) * | 1999-06-21 | 2005-12-02 | 주식회사 하이닉스반도체 | 반도체 소자의 제조방법 |
JP4818578B2 (ja) * | 2003-08-06 | 2011-11-16 | ルネサスエレクトロニクス株式会社 | 不揮発性半導体記憶装置およびその製造方法 |
US7366046B2 (en) * | 2005-08-16 | 2008-04-29 | Novelics, Llc | DRAM density enhancements |
JP4887802B2 (ja) * | 2006-01-26 | 2012-02-29 | 富士通セミコンダクター株式会社 | 半導体装置とその製造方法 |
JP4658977B2 (ja) * | 2007-01-31 | 2011-03-23 | エルピーダメモリ株式会社 | 半導体装置の製造方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3428565A1 (de) * | 1983-08-18 | 1985-03-07 | General Electric Co., Schenectady, N.Y. | Antireflexionsueberzug fuer optische lithographie |
DE3435750A1 (de) * | 1984-09-28 | 1986-04-10 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zum erzielen einer konstanten masshaltigkeit von leiterbahnen in integrierten schaltkreisen |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3304651A1 (de) * | 1983-02-10 | 1984-08-16 | Siemens AG, 1000 Berlin und 8000 München | Dynamische halbleiterspeicherzelle mit wahlfreiem zugriff (dram) und verfahren zu ihrer herstellung |
JPS59154027A (ja) * | 1983-02-21 | 1984-09-03 | Mitsubishi Electric Corp | 金属パタ−ンの形成方法 |
JPH0618257B2 (ja) * | 1984-04-28 | 1994-03-09 | 富士通株式会社 | 半導体記憶装置の製造方法 |
US4810619A (en) * | 1987-08-12 | 1989-03-07 | General Electric Co. | Photolithography over reflective substrates comprising a titanium nitride layer |
-
1988
- 1988-09-14 JP JP63230817A patent/JPH0279463A/ja active Pending
-
1989
- 1989-09-08 US US07/404,528 patent/US5153689A/en not_active Expired - Lifetime
- 1989-09-13 DE DE3930639A patent/DE3930639A1/de active Granted
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3428565A1 (de) * | 1983-08-18 | 1985-03-07 | General Electric Co., Schenectady, N.Y. | Antireflexionsueberzug fuer optische lithographie |
DE3435750A1 (de) * | 1984-09-28 | 1986-04-10 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zum erzielen einer konstanten masshaltigkeit von leiterbahnen in integrierten schaltkreisen |
Non-Patent Citations (4)
Title |
---|
Electronics, August 1982, S. 116-119 * |
IBM IDB, Vol. 22, Nr. 12, Mai 1980, S. 5466, 5467 * |
IEEE Journal of Solid-State Circuits, Vol. SC-15, Nr. 4, August 1980, S. 661-666 * |
IEEE Journal of Solid-State Circuits, Vol. SC-20, Nr. 5, Oktober 1985, S. 903-908 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5600162A (en) * | 1992-08-10 | 1997-02-04 | Siemens Aktiengesellschaft | DRAM-type memory cell arrangement on a substrate |
Also Published As
Publication number | Publication date |
---|---|
JPH0279463A (ja) | 1990-03-20 |
DE3930639C2 (de) | 1993-01-21 |
US5153689A (en) | 1992-10-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3854421T2 (de) | Dynamische Speicheranordnung mit wahlfreiem Zugriff und Herstellungsverfahren dafür. | |
DE10164049B4 (de) | Passive Bauelementstruktur und diese enthaltendes integriertes Schaltkreisbauelement und Halbleiterbauelement | |
DE69118737T2 (de) | Dynamische Speicheranordnung mit wahlfreiem Zugriff mit Bitleitungen, die im Substrat vergraben sind | |
DE4109774C2 (de) | ||
DE69527104T2 (de) | Struktur von Kontakt zwischen Leiterschichten in einer halbleiterintegrierte Schaltungsanordnung und Verfahren zur Herstellung des Kontakts | |
DE3513034C2 (de) | Verfahren zur Herstellung einer Halbleitervorrichtung | |
DE3922456A1 (de) | Halbleiterspeichereinrichtung und verfahren zur herstellung derselben | |
DE4221511C2 (de) | Verfahren zum Bilden von Bitstellenleitungen auf einem Halbleiterwafer | |
DE4113932A1 (de) | Dram mit peripherieschaltung, in der der source-drain-verdrahtungskontakt eines mos-transistors durch eine pad-schicht klein gehalten wird und herstellungsverfahren hierfuer | |
DE4215001C2 (de) | Halbleitervorrichtung und Herstellungsverfahren dafür | |
DE4318660C2 (de) | Halbleitereinrichtung und Herstellungsverfahren dafür | |
DE4445796C2 (de) | Verfahren zum Ausbilden einer Halbleiterspeichervorrichtung | |
DE4316503C2 (de) | Verfahren zur Herstellung von Speicherzellen mit verdeckten Bitleitern | |
DE19718721C2 (de) | DRAM-Zellenanordnung und Verfahren zu deren Herstellung | |
DE4332074A1 (de) | Halbleiterspeichereinrichtung und Verfahren zu ihrer Herstellung | |
DE3930639C2 (de) | ||
DE69133410T2 (de) | Schichtstruktur mit einem Kontaktloch für Flossenkondensatoren in Drams und Verfahren zur Herstellung derselben | |
DE102004007244B4 (de) | Verfahren zur Bildung einer Leiterbahn mittels eines Damascene-Verfahrens unter Verwendung einer aus Kontakten gebildeten Hartmaske | |
DE4203565C2 (de) | Verfahren zur Herstellung einer Halbleitervorrichtung | |
EP0591769B1 (de) | Herstellverfahren für ein selbstjustiertes Kontaktloch und Halbleiterstruktur | |
DE10223748B4 (de) | Verfahren zum Ausbilden einer integrierten Speicherschaltungsanordnung | |
DE19726069B4 (de) | Halbleitereinrichtung mit einer unteren und einer oberen Elektrode und zugehöriges Herstellungsverfahren | |
DE69030433T2 (de) | Herstellungsmethode für Halbleiterspeicher | |
DD299990A5 (de) | Ein-Transistor-Speicherzellenanordnung und Verfahren zu deren Herstellung | |
DE102008004510B4 (de) | Integrierte Schaltung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8364 | No opposition during term of opposition | ||
8320 | Willingness to grant licences declared (paragraph 23) | ||
8328 | Change in the person/name/address of the agent |
Representative=s name: PRUFER & PARTNER GBR, 81545 MUENCHEN |