[go: up one dir, main page]

DE1524900B2 - Bistabile Speicherzelle mit zwei Transistoren - Google Patents

Bistabile Speicherzelle mit zwei Transistoren

Info

Publication number
DE1524900B2
DE1524900B2 DE1524900A DE1524900A DE1524900B2 DE 1524900 B2 DE1524900 B2 DE 1524900B2 DE 1524900 A DE1524900 A DE 1524900A DE 1524900 A DE1524900 A DE 1524900A DE 1524900 B2 DE1524900 B2 DE 1524900B2
Authority
DE
Germany
Prior art keywords
memory cell
line
memory
transistors
cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE1524900A
Other languages
English (en)
Other versions
DE1524900A1 (de
DE1524900C3 (de
Inventor
Peter Alan Edward Winchester Gardner
Michael Henry Chandlers Ford Hallett
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of DE1524900A1 publication Critical patent/DE1524900A1/de
Publication of DE1524900B2 publication Critical patent/DE1524900B2/de
Application granted granted Critical
Publication of DE1524900C3 publication Critical patent/DE1524900C3/de
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • H03K3/288Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable using additional transistors in the input circuit
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/41Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
    • G11C11/411Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using bipolar transistors only
    • G11C11/4116Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using bipolar transistors only with at least one cell access via separately connected emittors of said transistors or via multiple emittors, e.g. T2L, ECL
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C15/00Digital stores in which information comprising one or more characteristic parts is written into the store and in which information is read-out by searching for one or more of these characteristic parts, i.e. associative or content-addressed stores
    • G11C15/04Digital stores in which information comprising one or more characteristic parts is written into the store and in which information is read-out by searching for one or more of these characteristic parts, i.e. associative or content-addressed stores using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/012Modifications of generator to improve response time or to decrease power consumption
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/037Bistable circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Static Random-Access Memory (AREA)
  • Semiconductor Memories (AREA)

Description

3 4
eines Speichers in monolithischer Technik eignet und nicht zur Ausgangsleitung fließt. Wenn eine Zelle abdie deshalb mit einem Minimum an Bauelementen gefragt werden muß, um festzustellen, welcher binäre ausgerüstet sein soll. Wert gespeichert ist, wird die Spannung einer der
Die erfindungsgemäße Lösung der Aufgabe besteht Steuerleitungen 7 oder 9 über die Spannung der zunun darin, daß ein Emitter jedes Transistors mit je 5 gehörigen Ausgangsleitung 6 oder 8 gehoben. Wenn einer Ausgangsleitung verbunden ist, daß der zweite sich der an der Steuerleitung angeschlossene Tran-Emitter jedes Transistors mit je einer Steuerleitung sistor in seinem leitenden Zustand befindet, wird der verbunden ist, über die die Abfrage der Speicherzelle normalerweise zur Steuerleitung fließende Strom zum erfolgt, wobei die Spannung auf einer der Steuer- Ausgangsleiter geführt, wo er abgefühlt wird. Mit leitungen über die Spannung der zugehörigen Aus- i° jeder Ausgangsleitung ist ein Leseverstärker verbungangsleitung gehoben wird. den. Wenn der an der Steuerleitung angeschlossene
Der Vorteil dieser Speicherzelle besteht darin, daß Transistor nicht leitend ist, wird kein Impuls auf der nur zwei Transistoren für eine einwandfreie Ansteue- Ausgangsleitung entstehen, und daraus ist zu ersehen, rung der Speicherzelle erforderlich sind und daß daß der andere Transistor leitet. Daraus folgt, daß außerdem nur zwei Widerstände benötigt werden. 15 die Abfrage einer der beiden Steuerleitungen den Aus diesem schaltungstechnischen Aufbau ergibt sich Zustand der Zelle und damit den gespeicherten biauch bei der Herstellung in integrierter Technik noch nären Wert anzeigt. Obwohl das nicht wesentlich ist, der gravierende Vorteil gegenüber den bekannten kann man zur gleichen Zeit, zu der der Impuls auf Schaltungen, daß die sehr platzaufwendigen Koppel- die Steuerleitung gegeben wird, einen Impuls auf die widerstände tatsächlich entfallen können. Außerdem 20 gemeinsame Leitung 3 geben und so ein größeres ist die Zelle sehr leicht auch als assoziative Speicher- Signal auf der Ausgangsleitung erzeugen, wenn der zelle zu verwenden, ohne daß im Herstellungsprozeß zugehörige Transistor leitend ist. größere Änderungen erforderlich sind. Die zu einer Leseoperation gehörigen Impulszüge
Die Erfindung wird an Hand eines in der Zeich- sind in Fig. 2 dargestellt. Die Fig. 2a zeigt die nung dargestellten Ausführungsbeispiels beschrieben. 25 Spannungsform, die auf einer der Steuerleitungen 7 Es zeigt oder 9 gegeben wurde, wobei zu ersehen ist, daß die
F i g. 1 eine erfindungsgemäße Speicherzelle, Spannung von ihrem normalen Grundwert auf 0,2 V
F i g. 2 die an das in F i g. 1 dargestellte Element angehoben wurde. Wenn der an die erregte Steuergegebenen Impulse zur Erzeugung einer Leseopera- leitung angeschlossene Transistor in seinem leitenden^ tion, " . 30 Zustand ist, tritt eine Spannungsänderung ähnlich"'
Fig. 3 die an das Element gegebenen Impulse zur der in Fig. 2b dargestellten auf den Ausgangsleitun-Erzeugung einer Schreiboperation, gen 6 oder 8 auf und kann durch die Leseverstärker
F i g. 4 die Impulszüge für ein weiteres Schreibver- wahrgenommen werden. Wenn der an die erregte fahren, Steuerleitung angeschlossene Transistor nicht leitet,
F i g. 5 die schematische Darstellung eines Spei- 35 wird natürlich kein Signal auf einer Ausgangsleitung cherS mit den in Fig. 1 dargestellten Speicher- erzeugt. Infolgedessen kann der Zustand der Speielementen, chereinheit dadurch festgestellt werden, daß man
Fig. 6 die schematische Darstellung eines Spei- eine Steuerleitung erregt und feststellt, ob auf der chers nach F i g. 5 in Verwendung für Verschiebe- zugehörigen Ausgangsleitung ein Impuls erzeugt wird operationen, 40 oder nicht. Ein größeres Ausgangssignal erhält man,
F i g. 7 eine für den in F i g. 6 dargestellten Spei- wenn während der Erregungszeit der Steuerleitung eher verwendete Schaltung und ein positiver Impuls auf die gemeinsame Leitung 3
Fig. 8 einen veränderten, für Verschiebeopera- gegeben wird, dies ist durch die Wellenform C in tionen geeigneten Speicher. F i g. 2 dargestellt. Dieser Vorteil wird jedoch zu
In Fig. 1 ist eine Datenspeicherzelle mit zwei 45 einem gewissen Grad wieder durch die zusätzlich Doppelemitter-Transistoren 1 und 2 dargestellt, deren anzuordnende Schaltung aufgehoben, die diesen posi-Basis- und Kollektor-Elektroden kreuzgekoppelt sind. tiven Impuls auf die Versorgungsleitung gibt. Es ist
Die Kollektor-Elektroden der beiden Transistoren 1 zu beachten, daß die normale Spannung auf der Aus- und 2 sind mit einer gemeinsamen Leitung 3 über gangsleitung höher liegt als die normale Spannung gleiche Widerstände 4 und 5 verbunden, die die 50 auf der Steuerleitung, so daß der Strom durch einen Speisespannung zuführen. Eine Emitter-Elektrode an diese Leitungen angeschlossenen leitenden Trandes Transistors 1 ist mit einer Ausgangsleitung 6 und sistor normalerweise zur Steuerleitung fließt, die andere mit einer Steuerleitung 7 verbunden. In Im folgenden werden zwei Verfahren beschrieben,
ähnlicher Weise ist eine Emitter-Elektrode des Tran- mit denen Daten in die Zelle eingespeichert werden sistors 2 mit einer Ausgangsleitung 8 und die andere 55 können. In F i g. 3 sind verschiedene Spannungspegel mit einer Steuerleitung 9 verbunden. Die Spannungen angegeben, die auf die Zelle gegeben werden müssen, auf den Leitungen 3, 6 und 8 und auf den Steuer- um eine »Schreiboperation« auszuführen. Die Spanleitungen 7 und 9 sind so gewählt, daß die Schaltung nung auf Leitung 3 wird von ihrem Normalwert von als bistabile Kippschaltung arbeitet und zum Spei- 1,5 auf 0,8 V gesenkt, wie in Fig. 3a dargestellt, ehern von Daten in binärer Form verwendet werden 60 Der zu dieser Zeit leitende Transistor bleibt weiter kann. Wenn also ein Transistor leitend ist, speichert leitend, aber die Zelle spricht jetzt leichter auf Spandie Schaltung einen binären Wert, und wenn der nungsänderungen an den anderen Elektroden an. andere Transistor leitet, speichert sie einen zweiten Durch entsprechende Erregung der Steuer- und Ausbinären Wert. Die Spannung der Steuerleitungen 7 gangsleitungen, die mit den Transistoren 1 oder 2 und 9 wird normalerweise auf einem niedrigeren 65 verbunden sind, können Daten eingeschrieben wer-Wert gehalten als die der Ausgangsleitungen 6 und 8, den. Es spielt keine Rolle, welche Leitungen benutzt so daß der Strom durch einen leitenden Transistor werden, und da die Arbeitsweise in jedem Falle dienormalerweise zu der zugeordneten Steuerleitung und selbe ist, wird die Schreiboperation unter Verwen-
5 6
dung der Ausgangsleitung 6 bzw. Steuerleitung 7 be- Einfachheit halber sind nur ein kleiner Speicherteil schrieben, die an den Transistor 1 angeschlossen sowie die Steuerleitungen 7 und 9 und die Ausgangssind, leitungen 6 und 8 dargestellt. Die Punkte stellen die Wenn sich die Zelle im Bereich größerer Ansprech- Transistoren der Speicherzellen dar, und die Kreuzempfindlichkeit befindet, wird die Spannung auf der 5 kopplungs- und Verbindungsanschlüsse sind weg-Steuerleitung 7 von ihrem normalen Erdpotential auf gelassen. Diese Anordnung der Speicherzellen in —0,5 V gesenkt, um sicherzustellen, daß der Tran- Zeilen und Spalten bedeutet, daß Daten gleichzeitig sistor 1 leitend wird. Unmittelbar danach wird die in mehrere Stellen eingelesen werden können. Wenn Steuerleitung 7 mit 0,5 V positiv beaufschlagt, man also die entsprechenden Spannungsimpulse in wodurch der Strom vom Transistor 1 auf die Aus- io Abhängigkeit von den zu speichernden binären gangsleitung 6 geleitet wird (Fig. 2b). Wenn der Werten auf die Ausgangsleitungen 6 und 8 gibt und Transistor 1 in seinem leitenden Zustand den binären die Spannung der Steuer- und Speisespannungsleitun-Wert darstellt, der gespeichert werden soll, ist kein gen gemäß obiger Erklärung steuert, kann eine Anweiterer Schritt erforderlich, und wenn die Spannung zahl von Bits, die ein Datenwort darstellen, gleichauf Steuerleitung 7 wieder auf Null reduziert und die 15 zeitig in eine Speicherzeile geschrieben werden. Da Versorgungsspannung auf Leitung 3 wieder auf ihren ein Wort in Richtung der Steuerleitungen 7 und 9 genormalen Betriebswert angehoben wird, bleibt der speichert wird, werden diese auch Wortleitungen des Transistor 1 im leitenden Zustand, und der Strom Speichers genannt. In ähnlicher Weise werden die fließt wieder über die Steuerleitung 7. Wenn anderer- Ausgangsleitungen 6 und 8 auch Bit-/Abfrage-Leiseits der gewünschte binäre Wert nicht durch den 20 tungen des Speichers genannt, da das an einer beTransistor 1, sondern durch den Transistor2 in lei- stimmten Speicherstelle Al, Al ... A4 zu speitendem Zustand dargestellt wird, wird ein positiver chernde Bit durch die Spannungen gesteuert wird, die Impuls gleichzeitig auf Ausgangsleitung 6 und Steuer- auf die Ausgangsleitungen gegeben werden. Bei Be-' leitung 7 gegeben. Dadurch schaltet die Zelle von trachtung des Speichers fällt seine Symmetrie auf,-einem in den anderen Zustand um, und der Transi- 25 insofern, als die Abfrageeinheiten mit den Steuerstor 2 wird leitend. Die zu diesem Zweck auf die leitungen 7 und 9 verbunden und Daten aus dem Ausgangsleitung 6 gegebenen Spannungsimpulse sind Speicher durch Abfragen der Bit-/Abfrage-Leitungen in F i g. 3 c dargestellt. Dieser leitende Zustand wird ausgelesen werden können. Diese sogenannte zweiaufrechterhalten, wenn Steuerleitung 7, Ausgangs- seitige Abfrage ist besonders nützlich bei Betrieb des leitung 6 und Versorgungsleitung 3 wieder auf ihre 30 Speichers als Assoziativspeicher. Wenn z. B. ein normale Betriebsspannung zurückkehren, und die Adreßwort, für das der Inhalt des Speichers gesucht Zelle speichert den gewünschten Binärwert. Der werden soll, in Komplementform auf die Bit-/Ab-Vollständigkeit halber zeigt die Fig. 3d, wie die frageleitung gegeben wird, d. h. die Nullen im Kom-Ausgangsleitung 6 auf konstanter Spannung gehalten plementwort als positive Signale auf die Null-Bitwird, wenn der zu speichernde Binärwert bereits 35 Abfragleitungen und die Einsen im Komplementwort durch den leitenden Transistor 1 dargestellt wird. Da als positive Signale auf die Eins-Bit-Abfrageleitungen die Spannungen der beiden Emitter des Transistors 1 gegeben werden, zeigt das Fehlen eines Signals auf nicht beide über die Spannungen der Emitter des der Steuerleitung die Übereinstimmung des Adreß-Transistors 2 ansteigen, bleibt der Zustand der Zelle Wortes mit dem zu dieser Steuerleitung gehörigen geunverändert. 40 speicherten Wort an.
Ein anderes Verfahren zum Einschreiben von Bei der hier beschriebenen Ausführung wurde die Daten wird im folgenden an Hand von F i g. 4 be- Speicherung einer binären Eins angenommen, wenn schrieben. Zuerst wird die Spannung der beiden Transistor 2 leitend ist, und eine binäre Null, wenn Steuerleitungen 7 und 9 (s. hierzu die F i g. 4 a und Transistor 1 leitet. Die mit dem Transistor 2 einer 4 b) angehoben, um den Strom vom leitenden Tran- 45 Zelle verbundenen Wortleitungen 7 und Bit-/Absistor auf die zugehörige Ausgangsleitung 6 oder 8 zu frageleitung 8 werden der Einfachheit halber als leiten. Die Spannung der Ausgangsleitungen 6 oder 8, Eins-Wortleitung und Eins-Bit-Abfrageleitung bedie an den schließlich leitend zu machenden Transi- zeichnet. In gleicher Weise-werden die Wortleitung 9 stör angeschlossen sind, wird entweder unverändert und die Bit-Abfrageleitung 6 als Null-Wortleitung belassen oder gesenkt (s. Fig. 4c) und die Spannung 50 und Null-Bit-Abfrageleitung bezeichnet, der anderen Ausgangsleitung angehoben (s. F i g. 4d), Der soweit beschriebene Datenspeicher kann nicht um einen Stromfluß dorthin zu sperren. Dadurch nur Daten speichern, sondern auch verschiedene wird der Transistor mit dem am stärksten negativen logische Operationen ausführen. Erne logische Daten-Emitter in den leitenden Zustand gebracht. Dieser übertragung von einer Speicherzelle in eine mit der-Vorgang wird durch Senken der Versorgungsspan- 55 selben Bit-Abfrageleitung verbundene andere Speinung (s. F i g. 4 e), wie oben mit Bezug auf F i g. 2 cherzelle kann durch Erregung der entsprechenden beschrieben, unterstützt. Leitungen erfolgen. Wenn z. B. der Inhalt der Spei-
Wenn die Versorgungsspannung so weit gesenkt cherzelle A1 entsprechend obiger Beschreibung auswird, daß die Transistoren aufhören zu leiten, ist die gelesen und gleichzeitig die an den Kollektoren der Spannungsdifferenz zwischen den zum Umschalten 60 Zelle 52 liegende Versorgungsspannung gesenkt auf die Ausgangsleitung gegebenen positiven und wird, um diese Spannung in den Bereich ihrer größten negativen Signalen wesentlich geringer. Der Tran- Ansprechempfindlichkeit zu bringen, und die Steuersistor mit der niedrigeren Emitterspannung schließt spannung angehoben wird, speichert die Zelle Bl den den anderen Transistor aus, wenn die Versorgungs- entgegengesetzten Binärwert, wenn ein Impuls auf spannung wieder auf ihren Ruhewert oder normalen 65 der Bit-Abfrageleitung der Zelle A1 erscheint. Zu Betriebswert zurückkehrt. diesem Zweck muß die Zelle abgefragt werden, die
In F i g. 5 ist ein Datenspeicher dargestellt, der die die mit dem leitenden Transistor verbundene Wort-
oben beschriebenen Speicherzellen verwendet. Der leitung benutzt. Angenommen, daß Al eine binäre
Eins speichert, dann erzeugt die Abfrage auf der Das zu verschiebende Bit, z. B. A 2, wird, wie oben Wortleitung 7 einen Impuls auf der Bit-Abfrage- beschrieben, auf die Einer-Bit-Abfrageleitung durch leitung 8, die zum Schreiben einer binären Null in entsprechende Erregung der A-Wortleitung 7 aus- Bl, Cl oder D1 verwendet werden kann, je nach- gelesen. Gleichzeitig wird die Zelle, z. B. C1, in die dem, welche Zelle in dem Bereich ihrer größten An- 5 das Bit geschoben werden soll, unter Verwendung Sprechempfindlichkeit liegt. Wenn A1 auf der Wort- der Null-Wortleitung 9 auf Null gesetzt. Wenn A 2 leitung 9 abgefragt wird, erscheint kein Impuls auf dann eine binäre Null gespeichert hatte, erscheint der Bit-Abfrageleitung 6, und der Zustand der an- kein Impuls auf der Bit-Abfrageleitung 8 für die sprechempfindlichen Zelle bleibt unverändert. Zelle A 2, und infolgedessen wird die Bit-Abfrage-
Die folgenden Beispiele zeigen Ausführungsmög- io leitung 6 der Zelle Cl nicht erregt. Somit bleibt die lichkeiten für kompliziertere logische Operationen Zelle C1 in dem Null-Zustand, und das in A 2 gemitteis dieser »Übertragungstechnik«, speicherte Bit ist nach Cl verschoben. Wenn A2
eine Eins gespeichert hat, wird der auf der Bit-Ab-
Beispiel 1 frageleitung 8 erzeugte Impuls über die externe Schal-
15 rung 10 auf die Bit-Abfrageleitung 6 der Zelle Cl
Zelle A1 und Bl werden gleichzeitig an der Eins- geleitet, wodurch sich der Zustand dieser Zelle ändert Bit-Abfrageleitung abgefragt, und die Zelle Cl wird und vom gelöschten Null-Zustand in den Eins-Zustand durch Senken der Kollektorspannung und Anheben umschaltet, wodurch die Verschiebung erfolgt. Da der Spannung auf den Steuerleitungen ansprechbar die Null-Bit-Abfrageleitung 6 einer Zelle mit der gemacht. Daraus folgt, daß die Zelle Cl nach dieser «o Eins-Bit-Abfrageleitung 8 der Nachbarzelle verbun-Operation nur eine binäre Eins speichert, wenn sie den ist, kann eine Information leicht durch den zu Anfang eine binäre Eins gespeichert hatte und ganzen Speicher verschoben werden. Das einzige beide Zellen A1 und B1 eine binäre Null speicher- Kriterium hierbei besteht darin, daß ungeachtet der ten. Alle anderen Bedingungsmöglichkeiten führen zum Abfragen benutzten Wort- oder Bit-Abfragedazu, daß die Zelle Cl nach der Abfrage eine binäre »5 leitung für Null oder Eins die andere Wort- und Bit-Null speichert. Diese logische Operation kann durch Abfrageleitung zum Schreiben der Daten in den ■den Booleschen Ausdruck Speicher benutzt wird.
Die Schiebeschaltung 10 ist im einzelnen in F i g. 7
Cf ~ C1 · X · "E1 dargestellt und kann zur Verschiebung der Informa-
30 tion in beiden Richtungen im Speicher gesteuert wer*"
dargestellt werden, worin CF der Endzustand der den. So wird für eine Linksverschiebung ein positives Zelle Cl ist. Signal auf die Basiselektrode des Transistors 11 ge-
Beispiel 2 geben und für eine Rechtsverschiebung auf die Basis
elektrode des Transitstors 12. Der angewählte Tran-
Die Zellen Al und Bl werden gleichzeitig auf die 35 sistor wird leitend, und die Spannung am Punkt 13 Null-Bit-Abfrageleitung ausgelesen und Cl wieder, oder am Punkt 14 fällt ab. Wenn ein Impuls auf die wie oben beschrieben, ansprechbar gemacht. Daraus Bit-Abfrageleitung 8 von dem gerade ausgelesenen folgt, daß die Zelle Cl auf den Zustand einer binären Bit (in Fig. 7 als Bit η bezeichnet) erscheint, wird Eins umgeschaltet wird oder in diesem bleibt, wenn der im Ruhezustand ausgeschaltete Transistor 15 leisie entweder ursprünglich im Eins-Zustand war oder 40 tend. Dadurch wird der Transistor 16 abgeschaltet Al oder Bl eine binäre Null gespeichert hatten. und ebenfalls die vorher durch die Links- oder Alle anderen Bedingungen bringen Cl in den Stand Rechts-Verschiebungsimpulse angewählten Transieiner binären Null. Diese logische Operation kann stören 11 oder 12. Infolgedessen steigt die Spannung durch den Booleschen Ausdruck am Punkt 13 oder am Punkt 14, und ein positiver
45 Impuls wird auf die Null-Bit-Abfrageleitung 6 der
Cp = C1 + Z1 + F1 für den Empfang der Information angewählten
Speicherzelle übertragen. Wenn der Ausgangsimpuls
ausgedrückt werden. vom Bit η abfällt, wird Transistor 16 wieder leitend,
n.i.-i-, ο und der an die Null-Bit-Leitung gegebene Impuls ist
ßeispiel j 50 beendet.
Die Speicherzellen A1 und B1 werden gleichzeitig Schließlich kann der Speicher noch so verändert
an den Null- und Eins-Bit-Abfrageleitungen ausge- werden, daß eine Verschiebung ohne eine der gerade lesen, während die Zelle Cl in den ansprechbaren beschriebenen externen Schiebeschaltungen möglich Zustand gesetzt wird. Daraus folgt, daß der Status ist. Eine derartige Veränderung ist in F i g. 8 darvon Cl unverändert bleibt, wenn A1 und Bl ent- 55 gestellt. Hier sind die Wortleitungen 7 und 9 und di& gegengesetzte Werte gespeichert haben. Cl wird in Einer-Bit-Abfrageleitungen 8 mit den Zellen Al bis den Null-Zustand gebracht, wenn Al und Bl eine C4 wie vorher verbunden, aber die Null-Bit-AbEins gespeichert hatten, und in den Eins-Zustand, frageleitungen 6 sind diagonal durch den Speicher gewenn A1 und B1 eine Null gespeichert hatten. Somit führt. Somit erreicht man eine vertikale Verschiebung können die Bedingungen, die Cl zum Speichern einer 60 durch Auslesen auf der Einer-Bit-Abfrageleitung 8 Eins veranlassen, durch folgenden Ausdruck fest- und eine diagonale Verschiebung durch Auslesen auf gehalten werden: der Null-Bit-Abfrageleitung 6. Das Verfahren wird
dadurch etwas kompliziert, daß eine echte Verschie-
Cf = A1-Tf1-C1 +"A1-B1 -C1 + Z1 ·F1. bung stattfindet, wenn eine vertikale Verschiebung
65 ausgeführt wird, wogegen bei Ausführung einer diago-
Fig. 6 zeigt, wie mit externer Schaltung Ver- nalen Verschiebung eine Komplementverschiebung Schiebeoperationen im Speicher ausgeführt werden. stattfindet.
Hierzu 2 Blatt Zeichnungen
- 309 544/363

Claims (3)

1 2 integrierten Speichern räumlich sehr dicht nebenein- Patentanspriiche: ander sitzen, tritt durch die Verlustleistung der Spei cherzellen eine relativ hohe Erwärmung ein. Zum
1. Bistabile Speicherzelle aus zwei kreuz- und anderen ist man um die Verringerung der einzelnen gleichstromgekoppelten Transistoren mit Mehr- 5 Komponenten einer Schaltung deshalb bemüht, weil fachemittern, insbesondere Doppelemittern, ins- dadurch einmal die Fehlerrate sinkt und zum anderen besondere zur Verwendung als Speicherzelle in der Herstellungsprozeß sich vereinfacht und darüber einem in integrierter Technik aufgebauten Spei- hinaus auch noch die Packungsdichte pro Raumeincher, dadurch gekennzeichnet, daß ein heit erhöht werden kann.
Emitter jedes Transistors (1 und 2) mit je einer io Durch die österreichische Patentschrift 245 832 ist
Ausgangsleitung (6 bzw. 8) verbunden ist, daß der eine Speicherzelle aus Feldeffekt-Transistoren be-
zweite Emitter jedes Transistors (1 und 2) mit je kanntgeworden, die innen symmetrisch aufgebaut ist,
einer Steuerleitung (7 bzw. 9) verbunden ist, über jedoch außen unsymmetrisch angesteuert werden
die die Abfrage der Speicherzelle erfolgt, wobei kann. Die Vorteile dieser Zelle bestehen darin, daß
die Spannung auf einer der Steuerleitungen (7 15 beim Schreibvorgang nicht die volle Leistung erfor-
und 9) über die Spannung der zugehörigen Aus- derlich ist, wodurch sich eine erhebliche Reduzierung
gangsleistung (6 oder 8) gehoben wird. der gesamten Verlustleistung eines derartig aufgebau-
2. Bistabile Speicherzelle nach Anspruch 1, da- ten Speichers ergibt. Jedoch hat diese Zelle den durch gekennzeichnet, daß mit den Steuerleitun- Nachteil, daß die Arbeitswiderstände der beiden gen (7 und 9) Leseverstärker verbunden sind, die 20 Feldeffekt-Transistoren einer Zelle ebenfalls als FeIddann ein Lesesignal erhalten, wenn die Ausgangs- effekt-Transistoren ausgebildet sind. Dadurch läßt leitungen (6 und 8) als Abfrageleitungen betrie- sich zwar der Informationsinhalt sehr lange aufrechtben werden. erhalten, ohne daß eine nennenswerte Verlustleistung·
3. Bistabile Speicherzelle nach den Ansprü- dazu erforderlich ist, jedoch ist der Aufwand an ak-~ chen 1 und 2, dadurch gekennzeichnet, daß bei 25 tiven Schaltelementen sehr hoch.
Verwendung der Speicherzelle in einem inhalts- Außerdem ist durch die USA.-Patentschrift
adressierten Speicher die Suchworte in Komple- 3 218 613 eine Speicherzelle mit Halbleitern bekanntmentform auf die als Abfrageleitungen betriebe- geworden, die insbesondere für integrierte Speicher nen Ausgangsleitungen (6 und 8) gegeben werden angewendet wird. Diese Zelle besteht aus vier Tran-■und die Nullen im Komplementwert als positive 30 sistoren und vier Widerständen, wobei die beiden Signale auf die Null-Bit-Abfrageleitung und die inneren Transistoren kreuzgekoppelt sind und die Einsen im Komplementwert als positive Signale beiden äußeren Transistoren dem jeweils inneren zuauf die Eins-Bit-Abfrageleitungen gegeben wer- geordneten Transistor praktisch parallel geschaltet den, wodurch das Fehlen eines Signals auf einer sind. Dadurch ergibt sich eine Speicherzelle mit vier Steuerschaltung die Übereinstimmung des Such- 35 Emittern, an denen die verschiedenen Steuersignale Wortes mit dem zu dieser Steuerleitung gehörigen zur Ansteuerung der Speicherzelle angelegt sind. Datenwort anzeigt. Dieser Aufbau einer Speicherzelle aus vier Transisto
ren und vier Widerständen hat jedoch für die Herstellung in monolithischer Technik den großen Nach-40 teil, daß sehr viel Widerstände vorhanden sind, eine
relativ hohe Verlustrechnung vorhanden ist und
außerdem, daß zur Verbindung der Transistoren untereinander noch einzelne Leiterzüge erforderlich sind, die besonders schwierig herzustellen sind.
Die Erfindung betrifft eine bistabile Speicherzelle 45 Außerdem ist hinzuzufügen, daß die Emitter der aus zwei kreuz- und gleichstromgekoppelten Tran- beiden Transistoren zur Bildung eines ersten Flipsistoren mit Mehrfachemittern, insbesondere Doppel- flops direkt miteinander verbunden sind und von der emittern, insbesondere zur Verwendung als Speicher- gemeinsamen Leitung gesteuert werden und die beizeile in einem in integrierter Technik aufgebauten den Emitter der äußeren Transistoren zur Bildung Speicher. 50 des zweiten Flipflops ebenfalls direkt verbunden sind
In elektronischen Rechenmaschinen ist es seit lan- und über die gemeinsame Leitung angesteuert wergem bekannt, neben den bekannten Ferritkernspei- den. Durch das Vorhandensein von jeweils zwei vollehern auch bistabile Kippschaltungen aus Halbleiter- ständigen bistabilen Kippschaltungen innerhalb einer bauelementen zu verwenden. Speicherschaltung sind auch die vier gezeigten Wider-
Diese bistabilen Kippschaltungen aus Halbleiter- 55 stände unbedingt erforderlich, um die Stabilität voll bauelementen haben gegenüber den Ferritkernen und zu gewährleisten. Bei der Herstellung einer derartigen den magnetischen Dünnschichtspeichern den Vorteil, Speicherzelle in integrierter Technik tritt deshalb der daß sie wesentlich kürzere Schaltzeiten ermöglichen gravierende Nachteil auf, daß die Koppelwiderstände und außerdem den Integrationseffekt erhöhen. mehr Platz benötigen als die Transistoren der gesam-
Die einzelnen Speicherzellen werden in monolithi- 60 ten Speicherzelle.
scher Technik dabei alle auf ein gemeinsames Platt- Des weiteren sind in den älteren deutschen Offen-
chen gebracht und beim Herstellungsvorgang auch legungsschriften 1499 650, 1 499 674 und 1 549 092 gleichzeitig miteinander verbunden. Mehrfach-Emitterzellen gezeigt, die jedoch insbeson-
Die Schaltung der Speicherzellen, die für derartige dere in integrierter Technik sehr aufwendig als Dreiintegrierte Speicher verwendet wird, muß sich vor 65 und Vieremitter-Speicherzellen herzustellen sind, allem durch eine sehr geringe Verlustleistung und Der Erfindung liegt deshalb die Aufgabe zugrunde,
durch möglichst wenig Bauelemente auszeichnen. Da eine bistabile Speicherzelle der eingangs genannten nämlich die einzelnen Speicherzellen bei derartig Art zu schaffen, die sich besonders zur Herstellung
DE1524900A 1966-12-22 1967-12-28 Bistabile Speicherzelle mit zwei Transistoren Expired DE1524900C3 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB57536/66A GB1162109A (en) 1966-12-22 1966-12-22 Semi Conductor Data and Storage Devices and Data Stores Employing Such Devices
US69537768A 1968-01-03 1968-01-03

Publications (3)

Publication Number Publication Date
DE1524900A1 DE1524900A1 (de) 1970-11-26
DE1524900B2 true DE1524900B2 (de) 1973-10-31
DE1524900C3 DE1524900C3 (de) 1974-06-12

Family

ID=26267690

Family Applications (1)

Application Number Title Priority Date Filing Date
DE1524900A Expired DE1524900C3 (de) 1966-12-22 1967-12-28 Bistabile Speicherzelle mit zwei Transistoren

Country Status (4)

Country Link
US (1) US3531778A (de)
DE (1) DE1524900C3 (de)
FR (1) FR1549572A (de)
GB (1) GB1162109A (de)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1233290A (de) * 1969-10-02 1971-05-26
US3618052A (en) * 1969-12-05 1971-11-02 Cogar Corp Bistable memory with predetermined turn-on state
US3764825A (en) * 1972-01-10 1973-10-09 R Stewart Active element memory
JPS5833634B2 (ja) * 1979-02-28 1983-07-21 富士通株式会社 メモリセルアレイの駆動方式
US4297598A (en) * 1979-04-05 1981-10-27 General Instrument Corporation I2 L Sensing circuit with increased sensitivity
DE2944141A1 (de) * 1979-11-02 1981-05-14 Ibm Deutschland Gmbh, 7000 Stuttgart Monolithisch integrierte speicheranordnung
US4613958A (en) * 1984-06-28 1986-09-23 International Business Machines Corporation Gate array chip
US7174419B1 (en) 2003-05-30 2007-02-06 Netlogic Microsystems, Inc Content addressable memory device with source-selecting data translator
US6856527B1 (en) 2003-05-30 2005-02-15 Netlogic Microsystems, Inc. Multi-compare content addressable memory cell
US6842360B1 (en) 2003-05-30 2005-01-11 Netlogic Microsystems, Inc. High-density content addressable memory cell
US9349738B1 (en) * 2008-02-04 2016-05-24 Broadcom Corporation Content addressable memory (CAM) device having substrate array line structure

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5247313B1 (de) * 1959-05-06 1977-12-01
NL298196A (de) * 1962-09-22
US3423737A (en) * 1965-06-21 1969-01-21 Ibm Nondestructive read transistor memory cell
US3436738A (en) * 1966-06-28 1969-04-01 Texas Instruments Inc Plural emitter type active element memory

Also Published As

Publication number Publication date
GB1162109A (en) 1969-08-20
US3531778A (en) 1970-09-29
DE1524900A1 (de) 1970-11-26
DE1524900C3 (de) 1974-06-12
FR1549572A (de) 1968-12-13

Similar Documents

Publication Publication Date Title
DE3841944C2 (de)
EP0197363A1 (de) Verfahren zum Betreiben eines Halbleiterspeichers mit integrierter Paralleltestmöglichkeit und Auswerteschaltung zur Durchführung des Verfahrens
DE2432684C3 (de) Schaltungsanordnung zur Zwischenspeicherung der in einer Matrix aus Feldeffekt-Transistoren gespeicherten binären Informationen
DE1524900C3 (de) Bistabile Speicherzelle mit zwei Transistoren
DE2711679C2 (de) Schaltungsanordnung zum Anschluss eines Feldes von Speichern mit wahlfreiem Zugriff an einen Datenbus
DE4014228A1 (de) Schreib-lese-speicher
DE4018296A1 (de) Elektrische schaltung fuer einen parallelschreibtest eines breiten mehrfachbytes in einer halbleiterspeichereinrichtung
DE2059598A1 (de) Halbleiterspeicher zur Speicherung einer voreingegebenen,nichtloeschbaren Grundinformation
DE1103650B (de) Nach dem Koinzidenzstromprinzip arbeitende Kernspeichermatrix bzw. Speicherkette
DE2135625B1 (de) Schaltungsanordnung zur automatischen Schreib-Unterdrückung
DE2146905B2 (de) Datenspeicher, insbesondere monolithisch integrierter Halbleiter-Datenspeicher
DE1959374C3 (de) Einspeicherungs- und Ausspeicherungsschaltungsanordnung für eine binäre Halbleiter -Speicherzelle
DE1499650A1 (de) Einrichtung zur Speicherung und Verarbeitung von Daten
DE2360378B2 (de) Speicherzelle
DE2031038B2 (de)
DE1295656B (de) Assoziativer Speicher
DE2933753C2 (de) Statische RAM-Speicherzelle in I↑2↑ L-Technik
EP1163675B1 (de) Integrierter speicher mit speicherzellen und referenzzellen sowie betriebsverfahren für einen solchen speicher
DE69522909T2 (de) Synchrone Speicheranordnung
DE69620654T2 (de) Ferroelektrischer Speicher und Verfahren für seine Betriebswirkung
DE2740565B1 (de) Schreib-Lese-Ansteueranordnung fuer einen Bipolarhalbleiterspeicher
DE1271178C2 (de) Schaltungsanordnung eines asymetrischen, bistabilen, elektronischen speicherelements
DE1918667A1 (de) Datenspeicher mit Dioden
DE2034169A1 (de) Speicherzelle fur Speicher mit wahl freiem Zugriff
DE2024451C (de) Leseverstärker-Schreibtreiberschaltung

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
E77 Valid patent as to the heymanns-index 1977
EHJ Ceased/non-payment of the annual fee