CN106684037B - 优化4m制程的tft阵列制备方法 - Google Patents
优化4m制程的tft阵列制备方法 Download PDFInfo
- Publication number
- CN106684037B CN106684037B CN201710175687.6A CN201710175687A CN106684037B CN 106684037 B CN106684037 B CN 106684037B CN 201710175687 A CN201710175687 A CN 201710175687A CN 106684037 B CN106684037 B CN 106684037B
- Authority
- CN
- China
- Prior art keywords
- layer
- tft array
- source
- processing procedure
- optimization
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0221—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0231—Manufacture or treatment of multiple TFTs using masks, e.g. half-tone masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0241—Manufacture or treatment of multiple TFTs using liquid deposition, e.g. printing
Landscapes
- Thin Film Transistor (AREA)
Abstract
本发明提供一种优化4M制程的TFT阵列制备方法。该方法包括:步骤10、在第一道光罩制程中,在玻璃基板上制备栅极层,并图形化栅极层;步骤20、在第二道光罩制程中,对光刻胶层进行曝光显影;第一次湿刻,图形化源漏极层;第一次氧气灰化,减少源漏金属层边的有源层拖尾大小;第一次干刻,形成有源层岛状结构;第二次氧气灰化,露出沟道区域的源漏极层;第二次湿刻,图形化源漏极;第三次氧气灰化,减少接触层拖尾;第二次干刻,刻蚀有源层;步骤30、在第三道光罩制程中,制备钝化层并图案化;步骤40、在第四道光罩制程中,制备透明电极层并图案化。本发明可以在原制程基础上,成功在沟道区消除重掺杂残留(减少约0.9um),在不定形硅区减少约1um。
Description
技术领域
本发明涉及液晶显示器领域,尤其涉及一种优化4M制程的TFT阵列制备方法。
背景技术
液晶显示器(LCD)等平面显示装置因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、个人数字助理、数字相机、笔记本电脑、台式计算机等各种消费性电子产品,成为显示装置中的主流。
为了降低成本、提高良率,各家显示阵列基板制备和研究厂商和机构不断开发新的制程工艺和技术,其中,4M(四道光罩)代替5M(五道光罩)为业内研发和制程趋势。在4M制程中存在第二层金属边缘有不定形硅和重掺杂硅残留问题,第二层金属即源漏极层金属。该问题影响TFT(薄膜晶体管)光学稳定性和电学性能,开口率,功耗和可靠性,这是由于其采用HTM(半色调光罩)或GTM(灰阶光罩)曝光图形化过程引起。
参见图1,其为现有4M制程示意图,显示了现有4M制程中的第二道光罩制程。现有4M制程一般包括:
在第一道光罩制程中,在玻璃基板11上制备栅极层12,并图形化栅极层12;然后制备栅极绝缘层13、有源层、源漏极层16、光刻胶层17,有源层可以包括沟道层14、接触层15;
在第二道光罩制程中,此示例中第二道光罩为灰阶光罩,对光刻胶层17进行曝光显影;第一次湿刻,图形化源漏极层16,形成源漏极区域和有源区域的金属导线结构;第一次干刻,形成有源层岛状结构,也就是图形化沟道层14、接触层15;氧气灰化,降低光刻胶层17厚度以露出沟道区域的源漏极层16;第二次湿刻,图形化源漏极;第二次干刻,刻蚀有源层,也就是刻蚀开沟道层14、接触层15,形成薄膜晶体管结构;
在第三道光罩制程中,制备钝化层,并图案化钝化层;
在第四道光罩制程中,制备透明电极层,并图案化透明电极层。
针对现有4M制程中存在的第二层金属边缘有不定形硅和重掺杂硅残留的问题,亟需一种优化4M制程的TFT阵列制备方法。
发明内容
本发明的目的在于通过制程方法变更,减少或消除第二层金属边缘有不定形硅和重掺杂硅残留问题。
为实现上述目的,本发明提供一种优化4M制程的TFT阵列制备方法,包括:
步骤10、在第一道光罩制程中,在玻璃基板上制备栅极层,并图形化栅极层;然后制备栅极绝缘层、有源层、源漏极层、光刻胶层;
步骤20、在第二道光罩制程中,对光刻胶层进行曝光显影;第一次湿刻,图形化源漏极层,形成源漏极区域和有源区域的金属导线结构;第一次氧气灰化,减少源漏金属层边的有源层拖尾大小;第一次干刻,形成有源层岛状结构;第二次氧气灰化,降低光刻胶层厚度以露出沟道区域的源漏极层;第二次湿刻,图形化源漏极;第三次氧气灰化,减少接触层拖尾;第二次干刻,刻蚀有源层,形成薄膜晶体管结构;
步骤30、在第三道光罩制程中,制备钝化层,并图案化钝化层;
步骤40、在第四道光罩制程中,制备透明电极层,并图案化透明电极层。
其中,所述TFT阵列为显示区或GOA电路区的TFT阵列。
其中,该第二道光罩为灰阶光罩或半色调光罩。
其中,通过溅射,溶胶凝胶,原子层沉积,蒸发,或者打印方式制备所述栅极层。
其中,所述栅极层的材料为Cu,Cu/Mo,Mo/Cu/Mo,MoNb/Cu/MoNb,Ti/Cu/Ti,Al,Al/Mo,或者Mo/Al/Mo。
其中,通过等离子体化学气相沉积,常压化学气相沉积,或者溅射制备所述栅绝缘层。
其中,所述栅绝缘层的材料为氮化硅,氧化硅,氮氧化硅,氧化铝,或者氧化铪。
其中,所述有源层包括沟道层和接触层。
其中,所述沟道层和接触层通过沉积硅基,溅射金属氧化物半导体层,或者原子层沉积金属氧化物半导体层形成。
其中,所述金属氧化物为IGZO,IZO,或者ITZO。
综上,本发明优化4M制程的TFT阵列制备方法在原制程基础上添加两步氧气灰化步骤,该步骤会在原制程的同个腔室中进行,不额外增加单独的机台使用,有利于降低成本,提高良率;达到提高TFT光学稳定性和电学性能,开口率,可靠性以及减低功耗目的,提高阵列基板的整体性能,可以在原制程基础上,成功在沟道区消除重掺杂残留(减少约0.9um),在不定形硅区减少约1um。
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其他有益效果显而易见。
附图中,
图1为现有4M制程示意图;
图2为本发明优化4M制程的TFT阵列制备方法的制程示意图;
图3为本发明优化4M制程的TFT阵列制备方法的流程图。
具体实施方式
图3为本发明优化4M制程的TFT阵列制备方法的流程图。该制备方法主要包括:
步骤10、在第一道光罩制程中,在玻璃基板上制备栅极层,并图形化栅极层;然后制备栅极绝缘层、有源层、源漏极层、光刻胶层;
步骤20、在第二道光罩制程中,对光刻胶层进行曝光显影;第一次湿刻,图形化源漏极层,形成源漏极区域和有源区域的金属导线结构;第一次氧气灰化,减少源漏金属层边的有源层拖尾大小;第一次干刻,形成有源层岛状结构;第二次氧气灰化,降低光刻胶层厚度以露出沟道区域的源漏极层;第二次湿刻,图形化源漏极;第三次氧气灰化,减少接触层拖尾;第二次干刻,刻蚀有源层,形成薄膜晶体管结构;
步骤30、在第三道光罩制程中,制备钝化层,并图案化钝化层;
步骤40、在第四道光罩制程中,制备透明电极层,并图案化透明电极层。
本发明具体涉及一种优化的4M制程工艺背板开发,可用于包括显示区和GOA电路区TFT阵列开发和显示以及电路性能优化。本发明包括栅电极制备,可通过溅射,溶胶凝胶,原子层沉积,蒸发,打印等方式制备Cu,Cu/Mo,Mo/Cu/Mo,MoNb/Cu/MoNb,Ti/Cu/Ti,Al,Al/Mo,Mo/Al/Mo等电极材料,并图形化。本发明包括栅绝缘层制备,具体包括等离子体化学气相沉积,常压化学气相沉积,溅射等制备的氮化硅,氧化硅,氮氧化硅,氧化铝,氧化铪等介质材料。本发明包括沉积硅基,溅射和原子层沉积金属氧化物半导体层,如IGZO,IZO,ITZO等做为沟道层和接触层。第二道光罩可采用灰阶光罩或半色调光罩。步骤30及40中钝化层沉积,接触孔刻蚀,和透明电极如ITO引出等,可采用现有技术,在此不再赘述。
参见图2,其为本发明优化4M制程的TFT阵列制备方法的制程示意图,显示了第二道光罩制程,也就是本发明对现有制程优化的部分。
在第二道光罩制程前的第一道光罩制程中,在玻璃基板21上制备栅极层22,并图形化栅极层22;然后制备栅极绝缘层23、有源层、源漏极层26、光刻胶层27,有源层可以包括沟道层24、接触层25。然后,在应用灰阶光罩的第二道光罩制程中:
应用灰阶光罩,对光刻胶层27进行曝光显影;
第一次湿刻,图形化源漏极层26,形成源漏极区域和有源区域的金属导线结构;
第一次氧气灰化,减少源漏金属层26边的有源层拖尾大小;增加此次氧气灰化主要作用是减少不定形硅残留;
第一次干刻,形成有源层岛状结构,也就是图形化沟道层24、接触层25;
第二次氧气灰化,降低光刻胶层27厚度以露出沟道区域的源漏极层16;
第二次湿刻,图形化源漏极;
第三次氧气灰化,减少接触层拖尾;增加此次氧气灰化主要作用为减少重掺杂硅残留;
第二次干刻,刻蚀有源层,也就是刻蚀开沟道层24、接触层25,形成薄膜晶体管结构。
综上,本发明优化4M制程的TFT阵列制备方法在原制程基础上添加两步氧气灰化步骤,该步骤会在原制程的同个腔室中进行,不额外增加单独的机台使用,有利于降低成本,提高良率;达到提高TFT光学稳定性和电学性能,开口率,可靠性以及减低功耗目的,提高阵列基板的整体性能,可以在原制程基础上,成功在沟道区消除重掺杂残留(减少约0.9um),在不定形硅区减少约1um。
以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明后附的权利要求的保护范围。
Claims (10)
1.一种优化4M制程的TFT阵列制备方法,所述4M指代四道光罩,其特征在于,包括:
步骤10、在第一道光罩制程中,在玻璃基板上制备栅极层,并图形化栅极层;然后制备栅极绝缘层、有源层、源漏极层、光刻胶层;
步骤20、在第二道光罩制程中,对光刻胶层进行曝光显影;第一次湿刻,图形化源漏极层,形成源漏极区域和有源区域的金属导线结构;第一次氧气灰化,减少源漏金属层边的有源层拖尾大小;第一次干刻,形成有源层岛状结构;第二次氧气灰化,降低光刻胶层厚度以露出沟道区域的源漏极层;第二次湿刻,图形化源漏极;第三次氧气灰化,减少接触层拖尾;第二次干刻,刻蚀有源层,形成薄膜晶体管结构;
步骤30、在第三道光罩制程中,制备钝化层,并图案化钝化层;
步骤40、在第四道光罩制程中,制备透明电极层,并图案化透明电极层。
2.如权利要求1所述的优化4M制程的TFT阵列制备方法,其特征在于,所述TFT阵列为显示区或GOA电路区的TFT阵列。
3.如权利要求1所述的优化4M制程的TFT阵列制备方法,其特征在于,该第二道光罩为灰阶光罩或半色调光罩。
4.如权利要求1所述的优化4M制程的TFT阵列制备方法,其特征在于,通过溅射,溶胶凝胶,原子层沉积,蒸发,或者打印方式制备所述栅极层。
5.如权利要求4所述的优化4M制程的TFT阵列制备方法,其特征在于,所述栅极层的材料为Cu,Cu/Mo,Mo/Cu/Mo,MoNb/Cu/MoNb,Ti/Cu/Ti,Al,Al/Mo,或者Mo/Al/Mo。
6.如权利要求1所述的优化4M制程的TFT阵列制备方法,其特征在于,通过等离子体化学气相沉积,常压化学气相沉积,或者溅射制备所述栅极绝缘层。
7.如权利要求6所述的优化4M制程的TFT阵列制备方法,其特征在于,所述栅绝缘层的材料为氮化硅,氧化硅,氮氧化硅,氧化铝,或者氧化铪。
8.如权利要求1所述的优化4M制程的TFT阵列制备方法,其特征在于,所述有源层包括沟道层和接触层。
9.如权利要求8所述的优化4M制程的TFT阵列制备方法,其特征在于,所述沟道层和接触层通过沉积硅基,溅射金属氧化物半导体层,或者原子层沉积金属氧化物半导体层形成。
10.如权利要求9所述的优化4M制程的TFT阵列制备方法,其特征在于,所述金属氧化物为IGZO,IZO,或者ITZO。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710175687.6A CN106684037B (zh) | 2017-03-22 | 2017-03-22 | 优化4m制程的tft阵列制备方法 |
US15/529,503 US10192908B2 (en) | 2017-03-22 | 2017-04-14 | TFT array manufacturing method of optimized 4M production process |
PCT/CN2017/080508 WO2018170972A1 (zh) | 2017-03-22 | 2017-04-14 | 优化4m制程的tft阵列制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710175687.6A CN106684037B (zh) | 2017-03-22 | 2017-03-22 | 优化4m制程的tft阵列制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106684037A CN106684037A (zh) | 2017-05-17 |
CN106684037B true CN106684037B (zh) | 2019-09-24 |
Family
ID=58828445
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710175687.6A Active CN106684037B (zh) | 2017-03-22 | 2017-03-22 | 优化4m制程的tft阵列制备方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10192908B2 (zh) |
CN (1) | CN106684037B (zh) |
WO (1) | WO2018170972A1 (zh) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106952928B (zh) * | 2017-03-30 | 2018-10-23 | 深圳市华星光电技术有限公司 | 一种tft背板的制作方法及tft背板 |
CN107591415B (zh) * | 2017-08-29 | 2021-08-06 | 惠科股份有限公司 | 一种阵列基板及其制造方法 |
CN108074863B (zh) * | 2017-12-08 | 2022-04-01 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示面板及其制备方法 |
US10497724B2 (en) | 2017-12-28 | 2019-12-03 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Manufacturing method of a thin film transistor and manufacturing method of an array substrate |
CN108231553B (zh) * | 2017-12-28 | 2020-08-28 | 深圳市华星光电半导体显示技术有限公司 | 薄膜晶体管的制作方法及阵列基板的制作方法 |
CN108417583B (zh) | 2018-03-09 | 2021-10-29 | 惠科股份有限公司 | 一种阵列基板的制造方法和阵列基板 |
CN109524419A (zh) * | 2018-10-11 | 2019-03-26 | 深圳市华星光电技术有限公司 | Tft阵列基板的制作方法 |
FR3088478B1 (fr) | 2018-11-08 | 2020-10-30 | Soitec Silicon On Insulator | Procede de fabrication collective d'une pluralite de structures semi-conductrices |
CN111192855A (zh) * | 2018-11-14 | 2020-05-22 | 惠科股份有限公司 | 一种阵列基板的制造方法、显示面板及显示装置 |
CN110718467B (zh) * | 2019-09-24 | 2021-12-03 | Tcl华星光电技术有限公司 | 一种tft阵列基板的制作方法 |
CN111883582B (zh) | 2020-07-30 | 2024-05-03 | 北海惠科光电技术有限公司 | 一种栅极、薄膜晶体管的制作方法和显示面板 |
CN112635574B (zh) * | 2020-12-31 | 2023-06-09 | 北海惠科光电技术有限公司 | 一种液晶显示面板、薄膜晶体管及其制备方法 |
CN113241323B (zh) * | 2021-03-09 | 2024-05-03 | 滁州惠科光电科技有限公司 | 一种阵列基板的制造方法和显示面板 |
WO2022205121A1 (en) * | 2021-03-31 | 2022-10-06 | Yangtze Memory Technologies Co., Ltd. | Method for forming semiconductor structure |
CN113178493A (zh) * | 2021-04-25 | 2021-07-27 | 京东方科技集团股份有限公司 | 薄膜晶体管、制备方法以及显示面板 |
CN113889434B (zh) * | 2021-05-27 | 2024-11-19 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、液晶显示面板以及显示装置 |
CN114496800A (zh) * | 2022-02-16 | 2022-05-13 | 武汉京东方光电科技有限公司 | 一种薄膜晶体管的制备方法、薄膜晶体管和显示装置 |
CN118266087A (zh) * | 2022-10-28 | 2024-06-28 | 京东方科技集团股份有限公司 | 薄膜晶体管装置及其制造方法、复合型刻蚀液及阵列基板 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102148259A (zh) * | 2010-10-12 | 2011-08-10 | 京东方科技集团股份有限公司 | 薄膜晶体管、阵列基板及其制造方法和液晶显示器 |
CN104485420A (zh) * | 2014-12-24 | 2015-04-01 | 京东方科技集团股份有限公司 | 一种有机薄膜晶体管及其制备方法 |
CN104659109A (zh) * | 2015-03-20 | 2015-05-27 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制作方法、阵列基板 |
CN105448938A (zh) * | 2016-01-28 | 2016-03-30 | 深圳市华星光电技术有限公司 | 薄膜晶体管基板及其制造方法 |
CN105702742A (zh) * | 2016-02-25 | 2016-06-22 | 深圳市华星光电技术有限公司 | 氧化物薄膜晶体管及其制备方法 |
CN106505033A (zh) * | 2016-11-16 | 2017-03-15 | 深圳市华星光电技术有限公司 | 阵列基板及其制备方法、显示装置 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI315543B (en) * | 2003-02-11 | 2009-10-01 | Chunghwa Picture Tubes Ltd | Lithoraphic process for multi-etching steps by using single reticle |
US7432201B2 (en) | 2005-07-19 | 2008-10-07 | Applied Materials, Inc. | Hybrid PVD-CVD system |
JP5145654B2 (ja) * | 2006-05-29 | 2013-02-20 | 日本電気株式会社 | 基板処理装置及び基板処理方法 |
US7985605B2 (en) * | 2008-04-17 | 2011-07-26 | Semiconductor Energy Laboratory Co., Ltd. | Light-emitting device and manufacturing method thereof |
JP2010015019A (ja) * | 2008-07-04 | 2010-01-21 | Hitachi Displays Ltd | 液晶表示装置およびその製造方法 |
CN101630640B (zh) * | 2008-07-18 | 2012-09-26 | 北京京东方光电科技有限公司 | 光刻胶毛刺边缘形成方法和tft-lcd阵列基板制造方法 |
US9129868B2 (en) * | 2009-11-04 | 2015-09-08 | Cbrite Inc. | Mask level reduction for MOFET |
WO2011070944A1 (ja) * | 2009-12-08 | 2011-06-16 | シャープ株式会社 | アクティブマトリクス基板及び表示装置 |
CN102456620B (zh) * | 2010-10-22 | 2015-04-15 | 北京京东方光电科技有限公司 | 阵列基板及其制造方法 |
US8536571B2 (en) * | 2011-01-12 | 2013-09-17 | Semiconductor Energy Laboratory Co., Ltd. | Manufacturing method of semiconductor device |
CN102768989A (zh) * | 2011-05-06 | 2012-11-07 | 京东方科技集团股份有限公司 | 一种薄膜晶体管阵列基板结构及制造方法 |
US20130162925A1 (en) * | 2011-12-21 | 2013-06-27 | Shenzhen China Star Optoelectronics Technology Co. Ltd | Thin-film Transistor Substrate and Manufacturing Method Thereof and Liquid Crystal Display Device |
US8963134B2 (en) * | 2012-06-15 | 2015-02-24 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Display panel and method for manufacturing the same |
CN103413812B (zh) * | 2013-07-24 | 2016-08-17 | 北京京东方光电科技有限公司 | 阵列基板及其制备方法、显示装置 |
CN106537604B (zh) * | 2014-07-15 | 2020-09-11 | 株式会社半导体能源研究所 | 半导体装置及其制造方法以及包括该半导体装置的显示装置 |
JP6501514B2 (ja) * | 2014-12-24 | 2019-04-17 | 三菱電機株式会社 | 薄膜トランジスタ基板およびその製造方法 |
CN105097671A (zh) | 2015-08-03 | 2015-11-25 | 京东方科技集团股份有限公司 | 一种tft阵列基板及其制作方法、显示装置 |
CN105304643A (zh) * | 2015-09-28 | 2016-02-03 | 深圳市华星光电技术有限公司 | 一种tft阵列基板及其制作方法 |
CN105261556A (zh) * | 2015-10-30 | 2016-01-20 | 京东方科技集团股份有限公司 | 一种膜层图案化的方法 |
CN105931995B (zh) * | 2016-04-29 | 2018-11-23 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法 |
-
2017
- 2017-03-22 CN CN201710175687.6A patent/CN106684037B/zh active Active
- 2017-04-14 US US15/529,503 patent/US10192908B2/en active Active
- 2017-04-14 WO PCT/CN2017/080508 patent/WO2018170972A1/zh active Application Filing
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102148259A (zh) * | 2010-10-12 | 2011-08-10 | 京东方科技集团股份有限公司 | 薄膜晶体管、阵列基板及其制造方法和液晶显示器 |
CN104485420A (zh) * | 2014-12-24 | 2015-04-01 | 京东方科技集团股份有限公司 | 一种有机薄膜晶体管及其制备方法 |
CN104659109A (zh) * | 2015-03-20 | 2015-05-27 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制作方法、阵列基板 |
CN105448938A (zh) * | 2016-01-28 | 2016-03-30 | 深圳市华星光电技术有限公司 | 薄膜晶体管基板及其制造方法 |
CN105702742A (zh) * | 2016-02-25 | 2016-06-22 | 深圳市华星光电技术有限公司 | 氧化物薄膜晶体管及其制备方法 |
CN106505033A (zh) * | 2016-11-16 | 2017-03-15 | 深圳市华星光电技术有限公司 | 阵列基板及其制备方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20180308879A1 (en) | 2018-10-25 |
US10192908B2 (en) | 2019-01-29 |
WO2018170972A1 (zh) | 2018-09-27 |
CN106684037A (zh) | 2017-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106684037B (zh) | 优化4m制程的tft阵列制备方法 | |
US11087985B2 (en) | Manufacturing method of TFT array substrate | |
CN101887897B (zh) | Tft-lcd阵列基板及其制造方法 | |
CN102023433B (zh) | Tft-lcd阵列基板及其制造方法 | |
CN101807583B (zh) | Tft-lcd阵列基板及其制造方法 | |
CN102709234B (zh) | 薄膜晶体管阵列基板及其制造方法和电子器件 | |
CN106960881B (zh) | 薄膜晶体管及其制备方法 | |
WO2016065852A1 (zh) | 一种coa基板及其制作方法和显示装置 | |
CN106783737B (zh) | 阵列基板及其制造方法、显示面板、显示装置 | |
US20150221669A1 (en) | Thin FilmTransistor, Array Substrate, And Manufacturing Method Thereof | |
CN106684038B (zh) | 用于4m制程制备tft的光罩及4m制程tft阵列制备方法 | |
CN106024633A (zh) | 薄膜晶体管及阵列基板的制备方法、阵列基板及显示装置 | |
WO2017012306A1 (zh) | 阵列基板的制备方法、阵列基板及显示装置 | |
WO2020082623A1 (zh) | 薄膜晶体管及其制造方法 | |
CN105448824A (zh) | 阵列基板及其制作方法、显示装置 | |
CN104576526B (zh) | 一种阵列基板及其制备方法和显示装置 | |
WO2016106880A1 (zh) | 阵列基板的制备方法 | |
US20200203391A1 (en) | Array Substrate, Display Device, Thin Film Transistor, and Method for Manufacturing Array Substrate | |
CN111129084A (zh) | 显示面板的制造方法及显示面板 | |
WO2017147973A1 (zh) | 阵列基板的制作方法及制得的阵列基板 | |
CN102637631B (zh) | 一种薄膜晶体管液晶显示器阵列基板的制造方法 | |
CN111129083A (zh) | 显示面板的制造方法及显示面板 | |
WO2014117444A1 (zh) | 阵列基板及其制作方法、显示装置 | |
WO2018040795A1 (zh) | 一种阵列基板及其制备方法、显示面板及其制备方法 | |
US20130146876A1 (en) | Thin film transistor array substrate and manufacturing method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20171016 Address after: 518132 No. 9-2 Ming Avenue, Gongming street, Guangming District, Guangdong, Shenzhen Applicant after: Shenzhen Huaxing photoelectric semiconductor display technology Co., Ltd. Address before: 518132 9-2, Guangming Road, Guangming New District, Guangdong, Shenzhen Applicant before: Shenzhen Huaxing Optoelectronic Technology Co., Ltd. |
|
TA01 | Transfer of patent application right | ||
GR01 | Patent grant | ||
GR01 | Patent grant |