CN105810573A - 薄膜晶体管的制作方法 - Google Patents
薄膜晶体管的制作方法 Download PDFInfo
- Publication number
- CN105810573A CN105810573A CN201610147135.XA CN201610147135A CN105810573A CN 105810573 A CN105810573 A CN 105810573A CN 201610147135 A CN201610147135 A CN 201610147135A CN 105810573 A CN105810573 A CN 105810573A
- Authority
- CN
- China
- Prior art keywords
- film transistor
- layer
- thin film
- region
- metal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0312—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes
- H10D30/0314—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes of lateral top-gate TFTs comprising only a single gate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02587—Structure
- H01L21/0259—Microstructure
- H01L21/02592—Microstructure amorphous
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/0271—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
- H01L21/0273—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26506—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
- H01L21/26513—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/266—Bombardment with radiation with high-energy radiation producing ion implantation using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/3213—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
- H01L21/32139—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0321—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6704—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
- H10D30/6713—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device characterised by the properties of the source or drain regions, e.g. compositions or sectional shapes
- H10D30/6715—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device characterised by the properties of the source or drain regions, e.g. compositions or sectional shapes characterised by the doping profiles, e.g. having lightly-doped source or drain extensions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6731—Top-gate only TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/6737—Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
- H10D30/6739—Conductor-insulator-semiconductor electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6743—Silicon
- H10D30/6745—Polycrystalline or microcrystalline silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/834—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge further characterised by the dopants
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0221—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies
- H10D86/0223—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies comprising crystallisation of amorphous, microcrystalline or polycrystalline semiconductor materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0231—Manufacture or treatment of multiple TFTs using masks, e.g. half-tone masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/451—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs characterised by the compositions or shapes of the interlayer dielectrics
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
- G02F1/13685—Top gates
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2202/00—Materials and properties
- G02F2202/10—Materials and properties semiconductor
- G02F2202/104—Materials and properties semiconductor poly-Si
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- High Energy & Nuclear Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Thin Film Transistor (AREA)
Abstract
本发明提供一种薄膜晶体管的制作方法,其包括:提供一衬底基板;在衬底基板上沉积缓冲层,并对缓冲层进行图形化处理,以形成薄膜晶体管的有源区;在衬底基板上依次沉积绝缘层以及第一金属层;在第一金属层的栅极区以及低掺杂区上涂布光阻;对第一金属层的栅极区以及低掺杂区之外的区域进行金属刻蚀,以露出绝缘层;对光阻进行灰化处理,以露出第一金属层的低掺杂区;对低掺杂区的第一金属层进行金属刻蚀,以形成金属半透掩膜;对有源区进行离子注入,以形成薄膜晶体管的源极区、源极低掺杂区、沟道区、漏极低掺杂区以及漏极区;对光阻进行去除操作。
Description
技术领域
本发明涉及晶体管制作领域,特别涉及一种薄膜晶体管的制作方法。
背景技术
低温多晶硅薄膜晶体管(LTPSTFT)基板可以应用于LCD(液晶显示器)及AMOLED(主动矩阵有机发光二极管)等高阶显示器。低温多晶硅薄膜晶体管相较于其他TFT拥有较高的载流子迁移率,较高的载流子迁移率容易导致出现热载流子效应,甚至可能会造成薄膜晶体管的失效。
为了避免热载流子效应的产生,制作低温多晶硅薄膜晶体管时,会通过离子注入的方式在低温多晶硅薄膜晶体管的源极和漏极形成浅掺杂过渡区。但是对低温多晶硅薄膜晶体管的源极和漏极进行离子注入操作时,难以在源极和漏极两侧形成对称的浅掺杂过渡区,从而容易导致掺杂偏差或栅极区域的偏移。
故,有必要提供一种薄膜晶体管的制作方法,以解决现有技术所存在的问题。
发明内容
有鉴于此,本发明提供一种可在源极和漏极两侧形成对称的低掺杂区,且制作流程简单的薄膜晶体管的制作方法;以解决现有的薄膜晶体管的制作方法的难以在源极和漏极两侧形成对称的浅掺杂过渡区,从而容易导致掺杂偏差或栅极区域的偏移的技术问题。
本发明实施例提供一种薄膜晶体管的制作方法,其包括:
提供一衬底基板;
在所述衬底基板上沉积缓冲层,并对所述缓冲层进行图形化处理,以形成所述薄膜晶体管的有源区;
在所述衬底基板上依次沉积绝缘层以及第一金属层;
在所述第一金属层的栅极区以及低掺杂区上涂布光阻,其中所述有源区在所述第一金属层上的投影覆盖所述栅极区和所述低掺杂区;
对所述第一金属层的栅极区以及低掺杂区之外的区域进行金属刻蚀,以露出所述绝缘层;
对所述光阻进行灰化处理,以露出所述第一金属层的低掺杂区;
对所述低掺杂区的第一金属层进行金属刻蚀,以形成金属半透掩膜;
对所述有源区进行离子注入,以形成所述薄膜晶体管的源极区、源极低掺杂区、沟道区、漏极低掺杂区以及漏极区;以及
对所述光阻进行去除操作。
在本发明所述的薄膜晶体管的制作方法中,所述对所述光阻进行去除操作的步骤之后还包括:
对所述金属半透掩膜进行刻蚀处理。
在本发明所述的薄膜晶体管的制作方法中,所述对所述光阻进行去除操作的步骤之后还包括:
在所述衬底基板上沉积介质层,并在所述介质层上形成源极通孔以及漏极通孔;
在所述衬底基板上沉积第二金属层,并对所述第二金属层进行图形化处理,以通过所述源极通孔以及所述漏极通孔,形成所述薄膜晶体管的源极以及漏极;
在所述衬底基板上沉积有机平坦层,并在所述有机平坦层上形成像素电极通孔;以及
在所述衬底基板上沉积像素电极层,并对所述像素电极层进行图形化处理,以通过所述像素电极通孔,形成相应的像素电极。
在本发明所述的薄膜晶体管的制作方法中,所述在所述衬底基板上沉积缓冲层,并对所述缓冲层进行图形化处理的步骤包括:
在所述衬底基板上沉积非晶硅缓冲层;
对所述非晶硅缓冲层进行退火处理,以形成多晶硅缓冲层;以及
对所述多晶硅缓冲层进行图形化处理。
在本发明所述的薄膜晶体管的制作方法中,所述第一金属层为由钼和铝中至少一种金属构成的单层金属层或多层叠加金属层。
在本发明所述的薄膜晶体管的制作方法中,如所述薄膜晶体管为N型金属-氧化物-半导体薄膜晶体管,则注入离子为磷离子或砷离子;如所述薄膜晶体管为P型金属-氧化物-半导体薄膜晶体管,则注入离子为硼离子。
本发明实施例还提供一种薄膜晶体管的制作方法,其包括:
提供一衬底基板;
在所述衬底基板上沉积缓冲层,并对所述缓冲层进行图形化处理,以形成第一薄膜晶体管的第一有源区和第二薄膜晶体管的第二有源区;
在所述衬底基板上依次沉积绝缘层以及第一金属层;
在所述第一金属层的第一栅极区、低掺杂区以及第二栅极区上涂布第一光阻,其中所述第一有源区在所述第一金属层上的投影覆盖所述第一栅极区和所述低掺杂区,所述第二有源区在所述第一金属层上的投影覆盖所述第二栅极区;
对所述第一金属层的第一栅极区、低掺杂区以及第二栅极区之外的区域进行金属刻蚀,以露出所述绝缘层;
在所述第二薄膜晶体管的区域涂布第二光阻;
对所述第一光阻进行灰化处理,以露出所述第一金属层的低掺杂区;
对所述低掺杂区的第一金属层进行金属刻蚀,以形成金属半透掩膜;
对所述第一有源区进行离子注入,以形成所述第一薄膜晶体管的源极区、源极低掺杂区、沟道区、漏极低掺杂区以及漏极区;
对所述第一光阻和所述第二光阻进行去除操作;
在所述第一薄膜晶体管的区域涂布第三光阻;
对所述第二有源区进行离子注入,以形成所述第二薄膜晶体管的源极区、沟道区、以及漏极区;以及
对所述第三光阻进行去除操作。
在本发明所述的薄膜晶体管的制作方法中,所述对所述第一光阻和所述第二光阻进行去除操作的步骤之后还包括:
对所述金属半透掩膜进行刻蚀处理。
在本发明所述的薄膜晶体管的制作方法中,所述对所述第三光阻进行去除操作的步骤之后还包括:
在所述衬底基板上沉积介质层,并在所述介质层上形成源极通孔以及漏极通孔;
在所述衬底基板上沉积第二金属层,并对所述第二金属层进行图形化处理,以通过所述源极通孔以及所述漏极通孔,形成所述第一薄膜晶体管的源极以及漏极,和所述第二薄膜晶体管的源极以及漏极;
在所述衬底基板上沉积有机平坦层,并在所述有机平坦层上形成像素电极通孔;以及
在所述衬底基板上沉积像素电极层,并对所述像素电极层进行图形化处理,以通过所述像素电极通孔,形成相应的像素电极。
在本发明所述的薄膜晶体管的制作方法中,所述在所述衬底基板上沉积缓冲层,并对所述缓冲层进行图形化处理的步骤包括:
在所述衬底基板上沉积非晶硅缓冲层;
对所述非晶硅缓冲层进行退火处理,以形成多晶硅缓冲层;以及
对所述多晶硅缓冲层进行图形化处理。
本发明的薄膜晶体管的制作方法通过金属半透掩膜实现对低掺杂区的掺杂操作,保证了在源极和漏极两侧形成对称的低掺杂区,且制作流程简单;解决了现有的薄膜晶体管的制作方法的难以在源极和漏极两侧形成对称的浅掺杂过渡区,从而容易导致掺杂偏差或栅极区域的偏移的技术问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面对实施例中所需要使用的附图作简单的介绍。下面描述中的附图仅为本发明的部分实施例,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获取其他的附图。
图1为本发明的薄膜晶体管的制作方法的第一优选实施例的流程图;
图2A至图2H为本发明的薄膜晶体管的制作方法的第一优选实施例的具体制作流程图;
图3为本发明的薄膜晶体管的制作方法的第二优选实施例的流程图;
图4A至图4M为本发明的薄膜晶体管的制作方法的第二优选实施例的具体制作流程图。
具体实施方式
请参照附图中的图式,其中相同的组件符号代表相同的组件。以下的说明是基于所例示的本发明具体实施例,其不应被视为限制本发明未在此详述的其它具体实施例。
请参照图1,图1为本发明的薄膜晶体管的制作方法的第一优选实施例的流程图。本优选实施例的薄膜晶体管的制作方法包括:
步骤S101,提供一衬底基板;
步骤S102,在衬底基板上沉积缓冲层,并对缓冲层进行图形化处理,以形成薄膜晶体管的有源区;
步骤S103,在衬底基板上依次沉积绝缘层以及第一金属层;
步骤S104,在第一金属层的栅极区以及低掺杂区上涂布光阻;
步骤S105,对第一金属层的栅极区以及低掺杂区之外的区域进行金属刻蚀,以露出绝缘层;
步骤S106,对光阻进行灰化处理,以露出第一金属层的低掺杂区;
步骤S107,对低掺杂区的第一金属层进行金属刻蚀,以形成金属半透掩膜;
步骤S108,对有源区进行离子注入,以形成薄膜晶体管的源极区、源极低掺杂区、沟道区、漏极低掺杂区以及漏极区;
步骤S109,对光阻进行去除操作;
步骤S110,在衬底基板上沉积介质层,并在介质层上形成源极通孔以及漏极通孔;
步骤S111,在衬底基板上沉积第二金属层,并对第二金属层进行图形化处理,以通过源极通孔以及漏极通孔,形成薄膜晶体管的源极以及漏极;
步骤S112,在衬底基板上沉积有机平坦层,并在有机平坦层上形成像素电极通孔;
步骤S113,在衬底基板上沉积像素电极层,并对像素电极层进行图形化处理,以通过像素电极通孔,形成相应的像素电极。
下面详细说明本优选实施例的薄膜晶体管的制作方法的各步骤的具体流程。
在步骤S101中,提供一衬底基板21,随后转到步骤S102。
在步骤S102中,在衬底基板21上沉积非晶硅缓冲层;该非晶硅缓冲层的材料可为氮化硅以及氧化硅中的至少一种;随后对该非晶硅缓冲层进行准分子激光退火,使得非晶硅转换为多晶硅,以形成多晶硅缓冲层。然后经过光阻涂布、曝光显影以及刻蚀等图形化处理,形成薄膜晶体管的有源层22。接着对光阻进行剥离后转到步骤S103。
在步骤S103中,在衬底基板21上依次沉积绝缘层23以及第一金属层24;绝缘层23的材料可为氮化硅以及氧化硅中的至少一种,第一金属层24为由钼和铝中至少一种金属构成的单层金属层或多层叠加金属层。随后转到步骤S104。
在步骤S104中,在第一金属层24的栅极区241以及低掺杂区242上涂布光阻25,有源区22在第一金属层24上的投影覆盖栅极区241和低掺杂区242;涂布后的薄膜晶体管的结构具体请参照图2A。随后转到步骤S105。
在步骤S105中,对第一金属层24的栅极区241以及低掺杂区242之外的区域进行金属刻蚀,以露出绝缘层23;金属刻蚀后的薄膜晶体管的结构具体请参照图2B。随后转到步骤S106。
在步骤S106中,对光阻25进行灰化处理,以露出第一金属层24的低掺杂区242;由于对光阻25两侧的灰化处理的效果是相同的,这样在第一金属层24两侧露出的低掺杂区242的面积是相同的。灰化处理后的薄膜晶体管的结构具体请参照图2C。随后转到步骤S107。
在步骤S107中,对低掺杂区242的第一金属层24进行金属刻蚀,即刻蚀掉部分低掺杂区242的第一金属层24,剩下的低掺杂区242的第一金属层24构成金属半透掩膜。金属刻蚀后的薄膜晶体管的结构具体请参照图2D。随后转到步骤S108。
在步骤S108中,对有源区22进行离子注入,没有金属层遮挡的有源区注入离子后形成薄膜晶体管的源极区221以及漏极区222;具有金属半透掩膜遮挡的有源层22注入离子后形成薄膜晶体管的源极低掺杂区223以及漏极低掺杂区224;具有光阻层和金属层阻挡的有源层22未注入离子,该区域的有源层22形成薄膜晶体管的沟道区225。
如薄膜晶体管为N型金属-氧化物-半导体薄膜晶体管,则注入离子为磷离子或砷离子;如薄膜晶体管为P型金属-氧化物-半导体薄膜晶体管,则注入离子为硼离子。具体请参照图2E。随后转到步骤S109。
在步骤S109中,对光阻25进行去除操作;去除操作后的薄膜晶体管的结构具体请参照图2F。当然这里也可将金属半透掩膜进行刻蚀处理,刻蚀处理后的薄膜晶体管的结构具体请参照图2G。随后转到步骤S110。
在步骤S110中,在衬底基板21上沉积介质层26,经过光阻涂布、曝光显影以及刻蚀挖孔等操作在介质层26上形成源极通孔261以及漏极通孔262;随后转到步骤S111。
在步骤S111中,在衬底基板21上沉积第二金属层,并对第二金属层进行图形化处理,以通过源极通孔261以及漏极通孔262,形成薄膜晶体管的源极271以及漏极272;随后转到步骤S112。
在步骤S112中,在衬底基板21上沉积有机平坦层28,并在有机平坦层28上形成像素电极通孔281;随后转到步骤S113。
在步骤S113中,在衬底基板21上沉积像素电极层,并对像素电极层进行图形化处理,以通过像素电极通孔281,形成相应的像素电极29。制作完成后的薄膜晶体管的结构具体请参照图2H。
这样即完成了本优选实施例的薄膜晶体管的制作以及使用过程。
本优选实施例的薄膜晶体管的制作方法通过金属半透掩膜实现对低掺杂区的掺杂操作,保证了在源极和漏极两侧形成对称的低掺杂区,且制作流程简单。
请参照图3,图3为本发明的薄膜晶体管的制作方法的第二优选实施例的流程图。本优选实施例的薄膜晶体管的制作方法包括:
步骤S201,提供一衬底基板;
步骤S202,在衬底基板上沉积缓冲层,并对缓冲层进行图形化处理,以形成第一薄膜晶体管的第一有源区和第二薄膜晶体管的第二有源区;
步骤S203,在衬底基板上依次沉积绝缘层以及第一金属层;
步骤S204,在第一金属层的第一栅极区、低掺杂区以及第二栅极区上涂布第一光阻;
步骤S205,对第一金属层的第一栅极区、低掺杂区以及第二栅极区之外的区域进行金属刻蚀,以露出绝缘层;
步骤S206,在第二薄膜晶体管的区域涂布第二光阻;
步骤S207,对第一光阻进行灰化处理,以露出第一金属层的低掺杂区;
步骤S208,对低掺杂区的第一金属层进行金属刻蚀,以形成金属半透掩膜;
步骤S209,对第一有源区进行离子注入,以形成第一薄膜晶体管的源极区、源极低掺杂区、沟道区、漏极低掺杂区以及漏极区;
步骤S210,对第一光阻和第二光阻进行去除操作;
步骤S211,在第一薄膜晶体管的区域涂布第三光阻;
步骤S212,对第二有源区进行离子注入,以形成第二薄膜晶体管的源极区、沟道区、以及漏极区;
步骤S213,对第三光阻进行去除操作;
步骤S214,在衬底基板上沉积介质层,并在介质层上形成源极通孔以及漏极通孔;
步骤S215,在衬底基板上沉积第二金属层,并对第二金属层进行图形化处理,以通过源极通孔以述漏极通孔,形成第一薄膜晶体管的源极以及漏极,和第二薄膜晶体管的源极以及漏极;
步骤S216,在衬底基板上沉积有机平坦层,并在有机平坦层上形成像素电极通孔;
步骤S217,在衬底基板上沉积像素电极层,并对像素电极层进行图形化处理,以通过像素电极通孔,形成相应的像素电极。
下面详细说明本优选实施例的薄膜晶体管的制作方法的各步骤的具体流程。
在步骤S201中,提供一衬底基板41,随后转到步骤S202。
在步骤S202中,在衬底基板41上沉积非晶硅缓冲层42;该非晶硅缓冲层的材料可为氮化硅以及氧化硅中的至少一种;随后对该非晶硅缓冲层进行准分子激光退火,使得非晶硅转换为多晶硅,以形成多晶硅缓冲层,具体如图4A所示。然后对多晶硅缓冲层进行光阻涂布、曝光显影以及刻蚀等图形化处理,形成第一薄膜晶体管的第一有源区421和第二薄膜晶体管的第二有源区422,具体如图4B所示。随后转到步骤S203。
在步骤S203中,在衬底基板41上依次沉积绝缘层43以及第一金属层44;绝缘层43的材料可为氮化硅以及氧化硅中的至少一种,第一金属层44为由钼和铝中至少一种金属构成的单层金属层或多层叠加金属层。随后转到步骤S204。
在步骤S204中,在第一金属层44的第一栅极区441、低掺杂区442以及第二栅极区443上涂布第一光阻45,其中第一有源区421在第一金属层22上的投影覆盖第一栅极区441和低掺杂区442。第二有源层422在第一金属层22上的投影覆盖第二栅极区443。涂布后的薄膜晶体管的结构具体请参照图4C,随后转到步骤S205。
在步骤S205中,对第一金属层44的第一栅极区441、低掺杂区442以及第二栅极区443之外的区域进行金属刻蚀,以露出绝缘层43;金属刻蚀后的薄膜晶体管的结构具体请参照图4D。随后转到步骤S207。
在步骤S206中,在第二薄膜晶体管的区域涂布第二光阻46,涂布后的薄膜晶体管的结构具体请参照图4E,随后转到步骤S207。
在步骤S207中,对第一光阻45进行灰化处理,以露出第一金属层44的低掺杂区442;由于对光阻两侧的灰化处理的效果是相同的,这样在第一金属层44两侧露出的低掺杂区442的面积是相同的。涂布后的薄膜晶体管的结构具体请参照图4F,随后转到步骤S208。
在步骤S208中,对低掺杂区442的第一金属层44进行金属刻蚀,即刻蚀掉部分低掺杂区442的第一金属层44,剩下的低掺杂区442的第一金属层44构成金属半透掩膜。随后转到步骤S209。
在步骤S209中,对第一有源区421进行离子注入,没有金属层遮挡的第一有源区注入离子后形成第一薄膜晶体管的源极区4211以及漏极区4212;具有金属半透掩膜遮挡的第一有源层注入离子后形成第一薄膜晶体管的源极低掺杂区4213以及漏极低掺杂区4214;具有光阻层和金属层阻挡的第一有源层未注入离子,该区域的有源层形成第一薄膜晶体管的沟道区4215。
如第一薄膜晶体管为N型金属-氧化物-半导体薄膜晶体管,则注入离子为磷离子或砷离子;如第一薄膜晶体管为P型金属-氧化物-半导体薄膜晶体管,则注入离子为硼离子。具体请参照图4G。随后转到步骤S210。
在步骤S210中,对第一光阻45和第二光阻46进行去除操作,去除操作后的薄膜晶体管的结构具体请参照图4H。当然这里也可将金属半透掩膜进行刻蚀处理,刻蚀处理后的薄膜晶体管的结构具体请参照图4L。随后转到步骤S211。
在步骤S211中,在第一薄膜晶体管的区域涂布第三光阻47;涂布后的薄膜晶体管的结构具体请参照图4I。随后转到步骤S212。
在步骤S212中,对第二有源区422进行离子注入,没有金属层遮挡的第二有源区422注入离子后形成第二薄膜晶体管的源极区4221以及漏极区4222,具有光阻层和金属层阻挡的第二有源层422未注入离子,该区域的有源层形成第二薄膜晶体管的沟道区4223。随后转到步骤S213。
在步骤S213中,对第三光阻47进行去除操作;去除操作后的薄膜晶体管的结构具体请参照图4J。随后转到步骤S214。
在步骤S214中,在衬底基板41上沉积介质层48,经过光阻涂布、曝光显影以及刻蚀挖孔等操作在介质层48上形成源极通孔481以及漏极通孔482;随后转到步骤S215。
在步骤S215中,在衬底基板41上沉积第二金属层,并对第二金属层进行图形化处理,以通过源极通孔481以及漏极通孔482,形成第一薄膜晶体管的源极491以及漏极492,和第二薄膜晶体管的源极493以及漏极494。随后转到步骤S216。
在步骤S216中,在衬底基板41上沉积有机平坦层410,并在有机平坦层410上形成像素电极通孔411;随后转到步骤S217。
在步骤S217中,在衬底基板41上沉积像素电极层,并对像素电极层进行图形化处理,以通过像素电极通孔411,形成相应的像素电极412;制作完成后的薄膜晶体管的结构具体请参照图4K。如在步骤S210中对金属半透掩膜进行了刻蚀处理;则制作完成后的薄膜晶体管的结构具体请参照图4M。
这样即完成了本优选实施例的薄膜晶体管的制作以及使用过程。
在第一优选实施例的基础上,本优选实施例的薄膜晶体管的制作方法可对同一基板上的多个薄膜晶体管选择进行低掺杂区的制作,因此进一步提高了薄膜晶体管以及相应的液晶显示面板的工作稳定性。
本发明的薄膜晶体管的制作方法通过金属半透掩膜实现对低掺杂区的掺杂操作,保证了在源极和漏极两侧形成对称的低掺杂区,且制作流程简单;解决了现有的薄膜晶体管的制作方法的难以在源极和漏极两侧形成对称的浅掺杂过渡区,从而容易导致掺杂偏差或栅极区域的偏移的技术问题。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (10)
1.一种薄膜晶体管的制作方法,其特征在于,包括:
提供一衬底基板;
在所述衬底基板上沉积缓冲层,并对所述缓冲层进行图形化处理,以形成所述薄膜晶体管的有源区;
在所述衬底基板上依次沉积绝缘层以及第一金属层;
在所述第一金属层的栅极区以及低掺杂区上涂布光阻,其中所述有源区在所述第一金属层上的投影覆盖所述栅极区和所述低掺杂区;
对所述第一金属层的栅极区以及低掺杂区之外的区域进行金属刻蚀,以露出所述绝缘层;
对所述光阻进行灰化处理,以露出所述第一金属层的低掺杂区;
对所述低掺杂区的第一金属层进行金属刻蚀,以形成金属半透掩膜;
对所述有源区进行离子注入,以形成所述薄膜晶体管的源极区、源极低掺杂区、沟道区、漏极低掺杂区以及漏极区;以及
对所述光阻进行去除操作。
2.根据权利要求1所述的薄膜晶体管的制作方法,其特征在于,所述对所述光阻进行去除操作的步骤之后还包括:
对所述金属半透掩膜进行刻蚀处理。
3.根据权利要求1所述的薄膜晶体管的制作方法,其特征在于,所述对所述光阻进行去除操作的步骤之后还包括:
在所述衬底基板上沉积介质层,并在所述介质层上形成源极通孔以及漏极通孔;
在所述衬底基板上沉积第二金属层,并对所述第二金属层进行图形化处理,以通过所述源极通孔以及所述漏极通孔,形成所述薄膜晶体管的源极以及漏极;
在所述衬底基板上沉积有机平坦层,并在所述有机平坦层上形成像素电极通孔;以及
在所述衬底基板上沉积像素电极层,并对所述像素电极层进行图形化处理,以通过所述像素电极通孔,形成相应的像素电极。
4.根据权利要求1所述的薄膜晶体管的制作方法,其特征在于,所述在所述衬底基板上沉积缓冲层,并对所述缓冲层进行图形化处理的步骤包括:
在所述衬底基板上沉积非晶硅缓冲层;
对所述非晶硅缓冲层进行退火处理,以形成多晶硅缓冲层;以及
对所述多晶硅缓冲层进行图形化处理。
5.根据权利要求1所述的薄膜晶体管的制作方法,其特征在于,所述第一金属层为由钼和铝中至少一种金属构成的单层金属层或多层叠加金属层。
6.根据权利要求1所述的薄膜晶体管的制作方法,其特征在于,如所述薄膜晶体管为N型金属-氧化物-半导体薄膜晶体管,则注入离子为磷离子或砷离子;如所述薄膜晶体管为P型金属-氧化物-半导体薄膜晶体管,则注入离子为硼离子。
7.一种薄膜晶体管的制作方法,其特征在于,包括:
提供一衬底基板;
在所述衬底基板上沉积缓冲层,并对所述缓冲层进行图形化处理,以形成第一薄膜晶体管的第一有源区和第二薄膜晶体管的第二有源区;
在所述衬底基板上依次沉积绝缘层以及第一金属层;
在所述第一金属层的第一栅极区、低掺杂区以及第二栅极区上涂布第一光阻,其中所述第一有源区在所述第一金属层上的投影覆盖所述第一栅极区和所述低掺杂区,所述第二有源区在所述第一金属层上的投影覆盖所述第二栅极区;
对所述第一金属层的第一栅极区、低掺杂区以及第二栅极区之外的区域进行金属刻蚀,以露出所述绝缘层;
在所述第二薄膜晶体管的区域涂布第二光阻;
对所述第一光阻进行灰化处理,以露出所述第一金属层的低掺杂区;
对所述低掺杂区的第一金属层进行金属刻蚀,以形成金属半透掩膜;
对所述第一有源区进行离子注入,以形成所述第一薄膜晶体管的源极区、源极低掺杂区、沟道区、漏极低掺杂区以及漏极区;
对所述第一光阻和所述第二光阻进行去除操作;
在所述第一薄膜晶体管的区域涂布第三光阻;
对所述第二有源区进行离子注入,以形成所述第二薄膜晶体管的源极区、沟道区、以及漏极区;以及
对所述第三光阻进行去除操作。
8.根据权利要求7所述的薄膜晶体管的制作方法,其特征在于,所述对所述第一光阻和所述第二光阻进行去除操作的步骤之后还包括:
对所述金属半透掩膜进行刻蚀处理。
9.根据权利要求7所述的薄膜晶体管的制作方法,其特征在于,所述对所述第三光阻进行去除操作的步骤之后还包括:
在所述衬底基板上沉积介质层,并在所述介质层上形成源极通孔以及漏极通孔;
在所述衬底基板上沉积第二金属层,并对所述第二金属层进行图形化处理,以通过所述源极通孔以及所述漏极通孔,形成所述第一薄膜晶体管的源极以及漏极,和所述第二薄膜晶体管的源极以及漏极;
在所述衬底基板上沉积有机平坦层,并在所述有机平坦层上形成像素电极通孔;以及
在所述衬底基板上沉积像素电极层,并对所述像素电极层进行图形化处理,以通过所述像素电极通孔,形成相应的像素电极。
10.根据权利要求7所述的薄膜晶体管的制作方法,其特征在于,所述在所述衬底基板上沉积缓冲层,并对所述缓冲层进行图形化处理的步骤包括:
在所述衬底基板上沉积非晶硅缓冲层;
对所述非晶硅缓冲层进行退火处理,以形成多晶硅缓冲层;以及
对所述多晶硅缓冲层进行图形化处理。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610147135.XA CN105810573A (zh) | 2016-03-15 | 2016-03-15 | 薄膜晶体管的制作方法 |
PCT/CN2016/078761 WO2017156808A1 (zh) | 2016-03-15 | 2016-04-08 | 薄膜晶体管的制作方法 |
US15/121,928 US10340365B2 (en) | 2016-03-15 | 2016-04-08 | Method of manufacturing a thin film transistor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610147135.XA CN105810573A (zh) | 2016-03-15 | 2016-03-15 | 薄膜晶体管的制作方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN105810573A true CN105810573A (zh) | 2016-07-27 |
Family
ID=56468558
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610147135.XA Pending CN105810573A (zh) | 2016-03-15 | 2016-03-15 | 薄膜晶体管的制作方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10340365B2 (zh) |
CN (1) | CN105810573A (zh) |
WO (1) | WO2017156808A1 (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109037045A (zh) * | 2018-06-20 | 2018-12-18 | 武汉华星光电技术有限公司 | 一种离子注入方法、半导体器件的制作方法和半导体器件 |
WO2019071670A1 (zh) * | 2017-10-10 | 2019-04-18 | 武汉华星光电半导体显示技术有限公司 | N型薄膜晶体管及其制备方法、oled显示面板的制备方法 |
CN110349972A (zh) * | 2019-06-20 | 2019-10-18 | 深圳市华星光电技术有限公司 | 一种薄膜晶体管基板及其制备方法 |
CN116544243A (zh) * | 2023-06-14 | 2023-08-04 | 深圳市华星光电半导体显示技术有限公司 | 驱动基板及显示面板 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1331202C (zh) * | 2004-03-19 | 2007-08-08 | 友达光电股份有限公司 | 薄膜晶体管的制作方法 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060036004A (ko) * | 2004-10-23 | 2006-04-27 | 삼성전자주식회사 | 액정 표시 장치용 박막 트랜지스터의 제조 방법 |
CN100557512C (zh) * | 2004-12-14 | 2009-11-04 | 中华映管股份有限公司 | 薄膜晶体管及其制造方法 |
TWI277216B (en) * | 2006-02-16 | 2007-03-21 | Au Optronics Corp | Pixel structure and thin film transistor and fabrication methods thereof |
KR100847661B1 (ko) * | 2007-03-21 | 2008-07-21 | 삼성에스디아이 주식회사 | 반도체 장치의 제조 방법 |
TWI350591B (en) * | 2007-04-12 | 2011-10-11 | Realtek Semiconductor Corp | Mos transistor and manufacturing method thereof |
TWI337754B (en) * | 2007-04-20 | 2011-02-21 | Au Optronics Corp | Semiconductor structure of display device and method for fabricating the same |
KR101563138B1 (ko) * | 2008-04-25 | 2015-10-26 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치 제조 방법 |
TW201003850A (en) * | 2008-07-10 | 2010-01-16 | Au Optronics Corp | Semiconductor device, display apparatus, electro-optical apparatus, and method for fabricating thereof |
TW201017499A (en) | 2008-10-27 | 2010-05-01 | Tpk Touch Solutions Inc | Manufacturing method and structure of curved-surface capacitive touch panel |
JP2014033136A (ja) * | 2012-08-06 | 2014-02-20 | Japan Display Inc | 表示装置およびその製造方法 |
JP5484529B2 (ja) | 2012-08-07 | 2014-05-07 | ホシデン株式会社 | 部品モジュール及び部品モジュールの製造方法 |
CN203299773U (zh) | 2013-04-12 | 2013-11-20 | 上海鼎为软件技术有限公司 | 一种触控模组及具有触控模组的触控面板和触控显示屏 |
CN104241389B (zh) * | 2013-06-21 | 2017-09-01 | 上海和辉光电有限公司 | 薄膜晶体管和有源矩阵有机发光二极管组件及制造方法 |
US10276596B2 (en) * | 2014-08-06 | 2019-04-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Selective polysilicon doping for gate induced drain leakage improvement |
CN104916584A (zh) * | 2015-04-30 | 2015-09-16 | 京东方科技集团股份有限公司 | 一种制作方法、阵列基板及显示装置 |
CN104900712A (zh) * | 2015-06-09 | 2015-09-09 | 武汉华星光电技术有限公司 | Tft基板结构的制作方法及tft基板结构 |
KR102456077B1 (ko) * | 2015-06-22 | 2022-10-19 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판의 제조방법 |
CN105097550A (zh) * | 2015-08-04 | 2015-11-25 | 深圳市华星光电技术有限公司 | 低温多晶硅薄膜晶体管的制作方法及低温多晶硅薄膜晶体管 |
CN105390451B (zh) * | 2015-12-03 | 2018-03-30 | 深圳市华星光电技术有限公司 | 低温多晶硅tft基板的制作方法 |
CN106783921A (zh) * | 2016-12-22 | 2017-05-31 | 深圳市华星光电技术有限公司 | 有机发光显示面板及其制作方法 |
-
2016
- 2016-03-15 CN CN201610147135.XA patent/CN105810573A/zh active Pending
- 2016-04-08 WO PCT/CN2016/078761 patent/WO2017156808A1/zh active Application Filing
- 2016-04-08 US US15/121,928 patent/US10340365B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1331202C (zh) * | 2004-03-19 | 2007-08-08 | 友达光电股份有限公司 | 薄膜晶体管的制作方法 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2019071670A1 (zh) * | 2017-10-10 | 2019-04-18 | 武汉华星光电半导体显示技术有限公司 | N型薄膜晶体管及其制备方法、oled显示面板的制备方法 |
CN109037045A (zh) * | 2018-06-20 | 2018-12-18 | 武汉华星光电技术有限公司 | 一种离子注入方法、半导体器件的制作方法和半导体器件 |
CN110349972A (zh) * | 2019-06-20 | 2019-10-18 | 深圳市华星光电技术有限公司 | 一种薄膜晶体管基板及其制备方法 |
CN116544243A (zh) * | 2023-06-14 | 2023-08-04 | 深圳市华星光电半导体显示技术有限公司 | 驱动基板及显示面板 |
WO2024254908A1 (zh) * | 2023-06-14 | 2024-12-19 | 深圳市华星光电半导体显示技术有限公司 | 驱动基板及显示面板 |
Also Published As
Publication number | Publication date |
---|---|
US20180138295A1 (en) | 2018-05-17 |
US10340365B2 (en) | 2019-07-02 |
WO2017156808A1 (zh) | 2017-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9437627B2 (en) | Thin film transistor and manufacturing method thereof | |
US7476896B2 (en) | Thin film transistor and method of fabricating the same | |
TWI604529B (zh) | 薄膜電晶體及其製造方法 | |
CN101656233B (zh) | 薄膜晶体管基板的制造方法 | |
US10290663B2 (en) | Manufacturing method of thin film transistor and manufacturing method of array substrate | |
CN102403313B (zh) | 半导体元件及其制作方法 | |
WO2017070868A1 (zh) | N型tft的制作方法 | |
CN104241389A (zh) | 薄膜晶体管和有源矩阵有机发光二极管组件及制造方法 | |
CN105097552A (zh) | 薄膜晶体管及阵列基板的制备方法、阵列基板及显示装置 | |
WO2017016023A1 (zh) | 一种低温多晶硅薄膜晶体管及其制造方法 | |
US9419029B1 (en) | Method for manufacturing thin film transistor array substrate and thin film transistor array substrate for the same | |
CN107275340A (zh) | 薄膜晶体管制备方法、阵列基板、其制备方法及显示装置 | |
CN105810573A (zh) | 薄膜晶体管的制作方法 | |
CN104241390B (zh) | 薄膜晶体管和有源矩阵有机发光二极管组件及制造方法 | |
US10170506B2 (en) | LTPS array substrate and method for producing the same | |
WO2020113613A1 (zh) | 薄膜晶体管结构及其制作方法、显示装置 | |
CN105789325A (zh) | 薄膜晶体管、薄膜晶体管的制备方法及cmos器件 | |
WO2019200824A1 (zh) | Ltps tft基板的制作方法及ltps tft基板 | |
CN107170753A (zh) | 一种阵列基板及其制备方法、显示装置 | |
WO2020173205A1 (zh) | Cmos薄膜晶体管及其制作方法和阵列基板 | |
WO2016197400A1 (zh) | Ltps阵列基板及其制造方法 | |
WO2020113598A1 (zh) | 薄膜晶体管结构及其制作方法、显示装置 | |
CN106252277A (zh) | 低温多晶硅薄膜晶体管阵列基板、制作方法以及显示装置 | |
CN109860107A (zh) | 阵列基板及其制作方法 | |
TWI434356B (zh) | 顯示裝置及其形成方法,以及包含顯示裝置之電子裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20160727 |