CN1003615B - 用于微处理机的存贮器保安装置 - Google Patents
用于微处理机的存贮器保安装置 Download PDFInfo
- Publication number
- CN1003615B CN1003615B CN85107660.2A CN85107660A CN1003615B CN 1003615 B CN1003615 B CN 1003615B CN 85107660 A CN85107660 A CN 85107660A CN 1003615 B CN1003615 B CN 1003615B
- Authority
- CN
- China
- Prior art keywords
- microprocessor
- terminal
- memory
- battery
- joint
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000001012 protector Effects 0.000 title 1
- 230000008878 coupling Effects 0.000 claims description 5
- 238000010168 coupling process Methods 0.000 claims description 5
- 238000005859 coupling reaction Methods 0.000 claims description 5
- 230000006870 function Effects 0.000 description 5
- 230000004075 alteration Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/30—Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Storage Device Security (AREA)
- Stand-By Power Supply Arrangements (AREA)
Abstract
一种微处理机的存贮器保安装置,包括一个具有两个输入接头和一个公共接头的开关。上述公共接头连接在存贮器的第一接头和微处理机的逻辑零上。开关的另一个输入接头连接到电池的一个接头上。存贮器的第二接头连接到电池的另一个接头上。开关的第二输入接头连接到处理机的起始线上,它的起始输入也连接到上述线上。上述线直接连接到一个供电电源上。上述线同样能够作为与多个微处理机相连的总线。
Description
本发明涉及一种微处理机存贮器保安装置,特别是用于电传打字机中的微处理机,它包括一个保安电池和适用于将电池的接头与存贮器的接头相连接的装置。
在微处理机电源电压下降时或在供电意外中断时,微处理机停止执行它们的程序,但在电源电压重新上升到微处理机恢复其初态之前,存贮器通常必须加以保安。连接到其存贮器上的保安电池起这种作用。
此外,由于安全和规程方面的原因,在微处理机的运输过程中,必须把保安电池与其存贮器断开。
所以,到目前为止,保安电池是通过一个开关与它的存贮器连接的,该开关在运输结束后闭合以提供连接。
此外,在微处理机“脱开”(unbuckling)期间,也就是说:当它不再工作时,并不是指全体而是指总体不工作时,则有必要来起始微处理机或其它部件,以通过按扭装置的连接来提供所谓的警犬功能(guard dog),该起始输入连接到起始线(initialization line)本身上,直到连接到供电电源的起始输出上。
简言之,到目前为止,开关按钮和起始按钮是必要的。
本发明的目的在于简化电池保安功能的执行以及减少因提供这种电池保安和警犬功能所需要的另件的数量。
为此,本发明提供了一种微处理机的存贮器保安装置,它包括一个保安电池和适用于将电池的接头与存贮器的接头相连接的装置,其中,上述的连接装置包括一个有两个输入接头和一个连接到存贮器的两个接头中的一个接头以及微处理机的逻辑零上的公共接头,开关的两个输入接头中的一个接头连接在电池的两个接头中的一个接头上,存贮器的另一个接头连接在电池的另一个接头上,而开关的两个输入接头中的另一个接头是连接在微处理机的起始线上。
这样,在运输过程中,使用本发明就足以使开关置于用起始线连接存贮器的位置。据此,存贮器不再与电池的两个接头连接;然而如果有人忘记变换开关的位置,微处理机即便是处于电压之下也始终要重新起始,此外,如果在操作过程中,当开关处于存贮器保安位置,微处理机就被脱开,这就足以改变原先用于重新起始处理机的单开关位置,并再一次变换开关使其置回到存贮器保安位置。
在本发明的装置一个具体实施例中,起始线被直接连接于供电电源的起始输出上。
在本发明装置的最佳实施例中,起始线是与多个微处理机相连的串行数据总线,至少有一个供电电源的起始输出与其相连。
通过对本发明装置的若干实施例的下列描述并参考相应的附图,本发明将更好地被理解。其中:
图1表示本发明装置的第一个实施例的示意图;
图2表示本发明装置的第二个实施例的示意图,该装置集成在由一数据总线互连起来的微处理机系统中;
图3更详细地表示图2系统中的一个微处理机;
图4a、4b、4c分别表示电源电压、数据总线信号和信号起始图2系统中的微处理机的时序图。
参考图1,假定它是作为电传打字机的微处理机系统的一个例子的微处理机,更具体地说它至少包括一个具有两个接头〔3〕、〔4〕的存贮器〔2〕,接头〔3〕连接到设备的逻辑零上。
通过存贮器的接头〔3〕,存贮器〔2〕连接到开关〔6〕的公共接头〔5〕上,同时通过接头〔4〕,它与电池〔9〕的两个接头〔7〕和〔8〕中的一个接头相连,在本图中为正极接头〔7〕。电池〔9〕的接头〔8〕连接到开关〔6〕的两个输入接头中的一个接头〔10〕上,开关〔6〕的另一个输入接头〔11〕连接到起始微处理机〔1〕的线〔14〕上,该线本身与一个供电电源〔13〕的起抬输出〔12〕相连,也同时与微处理器的起始输入〔16〕相连。开关〔6〕的移动式触头〔15〕可以把公共接头〔5〕,也即是存贮器的接头〔3〕,连接到接头〔10〕上,也即是连接到电池〔9〕的接头〔8〕上,或者连接到接头〔11〕上,也即是连接到起始线〔14〕上,再把微处理机〔1〕的起始线连接到逻辑零上。
在运输位置,开关〔6〕的移动式触头〔15〕与接头〔11〕啮合。
在操作位置中,移动式触头〔15〕与接头〔10〕啮合。
如果在运输后操作者忘记变换开关的位置,不但存贮器〔2〕不与电池连接,而且微处理机〔1〕也始终被重新起始。
在“脱开”的情况下,在变换开关后,微处理器通过连接装置〔16〕,〔11〕,〔15〕,〔5〕重新起始。
在图2和图3表示的实施例中,微处理机〔20〕被看作为属于由串行数据总线〔23〕互连起来的微处理机〔20〕、〔21〕、〔22〕的一个系统。每个微处理机都配有一个供电电源输入〔24〕和一个起始输入〔25〕。电压源〔26〕,在此处只有一个,是为了这些微处理机供电而配置的,在本例中电压被设想为5伏,这些微处理机通过电源输出〔28〕和供电电源线〔27〕供电,而微处理机是由其输入〔24〕连接到供电电源线〔27〕上。
通过起始输出〔29〕,源〔26〕连接到总线〔23〕上,加之微处理机,通过其输入〔25〕功能性地连接到总线〔23〕上。这些起始输入〔25〕被分别地连接到起始计数器〔210〕上。
在电源电压V(图4)上升期间(t,t+t0),电源电压不仅可以在系统启动时有,而且还可以在电压下降或在供电意外中断后有,总线〔23〕必须处于“停止”状态,此处是处于低状态,从而使耦联在该处的微处理机不能执行它们的程序。为此,源〔26〕经过〔29〕发出一个用于使总线〔23〕保持在0位的信号M,该信号以持续时间为θ的方波的形态出现。在输入〔25〕,实际上是计数器〔210〕的计数起动输入处通过计数器〔210〕接受到的保持信号M,在微处理机的有源部件〔213〕的“复位”接头〔212〕处,也就是真正的起始接头处,但仅在周期ρ等于字符框流过总线〔23〕最长时间后,引起一个真正将微处理器起抬的、周期ν等于θ-ρ的脉冲。
为了起到能辨别起始信号的功能,每个微处理机包括它的有源数据处理部件〔213〕,计数器〔210〕和一个时钟〔215〕,实际上,在微处理机和总线〔23〕之间的连线〔211〕不仅代表微处理机的发送器(未示出)和数据总线〔23〕之间的连接,还代表微处理机的接收器(未示出)和总线之间的连接。计数器〔210〕在它的两个输入端接收连线〔25〕和时钟〔215〕的输出。微处理机的部件〔213〕的复位接头〔212〕连接到计数器〔210〕的一个输出端上,连线〔214〕的二进制加权相应于至少与ρ相等的持续时间。
为了提供警犬的功能,每一个微处理机进一步包括第二计数器〔216〕,通过它的输入端与时钟〔215〕和反相器〔217〕相连,反相器本身又通过它的输入端与上述的起抬输入〔25〕和计数器〔216〕的输出端相连,它的二进制加权相应于一个予定的持续时间η,其至少与两个方框之间的最大持续时间相等。计数器〔216〕连接到单稳态部件〔218〕的输入上,其输出连接到总线〔23〕上。在所考虑的例子中,计数器〔216〕和单稳态部件〔218〕构成一个起始信号发生器。
当在“脱开”之后,至少在持续时间η内,总线〔23〕一直维持它的状态;通过单稳态部件〔218〕,计数器〔216〕将总线重新置放到它的另一个状态,此处为低态,接着我们又回到已谈过的问题,计数器〔210〕将提供起始,接着如以前的那样有效地识别。
微处理机〔20〕,作为唯一考虑的那一个,更具体地说它包括一个存贮器〔30〕,如同图1中的微处理器〔1〕的存贮器〔2〕那样,存贮器〔30〕通过一个具有二个输入接头〔40〕、〔41〕和一个公共接头〔35〕的开关连接到电池〔39〕上;接头〔35〕连接到存贮器〔30〕的一个接头上,同样也连接到设备的逻辑零上;接头〔40〕连接到电池〔39〕的一个接头上,而接头〔41〕连接到数据总线〔23〕上。
在运输位置时,开关〔36〕的移动式触头与接头〔41〕啮合,在操作位置时,移动式触头与接头〔40〕啮合。
在这里,操作方法与上面所描述的相同。
Claims (3)
1、一种微处理机存贮器保安装置,它包括一个带有一对端子(7,8)的保安电池(9),和用于将所述端子(7,8)连至微处理机存贮器(2)的端子(4,3)的连接装置,所述连接装置包括带有一个第一输入端(10)、一个第二输入端(11)和适用于连接所述微处理机存贮器的所述端子中的一个端子(3)的一个公共端(15)的开关装置(6),所述开关装置(6)的第一、第二输入端中的一个端子(10)连到所述电池(9)的所述端子中的一个端子(8),所述电池(9)的所述端子中另一个端子(7)连到所述微处理机存贮器(2)的另一个端子(4),其特征在于,所述开关装置(6)的所述公共端(15)适用于连到所述微处理机存贮器的逻辑零输入,所述开关装置(6)的所述第一输入端和所述第二输入端中另一端子(11)适用于连到一根起始线,以起始所述微处理机(1),所述公共端(15)可与所述开关装置(6)的所述第一输入端和所述第二输入端中所述另一端子(11)啮合,以使所述开关装置(6)与所述起始线(14)接合。
2、如权利要求1所述的装置,其特征在于,所述起始线(14)直接连到一个供电电源(13)的起始输出(12)上。
3、如权利要求1所述的装置,其特征在于,所述起始线(14)是互连多个微处理机的串行数据总线(23),至少一个供电电源(26)的起始输出(29)与其相连。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8415759A FR2571870B1 (fr) | 1984-10-15 | 1984-10-15 | Dispositif de sauvegarde de memoire de microprocesseur. |
FR84.15.759 | 1984-10-15 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN85107660A CN85107660A (zh) | 1986-04-10 |
CN1003615B true CN1003615B (zh) | 1989-03-15 |
Family
ID=9308655
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN85107660.2A Expired CN1003615B (zh) | 1984-10-15 | 1985-10-14 | 用于微处理机的存贮器保安装置 |
Country Status (13)
Country | Link |
---|---|
US (1) | US4715016A (zh) |
JP (1) | JPH0618019B2 (zh) |
CN (1) | CN1003615B (zh) |
AU (1) | AU584028B2 (zh) |
BE (1) | BE903435A (zh) |
BR (1) | BR8505092A (zh) |
DE (1) | DE3536633A1 (zh) |
FR (1) | FR2571870B1 (zh) |
GB (1) | GB2167217B (zh) |
IN (1) | IN164601B (zh) |
IT (1) | IT1182610B (zh) |
SE (1) | SE457907B (zh) |
YU (1) | YU46385B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6227843A (ja) * | 1985-07-29 | 1987-02-05 | Sharp Corp | 電子装置 |
US5270931A (en) * | 1989-02-23 | 1993-12-14 | The Boeing Company | Software controlled aircraft component configuration system |
US5151855A (en) * | 1989-10-19 | 1992-09-29 | Saturn Corporation | Multiple microprocessor single power supply system shutdown |
US5168206A (en) * | 1990-12-21 | 1992-12-01 | Dallas Semiconductor Corp. | Battery manager chip with connections for redundant backup battery |
US5251179A (en) * | 1991-03-29 | 1993-10-05 | At&T Bell Laboratories | Apparatus and method for extending battery life |
DE4219398A1 (de) * | 1992-06-13 | 1993-12-16 | Claas Ohg | Gepufferte Spannungsversorgung für Bordelektronik |
US5384747A (en) * | 1994-01-07 | 1995-01-24 | Compaq Computer Corporation | Circuit for placing a memory device into low power mode |
US6107865A (en) * | 1997-10-31 | 2000-08-22 | Stmicroelectronics, Inc. | VSS switching scheme for battery backed-up semiconductor devices |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3980935A (en) * | 1974-12-16 | 1976-09-14 | Worst Bernard I | Volatile memory support system |
US3978457A (en) * | 1974-12-23 | 1976-08-31 | Pitney-Bowes, Inc. | Microcomputerized electronic postage meter system |
US4145761A (en) * | 1978-03-09 | 1979-03-20 | Motorola Inc. | Ram retention during power up and power down |
US4148099A (en) * | 1978-04-11 | 1979-04-03 | Ncr Corporation | Memory device having a minimum number of pins |
US4232377A (en) * | 1979-04-16 | 1980-11-04 | Tektronix, Inc. | Memory preservation and verification system |
IT1118947B (it) * | 1979-10-04 | 1986-03-03 | Indesit | Circuito elettronico di memorizzazione di dati in un apparato elettrodomestico |
US4288865A (en) * | 1980-02-06 | 1981-09-08 | Mostek Corporation | Low-power battery backup circuit for semiconductor memory |
JPS573164A (en) * | 1980-06-04 | 1982-01-08 | Nippon Denso Co Ltd | Microcomputer control device |
US4463446A (en) * | 1980-08-25 | 1984-07-31 | U.M.C. Industries, Inc. | Control device |
DE3040326C1 (de) * | 1980-10-25 | 1981-10-08 | Eurosil GmbH, 8000 München | Mikroprozessor mit Ruecksetz-Schaltanordnung |
EP0079885A4 (en) * | 1981-05-27 | 1984-03-01 | Mostek Corp | POWER SUPPLY CONTROL FOR AN INTEGRATED CIRCUIT. |
US4489394A (en) * | 1982-04-21 | 1984-12-18 | Zenith Electronics Corporation | Microprocessor power on reset system |
US4421977A (en) * | 1982-07-19 | 1983-12-20 | Pitney Bowes Inc. | Security system for electronic device |
-
1984
- 1984-10-15 FR FR8415759A patent/FR2571870B1/fr not_active Expired
-
1985
- 1985-10-07 US US06/784,773 patent/US4715016A/en not_active Expired - Fee Related
- 1985-10-09 GB GB08524911A patent/GB2167217B/en not_active Expired
- 1985-10-10 IN IN842/DEL/85A patent/IN164601B/en unknown
- 1985-10-11 SE SE8504727A patent/SE457907B/sv not_active IP Right Cessation
- 1985-10-14 IT IT67869/85A patent/IT1182610B/it active
- 1985-10-14 AU AU48740/85A patent/AU584028B2/en not_active Ceased
- 1985-10-14 BE BE0/215721A patent/BE903435A/fr not_active IP Right Cessation
- 1985-10-14 BR BR8505092A patent/BR8505092A/pt not_active IP Right Cessation
- 1985-10-14 CN CN85107660.2A patent/CN1003615B/zh not_active Expired
- 1985-10-15 YU YU164285A patent/YU46385B/sh unknown
- 1985-10-15 JP JP60230926A patent/JPH0618019B2/ja not_active Expired - Lifetime
- 1985-10-15 DE DE19853536633 patent/DE3536633A1/de active Granted
Also Published As
Publication number | Publication date |
---|---|
IN164601B (zh) | 1989-04-22 |
YU164285A (en) | 1987-10-31 |
JPH0618019B2 (ja) | 1994-03-09 |
DE3536633C2 (zh) | 1989-06-15 |
GB2167217A (en) | 1986-05-21 |
AU584028B2 (en) | 1989-05-11 |
IT8567869A0 (it) | 1985-10-14 |
AU4874085A (en) | 1986-04-24 |
SE8504727D0 (sv) | 1985-10-11 |
JPS6197762A (ja) | 1986-05-16 |
BE903435A (fr) | 1986-02-03 |
SE8504727L (sv) | 1986-04-16 |
CN85107660A (zh) | 1986-04-10 |
BR8505092A (pt) | 1986-07-29 |
GB2167217B (en) | 1988-06-29 |
FR2571870B1 (fr) | 1987-02-20 |
US4715016A (en) | 1987-12-22 |
YU46385B (sh) | 1993-10-20 |
SE457907B (sv) | 1989-02-06 |
IT1182610B (it) | 1987-10-05 |
GB8524911D0 (en) | 1985-11-13 |
FR2571870A1 (fr) | 1986-04-18 |
DE3536633A1 (de) | 1986-04-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1003615B (zh) | 用于微处理机的存贮器保安装置 | |
US4686526A (en) | Remote reset circuit | |
JPS6142463B2 (zh) | ||
HK46796A (en) | Data input device in a card lock system | |
JPS5622122A (en) | Data processing system | |
JPS5690658A (en) | Compression system for japanese character data | |
KR0159251B1 (ko) | 다수의 인터럽트 백터값을 발생하는 방법 | |
JPS6260081A (ja) | Icカ−ド | |
JPS57113145A (en) | Bit-correspondence processing system of flip-flop group | |
JPS6066559A (ja) | インタ−ホン装置 | |
JPS5515565A (en) | Data collection system | |
JPS57208689A (en) | Memory control device | |
JPS5542318A (en) | Cash memory control system | |
JPS5614762A (en) | Automatic circuit disconnection system of data transmission | |
JPS5580147A (en) | Data transfer system | |
JPH0422242A (ja) | 通信制御装置 | |
JPS54129925A (en) | Process input-output device | |
JPH01150395A (ja) | 電子装置の誤動作防止回路 | |
JPS57137917A (en) | Error information transfer system | |
JPS5492141A (en) | Interface control system | |
JPS54134533A (en) | Transaction processing system | |
JPH04167726A (ja) | 装置番号設定装置 | |
JPS6469142A (en) | Testing system for data communication system | |
JPS55134472A (en) | Cash register | |
JPH0231828B2 (zh) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C13 | Decision | ||
GR02 | Examined patent application | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |