FR2571870A1 - Dispositif de sauvegarde de memoire de microprocesseur. - Google Patents
Dispositif de sauvegarde de memoire de microprocesseur. Download PDFInfo
- Publication number
- FR2571870A1 FR2571870A1 FR8415759A FR8415759A FR2571870A1 FR 2571870 A1 FR2571870 A1 FR 2571870A1 FR 8415759 A FR8415759 A FR 8415759A FR 8415759 A FR8415759 A FR 8415759A FR 2571870 A1 FR2571870 A1 FR 2571870A1
- Authority
- FR
- France
- Prior art keywords
- terminal
- microprocessor
- initialization
- terminals
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000015654 memory Effects 0.000 title claims abstract description 25
- 230000006870 function Effects 0.000 description 8
- 238000013475 authorization Methods 0.000 description 1
- 239000003999 initiator Substances 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/30—Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Storage Device Security (AREA)
- Stand-By Power Supply Arrangements (AREA)
Abstract
LE DISPOSITIF COMPREND UN COMMUTATEUR6 A DEUX BORNES D'ENTREE10, 11 ET UNE BORNE COMMUNE5. LA BORNE5 EST RELIEE A LA BORNE3 DE LA MEMOIRE2 ET AU ZERO LOGIQUE DU MICROPROCESSEUR. LA BORNE10 EST RELIEE A LA BORNE8 D'UNE BATTERIE9. LA BORNE4 DE LA MEMOIRE EST RELIEE A LA BORNE7 DE LA BATTERIE. LA BORNE11 EST RELIEE A UNE LIGNE14 D'INITIALISATION DU MICROPROCESSEUR1 DONT L'ENTREE D'INITIALISATION16 EST EGALEMENT CONNECTEE A LA LIGNE14. LA LIGNE14 EST RELIEE DIRECTEMENT A UNE SOURCE D'ALIMENTATION13. LA LIGNE14 POURRAIT EGALEMENT ETRE LE BUS D'INTERCONNEXION D'UNE PLURALITE DE MICROPROCESSEURS. LE DISPOSITIF S'APPLIQUE BIEN DANS LES TELEIMPRIMEURS.
Description
La présente invention concerne un dispositif de sauvegarde de mémoire de
microprocesseur, notamment de microprocesseur de téléimprimeur, comprenant une batterie de sauvegarde et des moyens agencés pour connecter les bornes de la batterie aux bornes de la mémoire. Lors de la chute de la tension d'alimentation de microprocesseur ou lors d'une interruption inopinée de la source d'alimentation, les microprocesseurs cessent d'exécuter leurs programmes, mais leurs mémoires doivent
généralement être sauvegardées, jusqu'à ce qu'ils revien-
nent dans leur état initial, après la remontée de la ten-
sion d'alimentation. Les batteries de sauvegarde, connec-
tées à leurs mémoires, assurent cette fonction.
Par ailleurs, pour des raisons de sécurité et de norme, les batteries de sauvegarde doivent pendant le transport des microprocesseurs, être déconnectées de leurs mémoires. Dans ces conditions, une batterie de sauvegarde était jusqu'ici reliée à sa mémoire par un interrupteur qu'on
actionnait après le transport pour effectuer la connexion.
En outre, lors du débouclage d'un mircoprocesseur, c'est-à-dire quand il se met à ne plus fonctionner, sans pour autant être d'ailleurs forcément totalement hors de marche, il fallait le réinitialiser, ou encore assurer la fonction dite de chien de garde, en connectant, à l'aide d'un bouton, son entrée d'initialisation à une ligne d'initialisation, elle-même reliée jusqu'ici à la sortie d'initialisation de la source d'alimentationo Brefú et jusqugici, un bouton interrupteur et un bouton déinitialisato taient nécessaires, La présente invention vise à simplifier la mise en oeuvre de la fonction de sauvegarde de batterie ainsi quà réduire le nombre d'élémentsnécessairespour assurer les
fonctions de sauvegarde de batterie et de chien de garde.
A cet effet, la présente invention concerne un
2 2571870
dispositif de sauvegarde de mémoire de microprocesseur,
comprenant une batterie de sauvegarde et des moyens agen-
cés pour connecter les bornes de la batterie aux bornes de la mémoire, caractérisé par le fait que lesdits moyens de connexion comprennent un commutateur à deux bornes d'entrée et une borne commune reliée à l'une des deux \et au zero loqique du microprocesseur bornes de la memolre> l'une des deux bornes d'entrée du commutateur étant reliée à l'une des deux bornes de la batterie, l'autre borne de la mémoire étant reliée à l'autre borne de la batterie, et l'autre des deux bornes
d'entrée du commutateur étant reliée à une ligne d'initia-
lisation du microprocesseur.
Ainsi, et grâce à l'invention, il suffit, pour le transport, de placer le commutateur en position de liaison de la mémoire avec la ligne d'initialisation. Alors, la mémoire n'est plus connectée aux deux bornes de la batterie; si ensuite on oublie de changer la position du commutateur, le microprocesseur, même sous tension, est réinitialise en permanence. En outre, et si au cours du fonctionnement,
le commutateur étant en position de sauvegarde de la mé-
moire, le microprocesseur se déboucle, il suffit de chan-
ger la position de l'unique commutateur pour réinitialiser
le microprocesseur, avant, et à nouveau, de refaire bas-
culer le commutateur pour le replacer en position de sauve-
garde de mémoire.
Dans une forme de réalisation particulière du dispo-
sitif de l'invention, la ligne d'initialisation est reliée directement à la sortie d'initialisation d'une source d'alimentation. Dans la forme de réalisation préférée du dispositif de l'invention, la ligne d'initialisation est un bus de
données série d'interconnexion d'une pluralité de micro-
processeurs, auquel est reliée la sortie d'initialisation
d'au moins une source d'alimentation.
L'invention sera mieux comprise à l'aide de la
description suivante de plusieurs formes de réalisation
du dispositif de l'invention, en référence aux dessins annexés, sur lesquels la figure i représente une vue schématique d'une première l'orme de réalisation du dispositif de l'invention; - la figure 2 représente une vue schématique d'une deuxième forme de réalisation du dispositif de l'invention, intégré dans un système de microprocesseurs interconnectés par un bus de données; - la figure 3 représente plus en détail l'un des microprocesseurs du système de la figure 2, et - les figures 4A, 4B, 4C représentent respectivement les chronogrammes de la tension dtalimentation, du signal
du bus de données et du signal d'initialisation des micro-
processeurs du système de la figure 2.
Soit donc, en référence à la figure 1, un micropro-
cesseur 1, par exemple celui d'un système de microproces-
seurs d'un téléimprimeur, comprenant notamment au moins une mémoire 2, à deux bornes 3, 4, la borne 3 étant reliée
au zéro logique de l'appareil.
Par sa borne 3, la mémoire L est reliée à la borne - commune 5 dun commutateur 6, et par sa borne 4, elle est reliée à l'une des deux bornes 7, 8, en l'occurrence la borne positive 7, d'une batterie 9. La borne 8 de la batterie 9 est reliée à l'une 10 des deux bornes d'entrée du commutateur 6, dont l'autre borne dgentrée ll est reliée à une ligue 14 d'initialisation du microprocesseur 19 ligne qui est ellemem reliée - la sortie d'initialisa tion 12 d'une source d'alimentation 137 ainsi d'ailleurs qu'à l'entrée d'initialisation 16 du microprocesseur0 La 1lame de contact mobile 15 du commutateur 6 peut relier la borne commune 5, donc la borne 3 de la mémoire 29 à la borne o10 et donc à la borne 8 de la batterie 9, ou à la borne,19 donc à la ligne d'initialisation 14, ce qui relie ainsi la ligne dinitialisation 14 du microprocesseur
257 1870
1 au zéro logique.
En position transport, la lame mobile 15 du commu-
tateur 6 est en contact avec la borne 11.
En position de fonctionnement, la lame mobile 15 est en contact avec la borne 10. Si après le transport, l'opérateur oublie de changer le commutateur de position, non seulement la mémoire 2 n'est pas connectée à la batterie, mais le microprocesseur
1 est réinitialisé en permanence.
En cas de débouclage, le microprocesseur est réini-
tialisé au moyen de la liaison 16, 14, 11, 15, 5, après
basculement du commutateur.
Dans la forme de réalisation des figures 2 et 3, le microprocesseur 20 considéré appartient à un système de microprocesseurs 20 21, 22, interconnectés par un bus de données série 23. Chacun des microprocesseurs est pourvu
d'une entrée d'alimentation 24 et d'tune entrée d'initia-
lisation 25. Une source de tension 26, ici unique, est prévue pour alimenter, dans le cas considéré en 5V, ces
microprocesseurs par l'intermédiaire d'une sortie d'ali-
mentation 28 et d'une ligne d'alimentation 27 à laquelle
ils sont reliés par leurs entrées 24.
Par une sortie d'initialisation 29, la source 28 est connectée au bus 23 auquel les microprocesseurs sont par
ailleurs fonctionnellement reliés par leurs entrées 25.
Ces entrées d'initialisation 25 sont reliées à des comp-
teurs d'initialisation respectifs 210. -
Pendant les montées (t, t+to) de l'alimentation V (figure 4), qui peuvent se présenter tant à la mise en marche du système qu'après une chute ou une interruption inopinée, le bus 23 doit rester à l'état "arrêt", ici à l'état bas, pour que les microprocesseurs qui y sont accrochés n'exécutent pas leurs programmes. A cet effet, la source 26 émet par 29 un signal M de maintien à 0 du
bus 23, en forme de créneau rectangulaire d'une durée.
La réception du signal de maintien M par les compteurs 210, sur les entrées 25 qui sont en fait les entrées d'autorisation de comptage des compteurs 210, provoque, sur une borne "reset" 212 de la partie active 213 des microprocesseurs, c'est-à-dire la véritable borne d'ini- tialisation, mais seulement après une durée j égale à la plus grande des durées des trames de caractères pouvant circuler sur le bus 23, une impulsion de durée % égale à
e- t qui va véritablement initialiser les microprocesseurs.
Pour assurer la fonction de reconnaissance du signal d'initialisation, chaque microprocesseur comporte sa partie active informatique 213, le compteur 210, et une
horloge 215. En réalité, la connexion 211 entre le micro-
processeur et le bus 23 représente tant la liaison entre l'émetteur, non représenté, du microprocesseur et le bus 23, que la liaison entre le récepteur, non plus représenté, du microprocesseur et le bus 23. Le compteur 210 reçoit sur deux entrées la liaison 25 et la sortie de l'horloge
215. La borne reset et 212 de la partie 213 du micropro-
cesseur est reliée à l'une des sorties du compteur 210, celle 214 dont le poids binaire correspond à une durée au moins égale à F À Pour assurer la fonction de chien de garde, chaque microprocesseur comporte en outre un deuxième compteur 216, raccordé, par ses entrées à l'horloge 215 et à un
inverseur 217, raccordé lui-même, par son entrée, à l'en-
trée 25 dite d'initialisation et la sortie du compteur
216, dont le poids binaire correspond à une durée prédé-
terminée au moins égale à la durée maximale entre deux trames, est raccordée à l'entrée d'une bascule monostable 218 dont la sortie est connectée au bus 23. Le compteur 216 et le monostable 218 constituent, dans l'exemple
considéré, un générateur de signal d'initialisation.
Quand, après débouclage, le bus 23 est resté dans son état pendant au moins cette durée, le compteur 216, par l'intermédiaire de la bascule 218, remet le bus 23 dans son autre état, ici l'état bas: on est alors ramené au problème précédent. C'est le compteur 210 qui va ensuite procéder à l'initialisation à la suite de la reconnaissance effectuée comme précédemment.
Le microprocesseur 20, pour ne considérer que celui-
ci, comprend notamment une mémoire 30 reliée, comme la mémoire 2 du microprocesseur 1 de la figure 1, à une batterie 39, par un commutateur 36, à deux bornes d'entrée 40, 41 et une borne commune 35; la borne 35 est reliée à
l'une des bornes de la mémoire 30, ainsi qu'au zéro logi-
que de l'appareil, la borne 40 est reliée à l'une des bornes de la batterie 39, et la borne 41 est reliée au
bus de données 23.
En position transport, la lame mobile du commutateur
36 est en contact avec la borne 41. En position de fonc-
tionnement, la lame mobile est en contact avec la borne 40.
Le fonctionnement est ici le même que celui décrit
plus haut.
Z S- 71 9.- Q
Claims (3)
1 - Dispositif de sauvegarde de mémoire de micro-
processeur (1; 20), comprenant une batterie (9; 39) de
sauvegarde et des moyens agencés pour connecter les bor-
nes de la batterie aux bornes de la mémoire, caractérisé par le fait que lesdits moyens de connexion comprennent un commutateur (6; 36) à deux bornes d'entrée (10, 11; , 41) et une borne commune (5; 35) reliée à l'une (3) des deux bornes (3, 4) de la mémoire et au zéro logique
du microprocesseur, l'une (10; 40) des deux bornes d'en-
trée du commutateur étant reliée à l'une (8) des deux bornes de la batterie (9; 39), l'autre borne (4) de la mémoire étant reliée à l'autre borne (7) de la batterie,
et l'autre (11, 41) des deux bornes d'entrée du commuta-
teur étant reliée à une ligne d'initialisation (14; 23)
du microprocesseur (1; 20).
2 - Dispositif selon la revendication 1, caractérisé par le fait que la ligne d'initialisation (14) est reliée directement à la sortie d'initialisation (12) d'une source
d'alimentation.
3 - Dispositif selon la revendication 1, caractérisé par le fait que la ligne dtinitialisation est un bus de données série (23) d'interconnexion d'une pluralité de microprocesseurs (20, 21, 22), auquel est reliée la sortie
d'initialisation (29) d'au moins une source d'alimenta-
tion (26).
Priority Applications (13)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8415759A FR2571870B1 (fr) | 1984-10-15 | 1984-10-15 | Dispositif de sauvegarde de memoire de microprocesseur. |
US06/784,773 US4715016A (en) | 1984-10-15 | 1985-10-07 | Memory safeguard device for microprocessor |
GB08524911A GB2167217B (en) | 1984-10-15 | 1985-10-09 | A memory safeguard device for microprocessor |
IN842/DEL/85A IN164601B (fr) | 1984-10-15 | 1985-10-10 | |
SE8504727A SE457907B (sv) | 1984-10-15 | 1985-10-11 | Anordning foer skydd av mikroprocessorminne |
BE0/215721A BE903435A (fr) | 1984-10-15 | 1985-10-14 | Dispositif de sauvegarde de memoire de microprocesseur |
CN85107660.2A CN1003615B (zh) | 1984-10-15 | 1985-10-14 | 用于微处理机的存贮器保安装置 |
AU48740/85A AU584028B2 (en) | 1984-10-15 | 1985-10-14 | A memory safeguard device for micro-processor |
BR8505092A BR8505092A (pt) | 1984-10-15 | 1985-10-14 | Dispositivo de salvaguarda de memoria de microprocessador |
IT67869/85A IT1182610B (it) | 1984-10-15 | 1985-10-14 | Dispositivo di protezione della memoria di un microprocesore |
DE19853536633 DE3536633A1 (de) | 1984-10-15 | 1985-10-15 | Schutzvorrichtung fuer den speicher eines mikroprozessors |
JP60230926A JPH0618019B2 (ja) | 1984-10-15 | 1985-10-15 | マイクロプロセッサのメモリー安全装置 |
YU164285A YU46385B (sh) | 1984-10-15 | 1985-10-15 | Uredjaj za očuvanje memorije mikroprocesora |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8415759A FR2571870B1 (fr) | 1984-10-15 | 1984-10-15 | Dispositif de sauvegarde de memoire de microprocesseur. |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2571870A1 true FR2571870A1 (fr) | 1986-04-18 |
FR2571870B1 FR2571870B1 (fr) | 1987-02-20 |
Family
ID=9308655
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8415759A Expired FR2571870B1 (fr) | 1984-10-15 | 1984-10-15 | Dispositif de sauvegarde de memoire de microprocesseur. |
Country Status (13)
Country | Link |
---|---|
US (1) | US4715016A (fr) |
JP (1) | JPH0618019B2 (fr) |
CN (1) | CN1003615B (fr) |
AU (1) | AU584028B2 (fr) |
BE (1) | BE903435A (fr) |
BR (1) | BR8505092A (fr) |
DE (1) | DE3536633A1 (fr) |
FR (1) | FR2571870B1 (fr) |
GB (1) | GB2167217B (fr) |
IN (1) | IN164601B (fr) |
IT (1) | IT1182610B (fr) |
SE (1) | SE457907B (fr) |
YU (1) | YU46385B (fr) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6227843A (ja) * | 1985-07-29 | 1987-02-05 | Sharp Corp | 電子装置 |
US5270931A (en) * | 1989-02-23 | 1993-12-14 | The Boeing Company | Software controlled aircraft component configuration system |
US5151855A (en) * | 1989-10-19 | 1992-09-29 | Saturn Corporation | Multiple microprocessor single power supply system shutdown |
US5168206A (en) * | 1990-12-21 | 1992-12-01 | Dallas Semiconductor Corp. | Battery manager chip with connections for redundant backup battery |
US5251179A (en) * | 1991-03-29 | 1993-10-05 | At&T Bell Laboratories | Apparatus and method for extending battery life |
DE4219398A1 (de) * | 1992-06-13 | 1993-12-16 | Claas Ohg | Gepufferte Spannungsversorgung für Bordelektronik |
US5384747A (en) * | 1994-01-07 | 1995-01-24 | Compaq Computer Corporation | Circuit for placing a memory device into low power mode |
US6107865A (en) * | 1997-10-31 | 2000-08-22 | Stmicroelectronics, Inc. | VSS switching scheme for battery backed-up semiconductor devices |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0027432A2 (fr) * | 1979-10-04 | 1981-04-22 | INDESIT INDUSTRIA ELETTRODOMESTICI ITALIANA S.p.A. | Circuit électronique de mémorisation de données pour un appareil ménager électrique |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3980935A (en) * | 1974-12-16 | 1976-09-14 | Worst Bernard I | Volatile memory support system |
US3978457A (en) * | 1974-12-23 | 1976-08-31 | Pitney-Bowes, Inc. | Microcomputerized electronic postage meter system |
US4145761A (en) * | 1978-03-09 | 1979-03-20 | Motorola Inc. | Ram retention during power up and power down |
US4148099A (en) * | 1978-04-11 | 1979-04-03 | Ncr Corporation | Memory device having a minimum number of pins |
US4232377A (en) * | 1979-04-16 | 1980-11-04 | Tektronix, Inc. | Memory preservation and verification system |
US4288865A (en) * | 1980-02-06 | 1981-09-08 | Mostek Corporation | Low-power battery backup circuit for semiconductor memory |
JPS573164A (en) * | 1980-06-04 | 1982-01-08 | Nippon Denso Co Ltd | Microcomputer control device |
US4463446A (en) * | 1980-08-25 | 1984-07-31 | U.M.C. Industries, Inc. | Control device |
DE3040326C1 (de) * | 1980-10-25 | 1981-10-08 | Eurosil GmbH, 8000 München | Mikroprozessor mit Ruecksetz-Schaltanordnung |
EP0079885A4 (fr) * | 1981-05-27 | 1984-03-01 | Mostek Corp | Commande de l'alimentation electrique pour un circuit integre. |
US4489394A (en) * | 1982-04-21 | 1984-12-18 | Zenith Electronics Corporation | Microprocessor power on reset system |
US4421977A (en) * | 1982-07-19 | 1983-12-20 | Pitney Bowes Inc. | Security system for electronic device |
-
1984
- 1984-10-15 FR FR8415759A patent/FR2571870B1/fr not_active Expired
-
1985
- 1985-10-07 US US06/784,773 patent/US4715016A/en not_active Expired - Fee Related
- 1985-10-09 GB GB08524911A patent/GB2167217B/en not_active Expired
- 1985-10-10 IN IN842/DEL/85A patent/IN164601B/en unknown
- 1985-10-11 SE SE8504727A patent/SE457907B/sv not_active IP Right Cessation
- 1985-10-14 IT IT67869/85A patent/IT1182610B/it active
- 1985-10-14 AU AU48740/85A patent/AU584028B2/en not_active Ceased
- 1985-10-14 BE BE0/215721A patent/BE903435A/fr not_active IP Right Cessation
- 1985-10-14 BR BR8505092A patent/BR8505092A/pt not_active IP Right Cessation
- 1985-10-14 CN CN85107660.2A patent/CN1003615B/zh not_active Expired
- 1985-10-15 YU YU164285A patent/YU46385B/sh unknown
- 1985-10-15 JP JP60230926A patent/JPH0618019B2/ja not_active Expired - Lifetime
- 1985-10-15 DE DE19853536633 patent/DE3536633A1/de active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0027432A2 (fr) * | 1979-10-04 | 1981-04-22 | INDESIT INDUSTRIA ELETTRODOMESTICI ITALIANA S.p.A. | Circuit électronique de mémorisation de données pour un appareil ménager électrique |
Also Published As
Publication number | Publication date |
---|---|
IN164601B (fr) | 1989-04-22 |
YU164285A (en) | 1987-10-31 |
JPH0618019B2 (ja) | 1994-03-09 |
DE3536633C2 (fr) | 1989-06-15 |
CN1003615B (zh) | 1989-03-15 |
GB2167217A (en) | 1986-05-21 |
AU584028B2 (en) | 1989-05-11 |
IT8567869A0 (it) | 1985-10-14 |
AU4874085A (en) | 1986-04-24 |
SE8504727D0 (sv) | 1985-10-11 |
JPS6197762A (ja) | 1986-05-16 |
BE903435A (fr) | 1986-02-03 |
SE8504727L (sv) | 1986-04-16 |
CN85107660A (zh) | 1986-04-10 |
BR8505092A (pt) | 1986-07-29 |
GB2167217B (en) | 1988-06-29 |
FR2571870B1 (fr) | 1987-02-20 |
US4715016A (en) | 1987-12-22 |
YU46385B (sh) | 1993-10-20 |
SE457907B (sv) | 1989-02-06 |
IT1182610B (it) | 1987-10-05 |
GB8524911D0 (en) | 1985-11-13 |
DE3536633A1 (de) | 1986-04-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0012886B1 (fr) | Unité de commande d'entrée/sortie pour système de traitement de données | |
FR2742621A1 (fr) | Dispositif de lecture de carte d'identification | |
FR2571870A1 (fr) | Dispositif de sauvegarde de memoire de microprocesseur. | |
EP0394114B1 (fr) | Coupleur multifonctions entre une unité centrale d'ordinateur et les différents organes périphériques de ce dernier | |
FR2586311A1 (fr) | Dispositif de circuit comprenant un microcalculateur et une memoire a semi-conducteurs en echange de donnees avec ce microcalculateur, notamment pour vehicules automobiles | |
EP0027851A1 (fr) | Système pour commander la durée de l'intervalle de temps entre blocs de données dans un système de communication calculateur à calculateur | |
EP1209575B1 (fr) | Dispositif de pilotage automatique de la tension appliquée au conducteur de données d'une liaison série | |
EP1865412B1 (fr) | Pilotage d'un dispositif multifonctions | |
EP1371251A1 (fr) | Module de radiocommunication hebergeant et executant un logiciel client, et procede correspondant de mise en oeuvre d'un logiciel client de pilotage | |
EP1107120B1 (fr) | Appareil comportant un dispositif d'alimentation et procédé de mise et remise en route des appareils soumis à des microcoupures de tension d'alimentation | |
FR2661269A1 (fr) | Cartes a circuits integres. | |
EP0594473B1 (fr) | Micro-calculateur pouvant fonctionner en mode d'émulation avec des périphériques internes et externes | |
JPS6316314A (ja) | 無停電電源装置のインタ−フエイス装置 | |
EP0426531B1 (fr) | Système de test d'un microprocesseur | |
FR2724082A1 (fr) | Dispositif telephonique | |
JP3398443B2 (ja) | 警報装置 | |
FR2646305A1 (fr) | Dispositif electronique de codage, notamment pour publiphone | |
EP0658838A1 (fr) | Dispositif de synthèse de fréquences | |
JPH0517705Y2 (fr) | ||
FR3079698A1 (fr) | Dispositif de controle de l’acces a un calculateur en vue de son reveil et de l’activation d’une interface de communication. | |
EP0020931B1 (fr) | Dispositif exécutant des opérations d'interruption de programme pour processeur du type à appel anticipé des instructions | |
WO1993018608A1 (fr) | Procede et dispositif permettant la reduction de consommation de puissance dans un telephone publique | |
BE1005838A6 (fr) | Systeme de traitement distribue de donnees. | |
JP2885749B2 (ja) | 電池パックとその切り替え回路方式 | |
JP2681005B2 (ja) | パッケージ実装変化監視機能を有する制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |