WO2023181588A1 - ジャンクションバリアショットキーダイオード - Google Patents
ジャンクションバリアショットキーダイオード Download PDFInfo
- Publication number
- WO2023181588A1 WO2023181588A1 PCT/JP2023/000366 JP2023000366W WO2023181588A1 WO 2023181588 A1 WO2023181588 A1 WO 2023181588A1 JP 2023000366 W JP2023000366 W JP 2023000366W WO 2023181588 A1 WO2023181588 A1 WO 2023181588A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- type semiconductor
- semiconductor layer
- layer
- schottky diode
- barrier schottky
- Prior art date
Links
- 230000004888 barrier function Effects 0.000 title claims abstract description 67
- 239000004065 semiconductor Substances 0.000 claims abstract description 154
- 229910052751 metal Inorganic materials 0.000 claims abstract description 67
- 239000002184 metal Substances 0.000 claims abstract description 67
- 239000000758 substrate Substances 0.000 claims abstract description 26
- AJNVQOSZGJRYEI-UHFFFAOYSA-N digallium;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Ga+3].[Ga+3] AJNVQOSZGJRYEI-UHFFFAOYSA-N 0.000 claims abstract description 17
- 229910001195 gallium oxide Inorganic materials 0.000 claims abstract description 16
- 230000004048 modification Effects 0.000 description 26
- 238000012986 modification Methods 0.000 description 26
- 239000000463 material Substances 0.000 description 22
- 239000010408 film Substances 0.000 description 11
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 8
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 8
- 239000010931 gold Substances 0.000 description 7
- 239000010936 titanium Substances 0.000 description 7
- 229910002601 GaN Inorganic materials 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- 229910052737 gold Inorganic materials 0.000 description 5
- 239000012535 impurity Substances 0.000 description 5
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 5
- 229910052763 palladium Inorganic materials 0.000 description 4
- 229910052697 platinum Inorganic materials 0.000 description 4
- 229910010271 silicon carbide Inorganic materials 0.000 description 4
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 239000002019 doping agent Substances 0.000 description 3
- 230000005684 electric field Effects 0.000 description 3
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 229910052732 germanium Inorganic materials 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 229910002704 AlGaN Inorganic materials 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910005191 Ga 2 O 3 Inorganic materials 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 238000002248 hydride vapour-phase epitaxy Methods 0.000 description 1
- 229910052741 iridium Inorganic materials 0.000 description 1
- 239000000155 melt Substances 0.000 description 1
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000001451 molecular beam epitaxy Methods 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000004549 pulsed laser deposition Methods 0.000 description 1
- 238000005546 reactive sputtering Methods 0.000 description 1
- SBIBMFFZSBJNJF-UHFFFAOYSA-N selenium;zinc Chemical compound [Se]=[Zn] SBIBMFFZSBJNJF-UHFFFAOYSA-N 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/60—Schottky-barrier diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/875—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being semiconductor metal oxide, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
Definitions
- the present invention relates to a junction barrier Schottky diode, and particularly to a junction barrier Schottky diode using gallium oxide.
- a Schottky barrier diode is a rectifying element that utilizes the Schottky barrier created by the junction of a metal and a semiconductor, and has the characteristics of a lower forward voltage and faster switching speed than a normal diode with a PN junction. are doing. For this reason, Schottky barrier diodes are sometimes used as switching elements for power devices.
- gallium oxide has a very large band gap of 4.8 to 4.9 eV and a large dielectric breakdown field of about 8 MV/cm, so Schottky barrier diodes using gallium oxide are suitable for switching power devices. It is very promising as a device.
- An example of a Schottky barrier diode using gallium oxide is described in Patent Document 1.
- Patent Document 1 discloses a junction barrier Schottky diode having a structure in which a plurality of trenches provided in a gallium oxide layer are filled with a p-type semiconductor material. In this way, if multiple trenches are provided in the gallium oxide layer and the multiple trenches are filled with p-type semiconductor material, the mesa region located between the trenches becomes a depletion layer when a reverse voltage is applied. The channel region of the drift layer is pinched off. This makes it possible to significantly suppress leakage current when a reverse voltage is applied.
- the junction barrier Schottky diode described in Patent Document 1 has a small area that functions as a Schottky barrier diode, so after the Schottky barrier diode is turned on until forward current flows through the pn junction part.
- the problem was that the on-resistance was high.
- the present invention aims to reduce the on-resistance of a junction barrier Schottky diode using gallium oxide.
- a junction barrier Schottky diode includes a semiconductor substrate made of gallium oxide, a drift layer made of gallium oxide provided on the semiconductor substrate, an anode electrode and a p-type semiconductor layer in contact with the drift layer, and an anode electrode and a drift layer. It is characterized by comprising an n-type semiconductor layer in contact with the semiconductor substrate, a metal layer provided between the n-type semiconductor layer and the p-type semiconductor layer, and a cathode electrode in contact with the semiconductor substrate.
- the n-type semiconductor layer since the n-type semiconductor layer is provided in contact with the anode electrode and the drift layer, the n-type semiconductor layer functions as a current path. This makes it possible to reduce the on-resistance until forward current flows through the pn junction. Moreover, since the anode electrode and the p-type semiconductor layer are not in direct contact with each other, but instead an n-type semiconductor layer and a metal layer are provided between them, the resistance value of the current path passing through the p-type semiconductor layer is also reduced. Ru.
- the metal layer may include a first metal layer in ohmic contact with the n-type semiconductor layer and a second metal layer in ohmic contact with the p-type semiconductor layer. According to this, it becomes possible to reduce the resistance between the metal layer and the n-type semiconductor layer and the p-type semiconductor layer.
- the p-type semiconductor layer and the metal layer are laminated in this order on the flat surface of the drift layer, and the n-type semiconductor layer is stacked so as to cover the surface of the laminate consisting of the p-type semiconductor layer and the metal layer. It doesn't matter if it is provided. According to this, it becomes possible to produce with a simple manufacturing process.
- the drift layer may have a trench, and at least a portion of the p-type semiconductor layer may be buried in the trench. According to this, it becomes possible to expand the contact area between the p-type semiconductor layer and the drift layer.
- at least a portion of the n-type semiconductor layer may be buried in the trench. According to this, it becomes possible to expand the contact area between the n-type semiconductor layer and the drift layer.
- the p-type semiconductor layer may be provided along the inner wall of the trench, and the metal layer may be provided between the inner wall of the p-type semiconductor layer and the outer wall of the n-type semiconductor layer. According to this, it becomes possible to expand the surface area of the metal layer.
- FIG. 1(a) is a schematic plan view showing the configuration of a junction barrier Schottky diode 1 according to a first embodiment of the present invention. Further, FIG. 1(b) is a schematic cross-sectional view taken along the line AA shown in FIG. 1(a).
- FIG. 2 is an energy band diagram of the junction barrier Schottky diode 1, in which (a) shows the energy band in the first current path P1, and (b) shows the energy band in the second current path P2. .
- FIG. 3 is a graph showing the relationship between forward voltage VF and forward current IF.
- FIG. 4 is a schematic plan view showing the structure of a junction barrier Schottky diode according to a first modification.
- FIG. 5 is a schematic plan view showing the configuration of a junction barrier Schottky diode according to a second modification.
- FIG. 6 is a schematic plan view showing the structure of a junction barrier Schottky diode according to a third modification.
- FIG. 7A is a schematic plan view showing the configuration of a junction barrier Schottky diode according to a fourth modification.
- FIG. 7(b) is a schematic cross-sectional view taken along the line AA shown in FIG. 7(a).
- FIG. 8 is a schematic cross-sectional view showing the structure of a junction barrier Schottky diode 2 according to the second embodiment of the present invention.
- FIG. 8 is a schematic cross-sectional view showing the structure of a junction barrier Schottky diode 2 according to the second embodiment of the present invention.
- FIG. 9 is an energy band diagram of the junction barrier Schottky diode 2, showing the energy band of the second current path P2 in the first example.
- FIG. 10 is an energy band diagram of the junction barrier Schottky diode 2, and shows the energy band of the second current path P2 in the second example.
- FIG. 11(a) is a schematic plan view showing the configuration of a junction barrier Schottky diode 3 according to a third embodiment of the present invention. Further, FIG. 11(b) is a schematic cross-sectional view taken along the line AA shown in FIG. 11(a).
- FIG. 12 is a schematic plan view showing the configuration of a junction barrier Schottky diode according to a fifth modification.
- FIG. 13 is a schematic plan view showing the configuration of a junction barrier Schottky diode according to a sixth modification.
- FIG. 14(a) is a schematic plan view showing the configuration of a junction barrier Schottky diode according to a seventh modification.
- FIG. 14(b) is a schematic cross-sectional view taken along the line AA shown in FIG. 14(a).
- FIG. 15 is a schematic cross-sectional view showing the structure of a junction barrier Schottky diode according to an eighth modification.
- FIG. 16 is a schematic cross-sectional view showing the structure of a junction barrier Schottky diode according to a ninth modification.
- FIG. 14(a) is a schematic plan view showing the configuration of a junction barrier Schottky diode according to a seventh modification.
- FIG. 14(b) is a schematic cross-sectional view taken along the line AA shown in FIG. 14(a).
- FIG. 15 is a schematic cross-sectional view showing the structure of
- FIG. 17 is a schematic cross-sectional view showing the structure of a junction barrier Schottky diode according to a tenth modification.
- FIG. 18 is a schematic cross-sectional view showing the structure of a junction barrier Schottky diode according to an eleventh modification.
- FIG. 19(a) is a schematic plan view showing the configuration of a junction barrier Schottky diode according to a twelfth modification. Further, FIG. 19(b) is a schematic cross-sectional view taken along the line AA shown in FIG. 19(a).
- FIG. 20 is a schematic cross-sectional view showing the structure of a junction barrier Schottky diode according to a thirteenth modification.
- FIG. 1(a) is a schematic plan view showing the configuration of a junction barrier Schottky diode 1 according to a first embodiment of the present invention. Further, FIG. 1(b) is a schematic cross-sectional view taken along the line AA shown in FIG. 1(a).
- the junction barrier Schottky diode 1 includes a semiconductor substrate 20 and a drift layer 30, both of which are made of gallium oxide ( ⁇ -Ga 2 O 3 ). Silicon (Si) or tin (Sn) is introduced into the semiconductor substrate 20 and the drift layer 30 as an n-type dopant.
- the dopant concentration is higher in the semiconductor substrate 20 than in the drift layer 30, so that the semiconductor substrate 20 functions as an n + layer and the drift layer 30 functions as an n ⁇ layer.
- the impurity concentration of the semiconductor substrate 20 is, for example, about 1 ⁇ 10 18 cm ⁇ 3
- the impurity concentration of the drift layer 30 is, for example, about 3 ⁇ 10 16 cm ⁇ 3 .
- the semiconductor substrate 20 is obtained by cutting a bulk crystal formed using a melt growth method or the like, and has a thickness of about 250 ⁇ m.
- the planar size of the semiconductor substrate 20 is not particularly limited, but it is generally selected depending on the amount of current flowing through the element. If the maximum amount of current in the forward direction is about 20A, the planar size of the semiconductor substrate 20 is 2.4mm ⁇ 2.4mm in plan view. It may be approximately 2.4 mm.
- the semiconductor substrate 20 has an upper surface 21 located on the upper surface side during mounting, and a back surface 22 opposite to the upper surface 21 and located on the lower surface side during mounting.
- a drift layer 30 is formed on the entire top surface 21 .
- the drift layer 30 is a thin film formed by epitaxially growing gallium oxide on the upper surface 21 of the semiconductor substrate 20 using reactive sputtering, PLD, MBE, MOCVD, HVPE, or the like.
- the film thickness of the drift layer 30 is not particularly limited, it is generally selected depending on the reverse dielectric strength of the element, and in order to ensure a dielectric strength of approximately 600V, it may be set to, for example, approximately 7 ⁇ m.
- a p-type semiconductor layer 60 and a metal layer 80 are laminated in this order, an n-type semiconductor layer 70 covering the surface of the laminate consisting of the p-type semiconductor layer 60 and the metal layer 80, and an An anode electrode 40 is formed to cover the type semiconductor layer 70 and make Schottky contact with the drift layer 30.
- the anode electrode 40 is made of metal such as platinum (Pt), palladium (Pd), gold (Au), nickel (Ni), molybdenum (Mo), and copper (Cu).
- the anode electrode 40 may have a multilayer structure in which different metal films are laminated, for example, Pt/Au, Pt/Al, Pd/Au, Pd/Al, Pt/Ti/Au, or Pd/Ti/Au.
- the p-type semiconductor layer 60 and the metal layer 80 are formed in a double ring shape in plan view, and the p-type semiconductor layer 60 and the metal layer 80 are laminated in this order on the flat upper surface 31 of the drift layer 30. . Thereby, the p-type semiconductor layer 60 forms a pn junction with the drift layer 30.
- the material of the p-type semiconductor layer 60 include Si, GaAs, GaN, SiC, Ge, ZnSe, CdS, InP, SiGe, AlN, BN, AlGaN, NiO, Cu 2 O, Ir 2 O 3 , Ag 2 O, etc. Can be used.
- p-type Si having an impurity concentration of about 1 ⁇ 10 18 cm ⁇ 3 and a thickness of about 200 nm can be selected as the p-type semiconductor layer 60.
- the n-type semiconductor layer 70 makes Schottky contact with the anode electrode 40 and serves to reduce contact resistance that occurs when the anode electrode 40 and the p-type semiconductor layer 60 are in direct contact. Further, the n-type semiconductor layer 70 is also in direct contact with the drift layer 30. In the example shown in FIG. 1, the n-type semiconductor layer 70 is in contact with the side surface of the p-type semiconductor layer 60 and the top and side surfaces of the metal layer 80.
- a semiconductor material that has a small band gap and can provide both p and n conductivity types for example, a material in which an n-type dopant is introduced into the same material as the p-type semiconductor layer 60, can be used.
- n-type semiconductor layer 70 n-type Ge or n-type Si having an impurity concentration of about 1 ⁇ 10 15 cm ⁇ 3 and a thickness of about 200 nm can be selected.
- the metal layer 80 is provided between the p-type semiconductor layer 60 and the n-type semiconductor layer 70, and serves to prevent the formation of a depletion layer due to direct contact between the p-type semiconductor layer 60 and the n-type semiconductor layer 70.
- the material of the metal layer 80 Al, Pt, Pd, etc. can be used.
- the metal layer 80 can be selected from Al with a thickness of about 100 nm.
- a cathode electrode 50 that makes ohmic contact with the semiconductor substrate 20 is provided on the back surface 22 of the semiconductor substrate 20 .
- the cathode electrode 50 is made of metal such as titanium (Ti), for example.
- the cathode electrode 50 may have a multilayer structure in which different metal films are laminated, for example, Ti/Au or Ti/Al.
- the first current path is a path through which current flows directly from the anode electrode 40 to the drift layer 30 without passing through the p-type semiconductor layer 60 and the n-type semiconductor layer 70, as indicated by the symbol P1 in FIG. 1(b). It is.
- the second current path is a path passing through the n-type semiconductor layer 70, the metal layer 80, and the p-type semiconductor layer 60, as indicated by the symbol P2 in FIG. 1(b).
- the third current path is a path that passes through the n-type semiconductor layer 70 without passing through the p-type semiconductor layer 60, as indicated by the symbol P3 in FIG. 1(b).
- FIG. 2 is an energy band diagram of the junction barrier Schottky diode 1 according to the present embodiment, in which (a) shows the energy band in the first current path P1, and (b) shows the energy band in the second current path P2. It shows.
- E F means the Fermi level
- E C means the lower end level of the conduction band
- E V means the upper end level of the valence band
- E g means the energy band gap.
- an n-type semiconductor layer 70, a metal layer 80, and a p-type semiconductor layer 60 are interposed between the anode electrode 40 and the drift layer 30. do. Therefore, after a current flows through the first current path P1, when a higher forward voltage is applied, the second current path P2 is turned on. This significantly reduces on-resistance.
- E S is the vacuum level.
- FIG. 3 is a graph showing the relationship between forward voltage VF and forward current IF, where symbol A indicates the characteristics of the junction barrier Schottky diode 1 according to this embodiment, and symbol B indicates the characteristic of the general Schottky barrier diode. It shows the characteristics.
- A indicates the characteristics of the junction barrier Schottky diode 1 according to this embodiment
- symbol B indicates the characteristic of the general Schottky barrier diode. It shows the characteristics.
- FIG. 3 shows that in a typical Schottky barrier diode, when a sudden large current (surge current) of, for example, 100 A flows, a voltage of about 50 V is generated, and the diode burns out due to a large amount of heat generated.
- the second current path P2 is turned on, so the generated voltage is suppressed to about 5V. It will be done.
- the n-type semiconductor layer 70 and the metal layer 80 are arranged in this order between the anode electrode 40 and the p-type semiconductor layer 60.
- the energy difference in the vacuum level between the anode electrode 40 and the n-type semiconductor layer 70 is ⁇ b2
- the energy difference in the vacuum level between the n-type semiconductor layer 70 and the metal layer 80 is ⁇ b3
- the energy difference between the vacuum level of the metal layer 80 and the p-type semiconductor layer 60 is ⁇ b4
- the energy difference between the top level of the valence band of the p-type semiconductor layer 60 and the top level of the valence band of the drift layer 30 is ⁇ E V be.
- the p-type semiconductor layer 60 is not in direct contact with the anode electrode 40, but the n-type semiconductor layer 70 and the metal layer 80 are provided between them.
- the resistance value between the type semiconductor layers 60 is reduced. This increases the surge resistance compared to the case where the n-type semiconductor layer 70 and the metal layer 80 are not present.
- the energy difference ⁇ b2 is The energy difference ⁇ b3 is about 0.1 eV, the energy difference ⁇ b4 is about 0.8 eV, and the energy difference ⁇ E V is about 4.3 eV. Therefore, the contact between the n-type semiconductor layer 70 and the metal layer 80 and the contact between the metal layer 80 and the p-type semiconductor layer 60 are ohmic contacts.
- a third current path P3 also exists.
- the third current path P3 is a path that flows from the anode electrode 40 to the drift layer 30 via the n-type semiconductor layer 70, and since the anode electrode 40 and the n-type semiconductor layer 70 are in Schottky contact, It turns on almost simultaneously with the current path P1 of No. 1. Since the third current path P3 does not include the p-type semiconductor layer 60, its resistance value is at the same level as the first current path P1.
- the n-type semiconductor layer 70 and the metal layer 80 are interposed between the anode electrode 40 and the p-type semiconductor layer 60, The resistance value between the type semiconductor layers 60 is reduced, thereby making it possible to obtain a large surge resistance.
- the third current path P3 that does not pass through the p-type semiconductor layer 60 is also formed, it is possible to further reduce the on-resistance.
- the p-type semiconductor layer 60, the metal layer 80, and the n-type semiconductor layer 70 are formed on the flat upper surface 31 of the drift layer 30, they can be manufactured using a simple manufacturing process.
- the planar shape of the p-type semiconductor layer 60 is not limited to the shape shown in FIG. It may be dot-like as in the second modification example shown in FIG. 5, or it may be a combination of rings and stripes as in the third modification example shown in FIG. Alternatively, as in a fourth modification shown in FIG. 7, a field insulating film 90 may be provided on the upper surface 31 of the drift layer 30, and the end portion of the anode electrode 40 may be disposed on the field insulating film 90. By employing such a field plate structure, it becomes possible to relax the electric field applied to the drift layer 30.
- FIG. 8 is a schematic cross-sectional view showing the structure of a junction barrier Schottky diode 2 according to the second embodiment of the present invention.
- the junction barrier Schottky diode 2 according to the second embodiment is different from the junction barrier diode according to the first embodiment in that the metal layer 80 is composed of a first metal layer 81 and a second metal layer 82. This is different from the barrier Schottky diode 1.
- Other basic configurations are the same as the junction barrier Schottky diode 1 according to the first embodiment, so the same elements are denoted by the same reference numerals and redundant explanation will be omitted.
- Si, SiC, GaN, C, Ge, GaAs, BN, AlN, etc. can be used as the material of the n-type semiconductor layer 70.
- the first metal layer 81 is selected from a material with a low work function that makes ohmic contact with the n-type semiconductor layer 70 .
- the n-type semiconductor layer 70 is made of Si or SiC
- Al can be used as the material of the first metal layer 81
- the material of the first metal layer 81 can be Ti can be used as the material.
- the second metal layer 82 a material with a high work function that makes ohmic contact with the p-type semiconductor layer 60 is selected.
- the first metal layer 81 is selected from Al having a thickness of about 100 nm.
- Pt having a thickness of about 100 nm can be selected.
- Al is selected as the first metal layer 81, and the second metal Pd can be selected as layer 82.
- Si having an impurity concentration of about 1 ⁇ 10 16 cm ⁇ 3 and a thickness of about 200 nm can be selected as the n-type semiconductor layer 70 .
- FIGS. 9 and 10 are energy band diagrams of the junction barrier Schottky diode 2 according to this embodiment, and show the energy bands of the second current path P2 in the first and second examples described above, respectively.
- the energy difference ⁇ b4 is reduced to about 0.3 eV. Furthermore, as shown in FIG. 10, in the second example, the energy difference ⁇ b4 is reduced to about 0.1 eV. In the second example, the energy difference ⁇ E V is approximately 2.8 eV.
- the metal layer 80 has a two-layer structure, and a material that makes ohmic contact with the n-type semiconductor layer 70 is selected as the material of the first metal layer 81, and a material that makes ohmic contact with the n-type semiconductor layer 70 is selected as the material of the second metal layer 82. By selecting a material that makes ohmic contact with the current path P2, the on-resistance in the second current path P2 is further reduced.
- FIG. 11(a) is a schematic plan view showing the configuration of a junction barrier Schottky diode 3 according to a third embodiment of the present invention. Further, FIG. 11(b) is a schematic cross-sectional view taken along the line AA shown in FIG. 11(a).
- a trench 32 is provided in a drift layer 30, and a p-type semiconductor layer 60 and a metal layer 80 are embedded in the trench 32.
- a p-type semiconductor layer 60 and a metal layer 80 are embedded in the trench 32.
- Other basic configurations are the same as the junction barrier Schottky diode 2 according to the second embodiment, so the same elements are denoted by the same reference numerals and redundant explanation will be omitted.
- the trench 32 has a depth that does not reach the semiconductor substrate 20 from the upper surface 31 of the drift layer 30, and is formed in a double ring shape in plan view.
- the depth of the trench 32 can be about 3 ⁇ m, and the width of the trench 32 can be about 1.5 ⁇ m.
- a p-type semiconductor layer 60 and a metal layer 80 are buried inside the trench 32 .
- the n-type semiconductor layer 70 is provided outside the trench 32 at a position in contact with the first metal layer 81 and the drift layer 30 .
- the p-type semiconductor layer 60 is embedded in the trench 32 provided in the drift layer 30, the p-type semiconductor layer 60 and the drift layer 30 contact area increases. This makes it possible to further reduce the resistance value of the second current path P2.
- planar shape of the trench 32 is not limited to the shape shown in FIG. 11(a), and may be striped as in the fifth modification shown in FIG. It is also possible to use a combination of rings and stripes as in the sixth modification.
- a field insulating film 90 may be provided on the upper surface 31 of the drift layer 30, and the end portion of the anode electrode 40 may be disposed on the field insulating film 90. By employing such a field plate structure, it becomes possible to relax the electric field applied to the drift layer 30.
- n-type semiconductor layer 70 may be buried in the trench 32 as in the eighth modification shown in FIG. 15, or the entire n-type semiconductor layer 70 may be buried in the trench 32 as in the ninth modification shown in FIG. may be buried in the trench 32.
- the contact area between the n-type semiconductor layer 70 and the drift layer 30 increases, which further reduces the resistance value of the third current path P3. It becomes possible to do so.
- an insulating film 91 may be provided between the metal layer 80 and the drift layer 30 as in a tenth modification example shown in FIG.
- a metal layer 80 may be provided between the inner walls of. According to this, the contact area between the p-type semiconductor layer 60 and the drift layer 30 increases, and the surface area of the metal layer 80 is expanded, so that it is possible to further reduce the resistance value of the second current path P2. It becomes possible.
- an outer trench 33 surrounding the trench 32 may be provided in the drift layer 30, and the p-type semiconductor layer 60 in contact with the anode electrode 40 may be embedded in the outer trench 33.
- the inner wall of the outer trench 33 may be covered with an insulating film 92, and the anode electrode 40 may be buried in the outer trench 33.
Landscapes
- Electrodes Of Semiconductors (AREA)
Abstract
【課題】酸化ガリウムを用いたジャンクションバリアショットキーダイオードのオン抵抗を低減する。 【解決手段】ジャンクションバリアショットキーダイオード1は、酸化ガリウムからなる半導体基板20及びドリフト層30と、ドリフト層30と接するアノード電極40及びp型半導体層60と、アノード電極40及びドリフト層30と接するn型半導体層70と、n型半導体層70とp型半導体層60の間に設けられた金属層80と、半導体基板20と接するカソード電極50とを備える。これにより、n型半導体層70が電流パスとして機能することから、pn接合部分に順方向電流が流れるまでの間のオン抵抗が低減される。
Description
本発明はジャンクションバリアショットキーダイオードに関し、特に、酸化ガリウムを用いたジャンクションバリアショットキーダイオードに関する。
ショットキーバリアダイオードは、金属と半導体の接合によって生じるショットキー障壁を利用した整流素子であり、PN接合を有する通常のダイオードに比べて順方向電圧が低く、且つ、スイッチング速度が速いという特徴を有している。このため、ショットキーバリアダイオードはパワーデバイス用のスイッチング素子として利用されることがある。
ショットキーバリアダイオードをパワーデバイス用のスイッチング素子として用いる場合、十分な逆方向耐圧を確保する必要があることから、シリコン(Si)の代わりに、よりバンドギャップの大きい炭化シリコン(SiC)、窒化ガリウム(GaN)、酸化ガリウム(Ga2O3)などが用いられることがある。中でも、酸化ガリウムは、バンドギャップが4.8~4.9eVと非常に大きく、絶縁破壊電界も約8MV/cmと大きいことから、酸化ガリウムを用いたショットキーバリアダイオードは、パワーデバイス用のスイッチング素子として非常に有望である。酸化ガリウムを用いたショットキーバリアダイオードの例は、特許文献1に記載されている。
特許文献1には、酸化ガリウム層に設けられた複数のトレンチをp型の半導体材料で埋め込んだ構造を有するジャンクションバリアショットキーダイオードが開示されている。このように、酸化ガリウム層に複数のトレンチを設けるとともに、複数のトレンチをp型の半導体材料で埋め込めば、逆方向電圧が印加されるとトレンチ間に位置するメサ領域が空乏層となるため、ドリフト層のチャネル領域がピンチオフされる。これにより、逆方向電圧が印加された場合のリーク電流を大幅に抑制することができる。
しかしながら、特許文献1に記載されたジャンクションバリアショットキーダイオードは、ショットキーバリアダイオードとして機能する領域が少ないことから、ショットキーバリアダイオードがオンした後、pn接合部分に順方向電流が流れるまでの間のオン抵抗が高いという問題があった。
したがって、本発明は、酸化ガリウムを用いたジャンクションバリアショットキーダイオードのオン抵抗を低減することを目的とする。
本発明によるジャンクションバリアショットキーダイオードは、酸化ガリウムからなる半導体基板と、半導体基板上に設けられた酸化ガリウムからなるドリフト層と、ドリフト層と接するアノード電極及びp型半導体層と、アノード電極及びドリフト層と接するn型半導体層と、n型半導体層とp型半導体層の間に設けられた金属層と、半導体基板と接するカソード電極とを備えることを特徴とする。
本発明によれば、アノード電極及びドリフト層と接するn型半導体層が設けられていることから、n型半導体層が電流パスとして機能する。これにより、pn接合部分に順方向電流が流れるまでの間のオン抵抗を低減することが可能となる。しかも、アノード電極とp型半導体層が直接接触するのではなく、両者間にn型半導体層と金属層が設けられていることから、p型半導体層を経由する電流パスの抵抗値も低減される。
本発明において、金属層は、n型半導体層とオーミック接触する第1の金属層と、p型半導体層とオーミック接触する第2の金属層とを含んでいても構わない。これによれば、金属層とn型半導体層及びp型半導体層との間の抵抗を低減することが可能となる。
本発明において、p型半導体層と金属層は、ドリフト層の平坦な表面にこの順に積層されており、n型半導体層は、p型半導体層及び金属層からなる積層体の表面を覆うように設けられていても構わない。これによれば、簡単な製造プロセスにて作製することが可能となる。
本発明において、ドリフト層はトレンチを有し、p型半導体層の少なくとも一部がトレンチに埋め込まれていても構わない。これによれば、p型半導体層とドリフト層の接触面積を拡大することが可能となる。この場合、n型半導体層の少なくとも一部がトレンチに埋め込まれていても構わない。これによれば、n型半導体層とドリフト層の接触面積を拡大することが可能となる。さらにこの場合、p型半導体層は、トレンチの内壁に沿って設けられ、金属層は、p型半導体層の内壁とn型半導体層の外壁の間に設けられていても構わない。これによれば、金属層の表面積を拡大することが可能となる。
このように、本発明によれば、酸化ガリウムを用いたジャンクションバリアショットキーダイオードのオン抵抗を低減することが可能となる。
以下、添付図面を参照しながら、本発明の好ましい実施形態について詳細に説明する。
<第1の実施形態>
図1(a)は、本発明の第1の実施形態によるジャンクションバリアショットキーダイオード1の構成を示す模式的な平面図である。また、図1(b)は、図1(a)に示すA-A線に沿った略断面図である。
図1(a)は、本発明の第1の実施形態によるジャンクションバリアショットキーダイオード1の構成を示す模式的な平面図である。また、図1(b)は、図1(a)に示すA-A線に沿った略断面図である。
図1に示すように、第1の実施形態によるジャンクションバリアショットキーダイオード1は、いずれも酸化ガリウム(β-Ga2O3)からなる半導体基板20及びドリフト層30を備える。半導体基板20及びドリフト層30には、n型ドーパントとしてシリコン(Si)又はスズ(Sn)が導入されている。ドーパントの濃度は、ドリフト層30よりも半導体基板20の方が高く、これにより半導体基板20はn+層、ドリフト層30はn-層として機能する。半導体基板20の不純物濃度は例えば1×1018cm-3程度であり、ドリフト層30の不純物濃度は例えば3×1016cm-3程度である。
半導体基板20は、融液成長法などを用いて形成されたバルク結晶を切断加工したものであり、その厚みは250μm程度である。半導体基板20の平面サイズについては特に限定されないが、一般的に素子に流す電流量に応じて選択することになり、順方向の最大電流量が20A程度であれば、平面視で2.4mm×2.4mm程度とすればよい。
半導体基板20は、実装時において上面側に位置する上面21と、上面21の反対側であって、実装時において下面側に位置する裏面22を有する。上面21の全面にはドリフト層30が形成されている。ドリフト層30は、半導体基板20の上面21に反応性スパッタリング、PLD法、MBE法、MOCVD法、HVPE法などを用いて酸化ガリウムをエピタキシャル成長させた薄膜である。ドリフト層30の膜厚については特に限定されないが、一般的に素子の逆方向耐電圧に応じて選択することになり、600V程度の耐圧を確保するためには、例えば7μm程度とすればよい。
ドリフト層30の上面31には、この順に積層されたp型半導体層60及び金属層80と、p型半導体層60と金属層80からなる積層体の表面を覆うn型半導体層70と、n型半導体層70を覆い、ドリフト層30とショットキー接触するアノード電極40とが形成されている。アノード電極40は、例えば白金(Pt)、パラジウム(Pd)、金(Au)、ニッケル(Ni)、モリブデン(Mo)、銅(Cu)等の金属からなる。アノード電極40は、異なる金属膜を積層した多層構造、例えば、Pt/Au、Pt/Al、Pd/Au、Pd/Al、Pt/Ti/AuまたはPd/Ti/Auであっても構わない。
p型半導体層60と金属層80は、平面視で二重のリング状に形成されており、ドリフト層30の平坦な上面31にp型半導体層60と金属層80がこの順に積層されている。これにより、p型半導体層60はドリフト層30とpn接合する。p型半導体層60の材料としては、Si、GaAs、GaN、SiC、Ge、ZnSe、CdS、InP、SiGe、AlN、BN、AlGaN、NiO、Cu2O、Ir2O3、Ag2Oなどを用いることができる。一例として、p型半導体層60としては不純物濃度が1×1018cm-3程度、厚さが200nm程度であるp型のSiを選択することができる。
n型半導体層70はアノード電極40に対してショットキー接触するとともに、アノード電極40とp型半導体層60が直接接する場合に生じる接触抵抗を低減する役割を果たす。また、n型半導体層70はドリフト層30とも直接接している。図1に示す例では、n型半導体層70は、p型半導体層60の側面と金属層80の上面及び側面と接している。n型半導体層70の材料としては、バンドギャップが小さくpn両方の導電型が得られる半導体材料、例えば、p型半導体層60と同様の材料にn型ドーパントが導入された材料を用いることができる。一例として、n型半導体層70としては、n型のGeや、不純物濃度が1×1015cm-3程度、厚さが200nm程度であるn型のSiを選択することができる。
金属層80は、p型半導体層60とn型半導体層70の間に設けられ、p型半導体層60とn型半導体層70が直接接触することによる空乏層の形成を防止する役割を果たす。金属層80の材料としては、Al、Pt、Pd等を用いることができる。一例として、n型半導体層70がn型のSiからなり、p型半導体層60がp型のSiからなる場合、金属層80としては、厚さが100nm程度のAlを選択することができる。
半導体基板20の裏面22には、半導体基板20とオーミック接触するカソード電極50が設けられる。カソード電極50は、例えばチタン(Ti)等の金属からなる。カソード電極50は、異なる金属膜を積層した多層構造、例えば、Ti/AuまたはTi/Alであっても構わない。
本実施形態によるジャンクションバリアショットキーダイオード1に順方向電圧を印加すると、アノード電極40からドリフト層30へ向けて3つの電流パスが形成される。第1の電流パスは、図1(b)において符号P1で示すように、p型半導体層60及びn型半導体層70を経由することなく、アノード電極40からドリフト層30へ電流が直接流れるパスである。第2の電流パスは、図1(b)において符号P2で示すように、n型半導体層70、金属層80及びp型半導体層60を経由するパスである。第3の電流パスは、図1(b)において符号P3で示すように、p型半導体層60を経由することなくn型半導体層70を経由するパスである。
図2は、本実施形態によるジャンクションバリアショットキーダイオード1のエネルギーバンド図であり、(a)は第1の電流パスP1におけるエネルギーバンドを示し、(b)は第2の電流パスP2におけるエネルギーバンドを示している。
図2(a)に示すように、第1の電流パスP1においては、アノード電極40とドリフト層30がショットキー接触していることから、この部分はショットキーバリアダイオードとして機能する。このため、順方向電圧が低く、且つ、スイッチング速度が速いことから、順方向電圧を印加した場合に最初にオンする。アノード電極40とドリフト層30の間のショットキー障壁の高さはΦb1である。ここで、EFはフェルミレベル、ECは伝導帯下端準位、EVは価電子帯上端準位、Egはエネルギーバンドギャップを意味する。
これに対し、図2(b)に示すように、第2の電流パスP2においては、アノード電極40とドリフト層30の間にn型半導体層70、金属層80及びp型半導体層60が介在する。このため、第1の電流パスP1に電流が流れた後、より高い順方向電圧が印加されると第2の電流パスP2がオンする。これにより、オン抵抗が大幅に低減される。ここで、ESは真空準位である。
図3は、順方向電圧VFと順方向電流IFの関係を示すグラフであり、符号Aは本実施形態によるジャンクションバリアショットキーダイオード1の特性を示し、符号Bは一般的なショットキーバリアダイオードの特性を示している。図3に示すように、一般的なショットキーバリアダイオードにおいては、例えば100Aといった突発的な大電流(サージ電流)が流れた場合、約50Vの電圧が発生し、大量の発熱によって焼損する。これに対し、本実施形態によるジャンクションバリアショットキーダイオード1では、100Aのサージ電流が流れた場合であっても、第2の電流パスP2がオンすることから、発生する電圧は約5V程度に抑えられる。
しかも、本実施形態においては、アノード電極40とp型半導体層60の間に、n型半導体層70と金属層80がこの順に配置されている。図2(b)に示すように、アノード電極40とn型半導体層70の真空準位のエネルギー差はΦb2、n型半導体層70と金属層80の真空準位のエネルギー差はΦb3、金属層80とp型半導体層60の真空準位のエネルギー差はΦb4、p型半導体層60の価電子帯上端準位とドリフト層30の価電子帯上端準位のエネルギー差はΔEVである。そして、本実施形態においては、p型半導体層60がアノード電極40と直接接触するのではなく、両者間にn型半導体層70及び金属層80が設けられていることから、アノード電極40とp型半導体層60の間の抵抗値が低減される。これにより、n型半導体層70及び金属層80が存在しない場合と比べてサージ耐量が増加する。
ここで、n型半導体層70の材料としてn型のSiを用い、金属層80の材料としてAlを用い、p型半導体層60の材料としてp型のSiを用いた場合、エネルギー差Φb2は0.9eV程度、エネルギー差Φb3は0.1eV程度、エネルギー差Φb4は0.8eV程度、エネルギー差ΔEVは4.3eV程度となる。したがって、n型半導体層70と金属層80の接触や、金属層80とp型半導体層60の接触は、オーミック接触となる。これに対し、n型半導体層70及び金属層80が設けられておらず、アノード電極40とp型半導体層60との間でオーミック接触を確保することができない場合には、図3において特性Cで示すように、サージ電流によって比較的大きな電圧が発生するおそれがある。
さらに、図1(b)に示すように、本実施形態によるジャンクションバリアショットキーダイオード1においては、第3の電流パスP3も存在する。第3の電流パスP3は、アノード電極40からn型半導体層70を経由してドリフト層30に流れるパスであり、アノード電極40とn型半導体層70がショットキー接触していることから、第1の電流パスP1とほぼ同時にオンする。第3の電流パスP3にはp型半導体層60が含まれていないため、その抵抗値は第1の電流パスP1と同等レベルである。
このように、本実施形態によるジャンクションバリアショットキーダイオード1は、アノード電極40とp型半導体層60の間にn型半導体層70及び金属層80が介在していることから、アノード電極40とp型半導体層60の間の抵抗値が低減され、これにより大きなサージ耐量を得ることが可能となる。しかも、本実施形態においては、p型半導体層60を経由しない第3の電流パスP3も形成されることから、オン抵抗をより低減することが可能となる。さらに、p型半導体層60、金属層80及びn型半導体層70をドリフト層30の平坦な上面31に形成していることから、簡単な製造プロセスにて作製することができる。
ここで、p型半導体層60の平面的な形状については図1(a)に示す形状に限定されず、図4に示す第1の変形例のようにストライプ状であっても構わないし、図5に示す第2の変形例のようにドット状であっても構わないし、図6に示す第3の変形例のようにリングとストライプの組み合わせであっても構わない。また、図7に示す第4の変形例のように、ドリフト層30の上面31にフィールド絶縁膜90を設け、アノード電極40の端部をフィールド絶縁膜90上に配置しても構わない。このようなフィールドプレート構造を採用すれば、ドリフト層30に印加される電界を緩和することが可能となる。
<第2の実施形態>
図8は、本発明の第2の実施形態によるジャンクションバリアショットキーダイオード2の構成を示す略断面図である。
図8は、本発明の第2の実施形態によるジャンクションバリアショットキーダイオード2の構成を示す略断面図である。
図8に示すように、第2の実施形態によるジャンクションバリアショットキーダイオード2は、金属層80が第1の金属層81と第2の金属層82からなる点において、第1の実施形態によるジャンクションバリアショットキーダイオード1と相違している。その他の基本的な構成は、第1の実施形態によるジャンクションバリアショットキーダイオード1と同一であることから、同一の要素には同一の符号を付し、重複する説明は省略する。
本実施形態においては、n型半導体層70の材料としてSi、SiC、GaN、C、Ge、GaAs、BN、AlNなどを用いることができる。第1の金属層81は、n型半導体層70とオーミック接触する仕事関数の低い材料が選択される。例えば、n型半導体層70がSi又はSiCからなる場合、第1の金属層81の材料としてAlを用いることができ、n型半導体層70がGaNからなる場合、第1の金属層81の材料としてTiを用いることができる。一方、第2の金属層82は、p型半導体層60とオーミック接触する仕事関数の高い材料が選択される。第1の例として、n型半導体層70がn型のSiからなり、p型半導体層60がp型のSiからなる場合、第1の金属層81としては厚さが100nm程度のAlを選択し、第2の金属層82としては厚さが100nm程度のPtを選択することができる。第2の例として、n型半導体層70がn型のSiからなり、p型半導体層60がp型のBNからなる場合、第1の金属層81としてはAlを選択し、第2の金属層82としてはPdを選択することができる。上述した第1及び第2の例ともに、n型半導体層70としては不純物濃度が1×1016cm-3程度、厚さが200nm程度のSiを選択することができる。
図9及び図10は、本実施形態によるジャンクションバリアショットキーダイオード2のエネルギーバンド図であり、それぞれ上述した第1及び第2の例における第2の電流パスP2のエネルギーバンドを示している。
図9に示すように、第1の例においてはエネルギー差Φb4が0.3eV程度に低減する。さらに、図10に示すように、第2の例においてはエネルギー差Φb4が0.1eV程度に低減する。第2の例においては、エネルギー差ΔEVは2.8eV程度である。このように、金属層80を2層構造とし、第1の金属層81の材料としてn型半導体層70とオーミック接触する材料を選択し、第2の金属層82の材料としてp型半導体層60とオーミック接触する材料を選択すれば、第2の電流パスP2におけるオン抵抗がより一層低減する。
<第3の実施形態>
図11(a)は、本発明の第3の実施形態によるジャンクションバリアショットキーダイオード3の構成を示す模式的な平面図である。また、図11(b)は、図11(a)に示すA-A線に沿った略断面図である。
図11(a)は、本発明の第3の実施形態によるジャンクションバリアショットキーダイオード3の構成を示す模式的な平面図である。また、図11(b)は、図11(a)に示すA-A線に沿った略断面図である。
図11に示すように、第3の実施形態によるジャンクションバリアショットキーダイオード3は、ドリフト層30にトレンチ32が設けられており、p型半導体層60及び金属層80がトレンチ32に埋め込まれている点において、第2の実施形態によるジャンクションバリアショットキーダイオード2と相違している。その他の基本的な構成は、第2の実施形態によるジャンクションバリアショットキーダイオード2と同一であることから、同一の要素には同一の符号を付し、重複する説明は省略する。
トレンチ32は、ドリフト層30の上面31から半導体基板20に達しない深さを有しており、平面視で二重のリング状に形成されている。一例として、トレンチ32の深さは3μm程度、トレンチ32の幅は1.5μm程度とすることができる。トレンチ32の内部には、p型半導体層60及び金属層80が埋め込まれている。n型半導体層70は、トレンチ32の外部であって、第1の金属層81及びドリフト層30と接する位置に設けられている。
このように、第3の実施形態によるジャンクションバリアショットキーダイオード3においては、p型半導体層60がドリフト層30に設けられたトレンチ32に埋め込まれていることから、p型半導体層60とドリフト層30の接触面積が増大する。これにより、第2の電流パスP2の抵抗値をより低減することが可能となる。
ここで、トレンチ32の平面的な形状については図11(a)に示す形状に限定されず、図12に示す第5の変形例のようにストライプ状であっても構わないし、図13に示す第6の変形例のようにリングとストライプの組み合わせであっても構わない。また、図14に示す第7の変形例のように、ドリフト層30の上面31にフィールド絶縁膜90を設け、アノード電極40の端部をフィールド絶縁膜90上に配置しても構わない。このようなフィールドプレート構造を採用すれば、ドリフト層30に印加される電界を緩和することが可能となる。
さらに、図15に示す第8の変形例のようにn型半導体層70の一部をトレンチ32に埋め込んでも構わないし、図16に示す第9の変形例のようにn型半導体層70の全部をトレンチ32に埋め込んでも構わない。このように、n型半導体層70の少なくとも一部をトレンチ32に埋め込めば、n型半導体層70とドリフト層30の接触面積が増大することから、第3の電流パスP3の抵抗値をより低減することが可能となる。また、図17に示す第10の変形例のように金属層80とドリフト層30の間に絶縁膜91を設けても構わない。
さらに、図18に示す第11の変形例のように、トレンチ32の内壁に沿ってp型半導体層60を設けるとともに、トレンチ32に埋め込まれたn型半導体層70の外壁とp型半導体層60の内壁の間に金属層80を設けても構わない。これによれば、p型半導体層60とドリフト層30の接触面積が増大するとともに、金属層80の表面積が拡大されることから、第2の電流パスP2の抵抗値をよりいっそう低減することが可能となる。
さらに、図19に示す第12の変形例のように、トレンチ32を囲む外周トレンチ33をドリフト層30に設け、アノード電極40と接するp型半導体層60を外周トレンチ33に埋め込んでも構わない。或いは、図20に示す第13の変形例のように、外周トレンチ33の内壁を絶縁膜92で覆うとともに、アノード電極40を外周トレンチ33に埋め込んでも構わない。このような外周トレンチ33を設ければ、トレンチ32の底部に集中する電界を緩和することが可能となる。
以上、本発明の好ましい実施形態について説明したが、本発明は、上記の実施形態に限定されることなく、本発明の主旨を逸脱しない範囲で種々の変更が可能であり、それらも本発明の範囲内に包含されるものであることはいうまでもない。
1~3 ジャンクションバリアショットキーダイオード
20 半導体基板
21 半導体基板の上面
22 半導体基板の裏面
30 ドリフト層
31 半導体基板の上面
32 トレンチ
33 外周トレンチ
40 アノード電極
50 カソード電極
60 p型半導体層
70 n型半導体層
80 金属層
81 第1の金属層
82 第2の金属層
90 フィールド絶縁膜
91,92 絶縁膜
P1 第1の電流パス
P2 第2の電流パス
P3 第3の電流パス
20 半導体基板
21 半導体基板の上面
22 半導体基板の裏面
30 ドリフト層
31 半導体基板の上面
32 トレンチ
33 外周トレンチ
40 アノード電極
50 カソード電極
60 p型半導体層
70 n型半導体層
80 金属層
81 第1の金属層
82 第2の金属層
90 フィールド絶縁膜
91,92 絶縁膜
P1 第1の電流パス
P2 第2の電流パス
P3 第3の電流パス
Claims (6)
- 酸化ガリウムからなる半導体基板と、
前記半導体基板上に設けられた酸化ガリウムからなるドリフト層と、
前記ドリフト層と接するアノード電極及びp型半導体層と、
前記アノード電極及び前記ドリフト層と接するn型半導体層と、
前記n型半導体層と前記p型半導体層の間に設けられた金属層と、
前記半導体基板と接するカソード電極とを備えることを特徴とするジャンクションバリアショットキーダイオード。 - 前記金属層は、前記n型半導体層とオーミック接触する第1の金属層と、前記p型半導体層とオーミック接触する第2の金属層とを含むことを特徴とする請求項1に記載のジャンクションバリアショットキーダイオード。
- 前記p型半導体層と前記金属層は、前記ドリフト層の平坦な表面にこの順に積層されており、
前記n型半導体層は、前記p型半導体層及び金属層からなる積層体の表面を覆うように設けられていることを特徴とする請求項1又は2に記載のジャンクションバリアショットキーダイオード。 - 前記ドリフト層はトレンチを有し、前記p型半導体層の少なくとも一部が前記トレンチに埋め込まれていることを特徴とする請求項1又は2に記載のジャンクションバリアショットキーダイオード。
- 前記n型半導体層の少なくとも一部が前記トレンチに埋め込まれていることを特徴とする請求項4に記載のジャンクションバリアショットキーダイオード。
- 前記p型半導体層は、前記トレンチの内壁に沿って設けられ、
前記金属層は、前記p型半導体層の内壁と前記n型半導体層の外壁の間に設けられていることを特徴とする請求項5に記載のジャンクションバリアショットキーダイオード。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202380026959.XA CN118872078A (zh) | 2022-03-23 | 2023-01-11 | 结势垒肖特基二极管 |
DE112023001506.6T DE112023001506T5 (de) | 2022-03-23 | 2023-01-11 | Sperrschichtbarrieren-schottky-diode |
US18/891,242 US20250081485A1 (en) | 2022-03-23 | 2024-09-20 | Junction barrier schottky diode |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022047239A JP2023141101A (ja) | 2022-03-23 | 2022-03-23 | ジャンクションバリアショットキーダイオード |
JP2022-047239 | 2022-03-23 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US18/891,242 Continuation US20250081485A1 (en) | 2022-03-23 | 2024-09-20 | Junction barrier schottky diode |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2023181588A1 true WO2023181588A1 (ja) | 2023-09-28 |
Family
ID=88100945
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2023/000366 WO2023181588A1 (ja) | 2022-03-23 | 2023-01-11 | ジャンクションバリアショットキーダイオード |
Country Status (5)
Country | Link |
---|---|
US (1) | US20250081485A1 (ja) |
JP (1) | JP2023141101A (ja) |
CN (1) | CN118872078A (ja) |
DE (1) | DE112023001506T5 (ja) |
WO (1) | WO2023181588A1 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009224603A (ja) * | 2008-03-17 | 2009-10-01 | Toyota Central R&D Labs Inc | ダイオードの製造方法 |
WO2019003861A1 (ja) * | 2017-06-29 | 2019-01-03 | 三菱電機株式会社 | 酸化物半導体装置、および、酸化物半導体装置の製造方法 |
WO2020013242A1 (ja) * | 2018-07-12 | 2020-01-16 | 株式会社Flosfia | 半導体装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7037142B2 (ja) | 2017-08-10 | 2022-03-16 | 株式会社タムラ製作所 | ダイオード |
-
2022
- 2022-03-23 JP JP2022047239A patent/JP2023141101A/ja active Pending
-
2023
- 2023-01-11 WO PCT/JP2023/000366 patent/WO2023181588A1/ja active Application Filing
- 2023-01-11 DE DE112023001506.6T patent/DE112023001506T5/de active Pending
- 2023-01-11 CN CN202380026959.XA patent/CN118872078A/zh active Pending
-
2024
- 2024-09-20 US US18/891,242 patent/US20250081485A1/en active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009224603A (ja) * | 2008-03-17 | 2009-10-01 | Toyota Central R&D Labs Inc | ダイオードの製造方法 |
WO2019003861A1 (ja) * | 2017-06-29 | 2019-01-03 | 三菱電機株式会社 | 酸化物半導体装置、および、酸化物半導体装置の製造方法 |
WO2020013242A1 (ja) * | 2018-07-12 | 2020-01-16 | 株式会社Flosfia | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
CN118872078A (zh) | 2024-10-29 |
US20250081485A1 (en) | 2025-03-06 |
DE112023001506T5 (de) | 2025-01-30 |
JP2023141101A (ja) | 2023-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11626522B2 (en) | Schottky barrier diode | |
TWI798402B (zh) | 肖特基能障二極體 | |
JPWO2019003861A1 (ja) | 酸化物半導体装置、および、酸化物半導体装置の製造方法 | |
US11621357B2 (en) | Schottky barrier diode | |
US11557681B2 (en) | Schottky barrier diode | |
US20240313130A1 (en) | Junction barrier schottky diode | |
US20240313129A1 (en) | Schottky barrier diode | |
WO2024047965A1 (ja) | ショットキーバリアダイオード | |
WO2023181588A1 (ja) | ジャンクションバリアショットキーダイオード | |
US20250015201A1 (en) | Junction barrier schottky diode | |
WO2021186936A1 (ja) | ショットキーバリアダイオード | |
WO2024190024A1 (ja) | ジャンクションバリアショットキーダイオード | |
WO2024190023A1 (ja) | ショットキーバリアダイオード |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 23774189 Country of ref document: EP Kind code of ref document: A1 |
|
WWE | Wipo information: entry into national phase |
Ref document number: 202380026959.X Country of ref document: CN |
|
WWE | Wipo information: entry into national phase |
Ref document number: 112023001506 Country of ref document: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 23774189 Country of ref document: EP Kind code of ref document: A1 |