WO2014061271A1 - スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 - Google Patents
スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 Download PDFInfo
- Publication number
- WO2014061271A1 WO2014061271A1 PCT/JP2013/006146 JP2013006146W WO2014061271A1 WO 2014061271 A1 WO2014061271 A1 WO 2014061271A1 JP 2013006146 W JP2013006146 W JP 2013006146W WO 2014061271 A1 WO2014061271 A1 WO 2014061271A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- thin film
- sputtering
- sputtering target
- oxide
- oxide semiconductor
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/34—Gas-filled discharge tubes operating with cathodic sputtering
- H01J37/3411—Constructional aspects of the reactor
- H01J37/3414—Targets
- H01J37/3426—Material
- H01J37/3429—Plural materials
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C14/00—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
- C23C14/22—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
- C23C14/34—Sputtering
- C23C14/3407—Cathode assembly for sputtering apparatus, e.g. Target
- C23C14/3414—Metallurgical or chemical aspects of target preparation, e.g. casting, powder metallurgy
-
- C—CHEMISTRY; METALLURGY
- C04—CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
- C04B—LIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
- C04B35/00—Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
-
- C—CHEMISTRY; METALLURGY
- C04—CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
- C04B—LIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
- C04B35/00—Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
- C04B35/01—Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics
- C04B35/453—Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics based on zinc, tin, or bismuth oxides or solid solutions thereof with other oxides, e.g. zincates, stannates or bismuthates
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C14/00—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
- C23C14/06—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
- C23C14/08—Oxides
- C23C14/086—Oxides of zinc, germanium, cadmium, indium, tin, thallium or bismuth
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C14/00—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
- C23C14/22—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
- C23C14/34—Sputtering
- C23C14/3464—Sputtering using more than one target
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02551—Group 12/16 materials
- H01L21/02554—Oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02565—Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/02631—Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
Definitions
- the present invention relates to a sputtering target, an oxide semiconductor thin film, and a manufacturing method thereof.
- TFTs thin film transistors
- LCD liquid crystal display devices
- EL electroluminescence display devices
- FED field emission displays
- a silicon semiconductor compound As a material for a semiconductor layer (channel layer) which is a main member of a field effect transistor, a silicon semiconductor compound is most widely used.
- a silicon single crystal is used for a high-frequency amplifying element or an integrated circuit element that requires high-speed operation.
- an amorphous silicon semiconductor (amorphous silicon) is used for a liquid crystal driving element or the like because of a demand for a large area.
- an amorphous silicon thin film can be formed at a relatively low temperature, its switching speed is slower than that of a crystalline thin film, so when used as a switching element for driving a display device, it may not be able to follow the display of high-speed movies. is there.
- amorphous silicon having a mobility of 0.5 to 1 cm 2 / Vs could be used, but when the resolution is SXGA, UXGA, QXGA or higher, 2 cm 2 / Mobility greater than Vs is required.
- the driving frequency is increased in order to improve the image quality, higher mobility is required.
- the crystalline silicon-based thin film has a high mobility, there are problems such as requiring a large amount of energy and the number of processes for manufacturing, and a problem that it is difficult to increase the area. For example, when annealing a silicon-based thin film, laser annealing using a high temperature of 800 ° C. or higher and expensive equipment is necessary. In addition, since the crystalline silicon-based thin film is normally limited to the top gate configuration of the TFT, the cost reduction such as reduction of the number of masks is difficult.
- an oxide semiconductor thin film is manufactured by sputtering using a target (sputtering target) made of an oxide sintered body.
- Patent Documents 1, 2, and 3 a target made of a compound having a homologous crystal structure represented by general formulas In 2 Ga 2 ZnO 7 and InGaZnO 4 is known (Patent Documents 1, 2, and 3).
- a reduction treatment at a high temperature after sintering is required to reduce the resistance of the target. It was.
- the characteristics and deposition rate of the obtained film change greatly, and abnormal discharge occurs due to abnormal growth of InGaZnO 4 and In 2 Ga 2 ZnO 7 . There were problems such as frequent occurrences. If abnormal discharge frequently occurs, the plasma discharge state becomes unstable, and stable film formation is not performed, which adversely affects the film characteristics.
- Patent Document 4 a thin film transistor using an amorphous oxide semiconductor film made of indium oxide and zinc oxide without containing gallium has also been proposed (Patent Document 4).
- Patent Document 4 a thin film transistor using an amorphous oxide semiconductor film made of indium oxide and zinc oxide without containing gallium has also been proposed.
- Patent Document 4 a sputtering target for a protective layer of an optical information recording medium in which an additive element such as Ta, Y, or Si is added to an In 2 O 3 —SnO 2 —ZnO-based oxide containing tin oxide as a main component has been studied ( Patent Documents 5 and 6).
- these targets are not for oxide semiconductors, and there are problems that aggregates of insulating materials are easily formed, resistance values are increased, and abnormal discharge is likely to occur.
- JP-A-8-245220 JP 2007-73312 A International Publication No. 2009/084537 Pamphlet International Publication No. 2005/088726 Pamphlet International Publication No. 2005/0778152 Pamphlet International Publication No. 2005/078153 Pamphlet
- An object of the present invention is to provide a sputtering target with high density and low resistance. Another object of the present invention is to provide a thin film transistor having high field effect mobility and high reliability.
- the following sputtering target and the like are provided.
- It consists of an oxide containing indium element (In), tin element (Sn), zinc element (Zn), and aluminum element (Al), and is represented by In 2 O 3 (ZnO) n (n is 2 to 20).
- Sputtering target comprising a homologous structural compound and a spinel structural compound represented by Zn 2 SnO 4 .
- the homologous structural compound represented by In 2 O 3 (ZnO) n is a homologous structural compound represented by In 2 Zn 7 O 10 , a homologous structural compound represented by In 2 Zn 5 O 8 , or In 2 Zn 4 O 7 . 3.
- the sputtering target according to 1 or 2 which is one or more selected from a homologous structural compound represented, a homologous structural compound represented by In 2 Zn 3 O 6 and a homologous structural compound represented by In 2 Zn 2 O 5 . 4).
- the first average temperature rise rate at 400 ° C. to less than 700 ° C. is set to 0.2 to 1.5 ° C./min
- the second average temperature rise rate at 700 ° C. to less than 1100 ° C. is set to 0.15 to 0.001.
- the third average rate of temperature rise from 1100 ° C. to 1400 ° C. is 0.1 to 0.5 ° C./min.
- 12 12.
- a substrate is sequentially transferred to a position facing three or more sputtering targets arranged in parallel in the vacuum chamber at a predetermined interval, and negative potential and positive potential are alternately supplied from an AC power source to each target. Applying an output from at least one AC power supply to two or more targets branched and connected to the AC power supply while switching the target to which a potential is applied while generating plasma on the target 14.
- a high-density and low-resistance sputtering target can be provided.
- a thin film transistor having high field effect mobility and high reliability can be provided.
- FIG. 3 is an X-ray diffraction chart of the sintered body obtained in Example 1.
- FIG. 3 is an X-ray diffraction chart of a sintered body obtained in Example 2.
- FIG. 4 is a diagram showing an X-ray diffraction chart of a sintered body obtained in Example 3.
- FIG. 6 is a diagram showing an X-ray diffraction chart of a sintered body obtained in Example 18.
- FIG. 6 is a diagram showing an X-ray diffraction chart of a sintered body obtained in Example 19.
- FIG. 6 is a diagram showing an X-ray diffraction chart of a sintered body obtained in Example 20.
- FIG. 6 is a diagram showing an X-ray diffraction chart of a sintered body obtained in Example 21.
- 6 is a diagram showing an X-ray diffraction chart of a sintered body obtained in Example 22.
- the sputtering target of the present invention is made of an oxide containing indium element (In), tin element (Sn), zinc element (Zn), and aluminum element (Al), and In 2 O 3 (ZnO) n (n is 2).
- the sputtering target contains a homologous structure compound represented by In 2 O 3 (ZnO) n (n is 2 to 20), the relative density of the target can be increased, the specific resistance of the target is lowered, and abnormal Discharge can be suppressed.
- the homologous crystal structure is a crystal having a “natural superlattice” structure having a long period in which several crystal layers of different substances are stacked. When the crystal period or the thickness of the thin film layer is on the order of nanometers, the homologous structure compound can exhibit unique characteristics different from the properties of a single substance or a mixed crystal mixed uniformly.
- the homologous structure compound represented by In 2 O 3 (ZnO) n contained in the target may be a single type or a mixture of two or more types.
- the homologous structure compound represented by In 2 O 3 (ZnO) n is, for example, when n is an integer, preferably n is 2 to 15, more preferably n is 2 to 10, and still more preferably n is 2-7, most preferably n is 2-5.
- the homologous structure compound represented by In 2 O 3 (ZnO) n is most preferably a homologous structure compound represented by In 2 Zn 5 O 8 , a homologous structure compound represented by In 2 Zn 4 O 7 , In 2 Zn 1 or more selected from a homologous structural compound represented by 3 O 6 and a homologous structural compound represented by In 2 Zn 2 O 5 .
- the homologous structure compound in the target can be confirmed by X-ray diffraction.
- the X-ray diffraction pattern directly measured from the powder obtained by pulverizing the target or the target is the crystal structure X-ray diffraction of the homologous phase assumed from the composition ratio This can be confirmed by matching the pattern.
- the crystal structure X-ray diffraction pattern of the homologous phase obtained from JCPDS (Joint Committee of Powder Diffraction Standards) card or ICSD (The Inorganic Crystal Structure Database) can be confirmed.
- the homologous structure compound represented by In 2 Zn 7 O 10 can be searched from ICSD by X-ray diffraction, and shows a peak pattern of ICSD # 162453 or a similar (shifted) pattern.
- a homologous structural compound represented by In 2 Zn 5 O 8 can be retrieved from the ICSD database by X-ray diffraction, and shows a peak pattern of ICSD # 162245 or a similar (shifted) pattern.
- the homologous structure of In 2 Zn 4 O 7 can be retrieved from the ICSD database by X-ray diffraction and shows a peak pattern of ICSD # 162451 or a similar (shifted) pattern.
- the homologous structure of In 2 Zn 3 O 6 can be retrieved from the ICSD database by X-ray diffraction and shows a peak pattern of ICSD # 162450 or a similar (shifted) pattern.
- the homologous structure of In 2 Zn 2 O 5 is X-ray diffraction, and is No. in the JCPDS database. 20-1442 peak pattern or similar (shifted) pattern.
- Al is preferably dissolved in a homologous structure compound represented by In 2 O 3 (ZnO) n .
- Precipitation of Al 2 O 3 can be suppressed by dissolving Al 3+ in the In 3+ site of In 2 O 3 (ZnO) n .
- Precipitation of Al 2 O 3 brings about high resistance of the target, and abnormal discharge is likely to occur. Therefore, abnormal discharge can be suppressed by suppressing precipitation of Al 2 O 3 .
- the derivation of the lattice constant of In 2 O 3 (ZnO) n (n is 2 to 20) in the target can be examined from XRD measurement.
- the homologous structure of In 2 Zn 4 O 7 can be retrieved from the ICSD database by X-ray diffraction.
- the homologous structure of In 2 Zn 3 O 6 can be retrieved from the ICSD database by X-ray diffraction.
- the homologous structure of In 2 Zn 2 O 5 can be retrieved from the JCPDS database by X-ray diffraction.
- the spinel structure usually refers to a structure of AB 2 X 4 type or A 2 BX 4 type as disclosed in “Crystal chemistry” (Kodansha, Mitsuko Nakahira, 1973) and the like.
- the compound having this is called a spinel structure compound.
- anions usually oxygen
- cations are present in a part of the tetrahedral gap and octahedral gap.
- a substituted solid solution in which atoms or ions in the crystal structure are partially substituted with other atoms, and an interstitial solid solution in which other atoms are added to interstitial positions are also included in the spinel structure compound.
- the presence or absence of a spinel structure compound represented by Zn 2 SnO 4 in the sputtering target can be confirmed by X-ray diffraction.
- the spinel structure compound represented by Zn 2 SnO 4 is No. 1 in the JCPDS database. It shows a peak pattern of 24-1470 or a similar (shifted) pattern.
- the sputtering target of the present invention preferably does not contain a bigsbite structure compound represented by In 2 O 3 .
- the bixbite structure (or rare earth oxide C-type crystal structure) is also referred to as rare earth oxide C-type or Mn 2 O 3 (I) -type oxide.
- the stoichiometric ratio is M 2 X 3 (M is a cation, X is an anion, usually an oxygen ion), and one unit cell is composed of M 2 X 3 : 16 molecules, a total of 80 atoms (M is 32, X is 48) ing.
- Bigsbite structure compounds represented by In 2 O 3 include substitutional solid solutions in which atoms and ions in the crystal structure are partially substituted with other atoms, and interstitial solid solutions in which other atoms are added to interstitial positions. .
- the presence / absence of a Bigsbite structure compound represented by In 2 O 3 in the sputtering target can be confirmed by X-ray diffraction.
- the Bigsbite structure compound represented by In 2 O 3 is a No. of JCPDS (Joint Committee on Powder Diffraction Standards) database. It shows a peak pattern of 06-0416 or a similar (shifted) pattern.
- the sputtering target of the present invention includes a homologous structure compound represented by In 2 O 3 (ZnO) n (n is 2 to 20) and a spinel structure compound represented by Zn 2 SnO 4 , and InAlO 3 ( It may further contain a homologous structure compound represented by ZnO) n (n is 2 to 20).
- the oxide containing indium element (In), tin element (Sn), zinc element (Zn), and aluminum element (Al) that constitutes the sputtering target of the present invention preferably satisfies the following atomic ratio.
- the oxide satisfies the following atomic ratio the relative density of the target can be 98% or more and the bulk resistance can be 5 m ⁇ cm or less.
- the formula (1) satisfies 0.08 ⁇ In / (In + Sn + Zn + Al) ⁇ 0.50, preferably 0.12 ⁇ In / (In + Sn + Zn + Al) ⁇ 0.50, more preferably 0.15. ⁇ In / (In + Sn + Zn + Al) ⁇ 0.40.
- the formula (2) satisfies 0.01 ⁇ Sn / (In + Sn + Zn + Al) ⁇ 0.30, preferably 0.03 ⁇ Sn / (In + Sn + Zn + Al) ⁇ 0.25, more preferably 0.05 ⁇ . Sn / (In + Sn + Zn + Al) ⁇ 0.15.
- the formula (3) satisfies 0.30 ⁇ Zn / (In + Sn + Zn + Al) ⁇ 0.90, preferably 0.40 ⁇ Zn / (In + Sn + Zn + Al) ⁇ 0.80, more preferably 0.45 ⁇ Zn / (In + Sn + Zn + Al) ⁇ 0.75.
- the formula (4) satisfies 0.01 ⁇ Al / (In + Sn + Zn + Al) ⁇ 0.30, preferably 0.01 ⁇ Al / (In + Sn + Zn + Al) ⁇ 0.20, more preferably 0.01 ⁇ Al / (In + Sn + Zn + Al) ⁇ 0.15.
- the atomic ratio of each element contained in the target can be obtained by quantitative analysis of the contained elements using an inductively coupled plasma emission spectrometer (ICP-AES). Specifically, when a solution sample is atomized with a nebulizer and introduced into an argon plasma (about 6000 to 8000 ° C.), the elements in the sample are excited by absorbing thermal energy, and orbital electrons are excited from the ground state. Move to the orbit. These orbital electrons move to a lower energy level orbit in about 10 ⁇ 7 to 10 ⁇ 8 seconds. At this time, the energy difference is emitted as light to emit light.
- ICP-AES inductively coupled plasma emission spectrometer
- the presence of the element can be confirmed by the presence or absence of the spectral line (qualitative analysis).
- the magnitude (luminescence intensity) of each spectral line is proportional to the number of elements in the sample
- the sample concentration can be obtained by comparing with a standard solution having a known concentration (quantitative analysis). After identifying the elements contained in the qualitative analysis, the content can be obtained by quantitative analysis, and the atomic ratio of each element can be obtained from the result.
- the oxide constituting the sputtering target may contain inevitable impurities other than In, Sn, Zn, and Al as long as the effects of the present invention are not impaired, and may consist essentially of In, Sn, Zn, and Al. .
- “substantially” means that 95% by mass to 100% by mass (preferably 98% by mass to 100% by mass) of the metal element of the sputtering target is In, Sn, Zn, and Al. .
- the sputtering target of the present invention preferably has a relative density of 98% or more.
- the relative density is preferably 98% or more.
- the relative density is a density calculated relative to the theoretical density calculated from the weighted average.
- the density calculated from the weighted average of the density of each raw material is the theoretical density, which is defined as 100%. If the relative density is 98% or more, a stable sputtering state is maintained.
- the relative density is preferably 98.5% or more, more preferably 99% or more.
- the relative density of the target can be measured by the Archimedes method.
- the relative density is preferably 100% or less.
- metal particles are hardly generated in the sintered body, the formation of lower oxides is suppressed, and it is not necessary to strictly adjust the oxygen supply amount during film formation.
- the density can be adjusted by performing a post-treatment step such as a heat treatment operation in a reducing atmosphere.
- a reducing atmosphere an atmosphere of argon, nitrogen, hydrogen, or a mixed gas atmosphere thereof can be used.
- the bulk specific resistance (conductivity) of the target is preferably 5 m ⁇ cm or less, more preferably 3 m ⁇ cm or less. Abnormal discharge can be suppressed when the bulk specific resistance of the target is 5 m ⁇ cm or less.
- the bulk specific resistance can be measured based on a four-probe method using a resistivity meter.
- the maximum grain size of the crystals in the oxide constituting the sputtering target is desirably 8 ⁇ m or less.
- production of a nodule can be suppressed because the largest particle size of a crystal
- the cutting speed varies depending on the direction of the crystal plane, and irregularities are generated on the target surface.
- the size of the unevenness depends on the crystal grain size present in the sintered body. In a target made of an oxide having a large crystal grain size, the unevenness is increased, and nodules are considered to be generated from the convex portion.
- the maximum grain size of the crystal in the sputtering target is between the center point of the circle (one place) and the center point on the two center lines orthogonal to the center point and the peripheral part.
- the center point (1 location) and the midpoint between the center point and the corner on the diagonal of the rectangle (4 locations) The maximum diameter of the largest particles observed in a 100 ⁇ m square frame at a total of five locations is measured, and is represented by the average value of the particle sizes of the largest particles present in each of these five locations.
- the particle size is measured for the major axis of the crystal grains.
- the crystal grains can be observed with a scanning electron microscope (SEM).
- the manufacturing method of the sputtering target of this invention includes the following two processes, for example. (1) Process of mixing raw material compounds and molding to form a molded body (2) Process of sintering the molded body Hereinafter, these processes will be described.
- the raw material compound is not particularly limited, and a compound containing one or more elements selected from In, Sn, Zn and Al can be used, for example It is preferable that the mixture of raw material compounds used satisfies the following atomic ratio. 0.08 ⁇ In / (In + Sn + Zn + Al) ⁇ 0.50 (1) 0.01 ⁇ Sn / (In + Sn + Zn + Al) ⁇ 0.30 (2) 0.30 ⁇ Zn / (In + Sn + Zn + Al) ⁇ 0.90 (3) 0.01 ⁇ Al / (In + Sn + Zn + Al) ⁇ 0.30 (4)
- Examples of the compound containing one or more elements selected from In, Sn, Zn, and Al include a combination of indium oxide, tin oxide, zinc oxide, and aluminum oxide.
- the raw material compound is preferably a powder.
- the raw material compound is preferably a mixed powder of indium oxide, tin oxide, zinc oxide and aluminum oxide.
- a single metal is used as a raw material, for example, when a combination of indium oxide, tin oxide, zinc oxide and aluminum metal is used as a raw material powder, aluminum metal particles are present in the obtained sintered body, and during film formation In some cases, the metal particles on the surface of the target melt and may not be released from the target, and the composition of the obtained film and the composition of the sintered body may differ greatly.
- the average particle size of the raw material powder is preferably 0.1 ⁇ m to 1.2 ⁇ m, more preferably 0.1 ⁇ m to 1.0 ⁇ m.
- the average particle diameter of the raw material powder can be measured with a laser diffraction type particle size distribution apparatus or the like.
- an oxide containing Al 2 O 3 powder having an average particle size of 0.1 ⁇ m to 1.2 ⁇ m is used as a raw material powder, and these may be prepared at a ratio satisfying the above formulas (1) to (4).
- the method of mixing and molding the raw material compounds is not particularly limited, and can be performed using a known method.
- an aqueous solvent is blended with a raw material powder containing a mixed powder of oxides containing indium oxide powder, tin oxide powder, zinc oxide and aluminum oxide powder, and the resulting slurry is mixed for 12 hours or more, and then solid-liquid Separation, drying, and granulation are performed, and then this granulated product is put in a mold and molded to obtain a molded body.
- a wet or dry ball mill, vibration mill, bead mill, or the like can be used.
- a bead mill mixing method is most preferable because the crushing efficiency of the agglomerates is high in a short time and the additive is well dispersed.
- the mixing time is preferably 15 hours or longer, more preferably 19 hours or longer. This is because if the mixing time is insufficient, a high resistance compound such as Al 2 O 3 may be formed in the finally obtained sintered body.
- the mixing time varies depending on the size of the apparatus and the amount of slurry to be processed, but may be appropriately adjusted so that the particle size distribution in the slurry is all uniform at 1 ⁇ m or less.
- the binder polyvinyl alcohol, vinyl acetate, or the like can be used.
- the granulation of the raw material powder slurry obtained by mixing is preferably made into granulated powder by rapid drying granulation.
- a spray dryer is widely used as an apparatus for rapid drying granulation.
- the specific drying conditions are determined by various conditions such as the slurry concentration of the slurry to be dried, the temperature of hot air used for drying, the air volume, etc., and therefore, it is necessary to obtain optimum conditions in advance. If it is quick-drying granulation, uniform granulated powder is obtained. That is, separation of In 2 O 3 powder, SnO 2 powder, ZnO powder, and Al 2 O 3 powder can be prevented by the difference in sedimentation speed due to the difference in specific gravity of the raw material powder.
- target prepared from a uniform granulated powder it is possible to prevent abnormal discharge during sputtering due to the presence such as Al 2 O 3.
- a pressure of, for example, 1.2 ton / cm 2 or more to the obtained granulated powder by a die press or a cold isostatic press (CIP)
- CIP cold isostatic press
- a sintered body can be obtained by sintering the obtained molded object.
- the sintering preferably includes a temperature raising step and a holding step.
- the temperature is raised from 700 to 1400 ° C. at an average temperature raising rate of 0.1 to 0.9 ° C./min. Holding at a sintering temperature of 1200 to 1650 ° C. for 5 to 50 hours.
- the average heating rate in the temperature range of 700 to 1400 ° C. is more preferably 0.2 to 0.5 ° C./min.
- the average rate of temperature rise in the temperature range of 700 to 1400 ° C. is a value obtained by dividing the temperature difference from 700 ° C. to the temperature reached temperature rise by the time required for temperature rise.
- the average temperature rising rate (first average temperature rising rate) at 400 ° C. or more and less than 700 ° C. is preferably 0.2 to 2.0 ° C./min, and the average at 700 ° C. or more and less than 1100 ° C.
- the temperature increase rate (second average temperature increase rate) is 0.05 to 1.2 ° C./min, and the average temperature increase rate (third average temperature increase rate) at 1100 ° C. to 1400 ° C. is 0.02 to 1.0 ° C./min.
- the first average temperature rising rate is more preferably 0.2 to 1.5 ° C./min.
- the second average heating rate is preferably 0.15 to 0.8 ° C./min, more preferably 0.3 to 0.5 ° C./min.
- the third average temperature rising rate is preferably 0.1 to 0.5 ° C./min, more preferably 0.15 to 0.4 ° C./min.
- the first average temperature increase rate is 0.2 ° C./min or more
- the required time does not increase excessively, and the production efficiency can be improved.
- the second average temperature increase rate is 0.05 ° C./min or more
- the required time does not increase excessively, and the crystal does not grow abnormally, and voids are generated inside the obtained sintered body. Can be suppressed.
- the second average temperature rising rate is 1.2 ° C./min or less, no distribution occurs at the start of sintering, and the occurrence of warpage can be suppressed.
- the third average temperature increase rate is 0.02 ° C./min or more, the required time does not increase excessively, and it is possible to suppress the occurrence of composition deviation due to the evaporation of Zn.
- the third average temperature rising rate is 1.0 ° C./min or less, tensile stress due to the distribution of shrinkage does not occur, and the sintered density can be easily increased.
- the relationship between the first to third average temperature rising rates preferably satisfies the second average temperature rising rate> the third average speed, and the first average temperature rising rate> second average temperature rising rate> first More preferably, the average heating rate of 3 is satisfied.
- the second average temperature rising rate> the third average temperature rising rate it can be expected that the generation of nodules is more effectively suppressed even if the sputtering is performed for a long time.
- the heating rate at 400 ° C. or higher and lower than 700 ° C. is preferably in the range of 0.2 to 2.0 ° C./min.
- the heating rate at 700 ° C. or higher and lower than 1100 ° C. is preferably in the range of 0.05 to 1.2 ° C./min.
- the heating rate at 1100 ° C. or higher and 1400 ° C. or lower is preferably in the range of 0.02 to 1.0 ° C./min.
- the rate of temperature increase when the temperature of the molded body is raised to a temperature higher than 1400 ° C. and not higher than 1650 ° C. is not particularly limited, but is usually about 0.15 to 0.4 ° C./min.
- sintering is performed by holding at a sintering temperature of 1200 to 1650 ° C. for 5 to 50 hours (holding step).
- the sintering temperature is preferably 1300 to 1600 ° C.
- the sintering time is preferably 10 to 20 hours.
- the sintering temperature is 1200 ° C. or higher or the sintering time is 5 hours or longer, Al 2 O 3 or the like is not formed inside the sintered body, and abnormal discharge is unlikely to occur.
- the firing temperature is 1650 ° C. or less or the firing time is 50 hours or less, there is no increase in the average crystal grain size due to significant crystal grain growth, and no generation of coarse pores, resulting in a decrease in sintered body strength or abnormal discharge. Can be suppressed.
- a pressure sintering method such as hot press, oxygen pressurization, hot isostatic pressurization and the like can be employed in addition to the normal pressure sintering method.
- a normal pressure sintering method it is preferable to employ a normal pressure sintering method from the viewpoints of reducing manufacturing costs, possibility of mass production, and easy production of large sintered bodies.
- the compact is sintered in an air atmosphere or an oxidizing gas atmosphere, preferably an oxidizing gas atmosphere.
- the oxidizing gas atmosphere is preferably an oxygen gas atmosphere.
- the oxygen gas atmosphere is preferably an atmosphere having an oxygen concentration of, for example, 10 to 100% by volume.
- the density of the sintered body can be further increased by introducing an oxygen gas atmosphere in the temperature raising process.
- a reduction step may be provided as necessary.
- the reduction method include a method using a reducing gas, vacuum firing, or reduction using an inert gas.
- a reducing gas hydrogen, methane, carbon monoxide, a mixed gas of these gases and oxygen, or the like can be used.
- reduction treatment by firing in an inert gas nitrogen, argon, a mixed gas of these gases and oxygen, or the like can be used.
- the temperature during the reduction treatment is usually 100 to 800 ° C, preferably 200 to 800 ° C.
- the reduction treatment time is usually 0.01 to 10 hours, preferably 0.05 to 5 hours.
- the method for producing a sintered body used in the present invention is, for example, a slurry obtained by blending an aqueous solvent into a raw material powder containing a mixed powder of indium oxide powder, zinc oxide powder and aluminum oxide powder. After mixing for 12 hours or more, solid-liquid separation, drying and granulation were carried out, and then this granulated product was put into a mold and molded, and then the obtained molded product was 700-1400 ° C. in an oxygen-containing atmosphere.
- a sintered body can be obtained by a sintering step having a temperature raising step in which the average temperature raising rate is 0.1 to 0.9 ° C./min and a holding step of holding 1200 to 1650 ° C. for 5 to 50 hours. .
- the sputtering target of the present invention can be obtained by processing the sintered body obtained above.
- a sputtering target material can be obtained by cutting the sintered body into a shape suitable for mounting on a sputtering apparatus, and a sputtering target can be obtained by bonding the target material to a backing plate.
- the sintered body is ground with, for example, a surface grinder to obtain a material having a surface roughness Ra of 0.5 ⁇ m or less.
- the sputter surface of the target material may be further mirror-finished so that the average surface roughness Ra may be 1000 angstroms or less.
- known polishing techniques such as mechanical polishing, chemical polishing, and mechanochemical polishing (a combination of mechanical polishing and chemical polishing) can be used.
- polishing to # 2000 or more with a fixed abrasive polisher polishing liquid: water
- lapping with loose abrasive lapping abrasive: SiC paste, etc.
- lapping by changing the abrasive to diamond paste can be obtained by:
- Such a polishing method is not particularly limited.
- the surface of the target material is preferably finished with a 200 to 10,000 diamond grindstone, particularly preferably with a 400 to 5,000 diamond grindstone.
- a diamond grindstone of No. 200 or more or 10,000 or less, it is possible to prevent the target material from cracking.
- the target material has a surface roughness Ra of 0.5 ⁇ m or less and has a non-directional ground surface. If Ra is 0.5 ⁇ m or less and a non-directional polished surface is provided, abnormal discharge and generation of particles can be prevented.
- Air blow or running water washing can be used for the cleaning treatment.
- air blow When removing foreign matter by air blow, it is possible to remove the foreign matter more effectively by suctioning with a dust collector from the opposite side of the nozzle.
- ultrasonic cleaning etc. can also be performed. This ultrasonic cleaning is effective by performing multiple oscillations at a frequency of 25 to 300 KHz. For example, it is preferable to perform ultrasonic cleaning by multiplying twelve frequencies in 25 KHz increments between 25 to 300 KHz.
- the thickness of the target material is usually 2 to 20 mm, preferably 3 to 12 mm, particularly preferably 4 to 6 mm.
- a sputtering target can be obtained by bonding the target material obtained as described above to a backing plate. Further, a plurality of target materials may be attached to one backing plate to substantially serve as one target.
- the sputtering target of the present invention can have a relative density of 98% or more and a bulk resistance of 5 m ⁇ cm or less by the above production method, and can suppress the occurrence of abnormal discharge when sputtering.
- the sputtering target of the present invention can form a high-quality oxide semiconductor thin film efficiently, inexpensively and with energy saving.
- the oxide semiconductor thin film of the present invention can be obtained by forming the sputtering target of the present invention by a sputtering method.
- the oxide semiconductor thin film of the present invention is composed of indium, tin, zinc, aluminum, and oxygen, and preferably satisfies the following atomic ratios (1) to (4).
- the atomic ratio of the In element when the atomic ratio of the In element is less than 0.08, the overlap of In 5s orbitals becomes small, and the field-effect mobility may be less than 15 cm 2 / Vs. On the other hand, if the atomic ratio of the In element is more than 0.50, the reliability may be deteriorated when the formed film is applied to the channel layer of the TFT.
- the formula (2) when the atomic ratio of the Sn element is less than 0.01, the target resistance increases, so that abnormal discharge may occur during the sputtering film formation and the film formation may not be stabilized.
- the solubility of the obtained thin film in the wet etchant is lowered, so that wet etching becomes difficult.
- the atomic ratio of Zn element is less than 0.30, the resulting film may not be stable as an amorphous film.
- the atomic ratio of Zn element is more than 0.90, the rate of dissolution of the resulting thin film in the wet etchant is too high, making wet etching difficult.
- the atomic ratio of Al element is less than 0.01, the oxygen partial pressure during film formation may increase.
- the Al element has a strong bond with oxygen, the oxygen partial pressure during film formation can be reduced. Further, when the channel phase is formed and applied to the TFT, the reliability may be deteriorated. On the other hand, if the atomic ratio of the Al element is more than 0.30, Al 2 O 3 is generated in the target, and abnormal discharge occurs during the sputtering film formation, and the film formation may not be stabilized.
- the carrier concentration of the oxide semiconductor thin film is usually 10 19 / cm 3 or less, preferably 10 13 to 10 18 / cm 3 , more preferably 10 14 to 10 18 / cm 3 , particularly preferably 10. 15 to 10 18 / cm 3 .
- the carrier concentration of the oxide layer is 10 19 cm ⁇ 3 or less, it is possible to prevent leakage current, normally-on and a decrease in on-off ratio when a device such as a thin film transistor is configured, and to have good transistor performance Can be demonstrated.
- the carrier concentration is 10 13 cm ⁇ 3 or more, the TFT is driven without any problem.
- the carrier concentration of the oxide semiconductor thin film can be measured by a Hall effect measurement method.
- a DC sputtering method having a high deposition rate can be applied.
- an RF sputtering method, an AC sputtering method, and a pulsed DC sputtering method can also be applied, and sputtering without abnormal discharge is possible.
- the oxide semiconductor thin film can also be produced by using the above sintered body by a vapor deposition method, an ion plating method, a pulse laser vapor deposition method or the like in addition to the sputtering method.
- a mixed gas of a rare gas atom such as argon and an oxidizing gas can be used.
- the oxidizing gas include O 2 , CO 2 , O 3 , H 2 O, and N 2 O.
- the sputtering gas is preferably a mixed gas containing a rare gas atom and one or more molecules selected from water molecules, oxygen molecules and nitrous oxide molecules, and is a mixed gas containing a rare gas atom and at least water molecules. Is more preferable.
- the oxygen partial pressure ratio during sputtering film formation is preferably 0% or more and less than 40%. If the oxygen partial pressure ratio is less than 40%, the carrier concentration of the manufactured thin film is not significantly reduced, and the carrier concentration can be prevented from being less than 10 13 cm ⁇ 3 .
- the oxygen partial pressure ratio is preferably 0% to 30%, particularly preferably 0% to 20%.
- the partial pressure ratio of water molecules contained in the sputtering gas (atmosphere) during oxide thin film deposition in the present invention is 0.1 to 25% is preferable.
- the partial pressure ratio of water in the atmosphere during sputtering is more preferably 0.7 to 13%, particularly preferably 1 to 6%.
- the substrate temperature when forming a film by sputtering is preferably 25 to 120 ° C., more preferably 25 to 100 ° C., and particularly preferably 25 to 90 ° C.
- the substrate temperature at the time of film formation is 120 ° C. or lower, oxygen or the like introduced at the time of film formation can be sufficiently taken in, and an excessive increase in the carrier concentration of the thin film after heating can be prevented.
- the substrate temperature at the time of film formation is 25 ° C. or higher, the film density of the thin film does not decrease and the mobility of the TFT can be prevented from decreasing.
- the oxide thin film obtained by sputtering is further annealed by holding at 150 to 500 ° C. for 15 minutes to 5 hours.
- the annealing temperature after film formation is more preferably 200 ° C. or higher and 450 ° C. or lower, and further preferably 250 ° C. or higher and 350 ° C. or lower. By performing the annealing, semiconductor characteristics can be obtained.
- the atmosphere during heating is not particularly limited, but from the viewpoint of carrier controllability, an air atmosphere or an oxygen circulation atmosphere is preferable.
- a lamp annealing device In the post-treatment annealing step of the oxide thin film, a lamp annealing device, a laser annealing device, a thermal plasma device, a hot air heating device, a contact heating device, or the like can be used in the presence or absence of oxygen.
- the distance between the target and the substrate during sputtering is preferably 1 to 15 cm, more preferably 2 to 8 cm in the direction perpendicular to the film formation surface of the substrate.
- this distance is 1 cm or more, the kinetic energy of the target constituent element particles reaching the substrate does not become too large, and good film characteristics can be obtained. In addition, in-plane distribution of film thickness and electrical characteristics can be prevented.
- the distance between the target and the substrate is 15 cm or less, the kinetic energy of the particles of the target constituent element that reaches the substrate does not become too small, and a dense film can be obtained. In addition, good semiconductor characteristics can be obtained.
- the oxide thin film is preferably formed by sputtering in an atmosphere having a magnetic field strength of 300 to 1500 gauss.
- the magnetic field strength is 300 gauss or more, a decrease in plasma density can be prevented, and sputtering can be performed without any problem even in the case of a high-resistance sputtering target.
- it is 1500 gauss or less, deterioration of controllability of the film thickness and electrical characteristics in the film can be suppressed.
- the pressure in the gas atmosphere is not particularly limited as long as the plasma can be stably discharged, but is preferably 0.1 to 3.0 Pa, more preferably 0.1 to 1.5 Pa. Particularly preferred is 0.1 to 1.0 Pa.
- the sputtering pressure is 3.0 Pa or less, the mean free process of sputtered particles does not become too short, and a decrease in thin film density can be prevented. Further, when the sputtering pressure is 0.1 Pa or more, it is possible to prevent the formation of microcrystals in the film during film formation.
- the sputtering pressure refers to the total pressure in the system at the start of sputtering after introducing a rare gas atom such as argon, water molecules, oxygen molecules or the like.
- the oxide semiconductor thin film may be formed by AC sputtering as described below.
- the substrate is sequentially transported to a position facing three or more targets arranged in parallel at a predetermined interval in the vacuum chamber, and negative and positive potentials are alternately applied to each target from an AC power source. Then, plasma is generated on the target to form a film on the substrate surface.
- at least one of the outputs from the AC power supply is performed while switching a target to which a potential is applied between two or more targets that are branched and connected. That is, at least one of the outputs from the AC power supply is branched and connected to two or more targets, and film formation is performed while applying different potentials to adjacent targets.
- an oxide semiconductor thin film is formed by AC sputtering
- sputtering is performed in an atmosphere of a mixed gas containing a rare gas and one or more gases selected from water vapor, oxygen gas, and nitrous oxide gas. It is preferable to perform the sputtering, and it is particularly preferable to perform the sputtering in an atmosphere of a mixed gas containing water vapor.
- the film is formed by AC sputtering, an oxide layer having industrially excellent large area uniformity can be obtained, and improvement in the utilization efficiency of the target can be expected.
- the AC sputtering apparatus described in Japanese Patent Laid-Open No. 2005-290550 includes a vacuum chamber, a substrate holder disposed inside the vacuum chamber, and a sputtering source disposed at a position facing the substrate holder.
- FIG. 1 shows a main part of a sputtering source of an AC sputtering apparatus.
- the sputter source has a plurality of sputter units, each of which has plate-like targets 31a to 31f, and the surfaces to be sputtered of the targets 31a to 31f are sputter surfaces. It arrange
- Each target 31a to 31f is formed in an elongated shape having a longitudinal direction, each target has the same shape, and edge portions (side surfaces) in the longitudinal direction of the sputtering surface are arranged in parallel with a predetermined interval therebetween. Therefore, the side surfaces of the adjacent targets 31a to 31f are parallel.
- AC power supplies 17a to 17c are arranged outside the vacuum chamber, and one of the two terminals of each AC power supply 17a to 17c is connected to one of the two adjacent electrodes. The other terminal is connected to the other electrode.
- Two terminals of each of the AC power supplies 17a to 17c output voltages of positive and negative different polarities, and the targets 31a to 31f are attached in close contact with the electrodes, so that the two adjacent targets 31a to 31f are adjacent to each other.
- AC voltages having different polarities are applied from the AC power sources 17a to 17c. Therefore, when one of the targets 31a to 31f adjacent to each other is placed at a positive potential, the other is placed at a negative potential.
- Magnetic field forming means 40a to 40f are arranged on the surface of the electrode opposite to the targets 31a to 31f.
- Each of the magnetic field forming means 40a to 40f has an elongated ring-shaped magnet whose outer periphery is substantially equal to the outer periphery of the targets 31a to 31f, and a bar-shaped magnet shorter than the length of the ring-shaped magnet.
- Each ring-shaped magnet is disposed in parallel with the longitudinal direction of the targets 31a to 31f at a position directly behind the corresponding one of the targets 31a to 31f. As described above, since the targets 31a to 31f are arranged in parallel at a predetermined interval, the ring magnets are also arranged at the same interval as the targets 31a to 31f.
- the AC power density when an oxide target is used in AC sputtering is preferably 3 W / cm 2 or more and 20 W / cm 2 or less.
- the power density is 3 W / cm 2 or more, the film formation rate does not become too slow, and production economy can be ensured. If it is 20 W / cm 2 or less, damage to the target can be suppressed.
- a more preferable power density is 3 W / cm 2 to 15 W / cm 2 .
- the frequency of AC sputtering is preferably in the range of 10 kHz to 1 MHz. If it is 10 kHz or more, the problem of noise does not occur.
- the frequency is 1 MHz or less, it is possible to prevent the plasma from spreading too much and performing sputtering at a position other than the desired target position, so that uniformity can be maintained.
- a more preferable frequency of AC sputtering is 20 kHz to 500 kHz. What is necessary is just to select suitably the conditions at the time of sputtering other than the above from what was mentioned above.
- the above oxide thin film can be used for a thin film transistor, and particularly preferably used as a channel layer.
- a thin film transistor using the oxide semiconductor thin film of the present invention for a channel layer has a high field effect mobility of 15 cm 2 / Vs or higher, In addition, high reliability can be shown.
- the thin film transistor of the present invention has the above oxide thin film as a channel layer, its element structure is not particularly limited, and various known element structures can be adopted.
- the film thickness of the channel layer in the thin film transistor of the present invention is usually 10 to 300 nm, preferably 20 to 250 nm, more preferably 30 to 200 nm, still more preferably 35 to 120 nm, and particularly preferably 40 to 80 nm.
- the film thickness of the channel layer is 10 nm or more, even when the channel layer is formed in a large area, the film thickness is unlikely to be uniform, and the characteristics of the manufactured TFT can be made uniform in the plane.
- the film thickness is 300 nm or less, the film formation time does not become too long.
- the channel layer in the thin film transistor of the present invention is usually used in an N-type region, but a PN junction transistor or the like in combination with various P-type semiconductors such as a P-type Si-based semiconductor, a P-type oxide semiconductor, and a P-type organic semiconductor. It can be used for various semiconductor devices.
- the channel layer of the thin film transistor of the present invention may be partially crystallized at least in a region overlapping with the gate electrode after annealing.
- crystallization means that crystal nuclei are generated from an amorphous state or crystal grains are grown from a state where crystal nuclei are generated.
- CVD process chemical vapor deposition process
- the crystallized region can be confirmed from, for example, an electron beam diffraction image of a transmission electron microscope (TEM).
- the oxide semiconductor thin film applied to the channel layer can be wet-etched with an organic acid-based etching solution (for example, oxalic acid etching solution), and an inorganic acid-based wet etching solution (for example, a mixed acid wet etching solution of phosphoric acid / nitric acid / acetic acid: PAN). ), And the wet etching selectivity with Mo (molybdenum) or Al (aluminum) used for the electrode is large. Therefore, a channel-etched thin film transistor can be manufactured by using the oxide thin film of the present invention for the channel layer.
- an organic acid-based etching solution for example, oxalic acid etching solution
- an inorganic acid-based wet etching solution for example, a mixed acid wet etching solution of phosphoric acid / nitric acid / acetic acid: PAN.
- an insulating film having a thickness of about several nm may be formed on the surface of the oxide semiconductor thin film before applying the resist. Through this step, it is possible to avoid direct contact between the oxide semiconductor film and the resist, and impurities contained in the resist can be prevented from entering the oxide semiconductor film.
- the thin film transistor of the present invention preferably includes a protective film on the channel layer.
- the protective film in the thin film transistor of the present invention preferably contains at least SiN x . Since SiN x can form a dense film as compared with SiO 2 , it has an advantage of a high TFT deterioration suppressing effect.
- the protective film may be, for example, SiO 2 , Al 2 O 3 , Ta 2 O 5 , TiO 2 , MgO, ZrO 2 , CeO 2 , K 2 O, Li 2 O, Na 2 O, Rb 2 O, Sc 2 O 3 , Y 2 O 3 , HfO 2 , CaHfO 3 , PbTiO 3 , BaTa 2 O 6 , Sm 2 O 3 , SrTiO 3, or an oxide such as AlN can be included.
- the oxide thin film containing indium element (In), tin element (Sn), zinc element (Zn), and aluminum element (Al) according to the present invention contains Al, so that the reduction resistance by the CVD process is improved.
- the back channel side is not easily reduced by the process of forming the protective film, and SiN x can be used as the protective film.
- the channel layer is preferably subjected to ozone treatment, oxygen plasma treatment, nitrogen dioxide plasma treatment, or nitrous oxide plasma treatment.
- ozone treatment oxygen plasma treatment, nitrogen dioxide plasma treatment, or nitrous oxide plasma treatment.
- Such treatment may be performed at any timing after the channel layer is formed and before the protective film is formed, but is preferably performed immediately before the protective film is formed.
- ozone treatment oxygen plasma treatment, nitrogen dioxide plasma treatment, or nitrous oxide plasma treatment.
- a cyan-containing solution having a cyan (CN) content of 100 ppm or less, preferably 10 ppm to 1 ppm as an upper limit and a hydrogen ion concentration index (pH) of 9 to 14 can be used.
- the cyan-containing solution is heated to a temperature of 50 ° C. or lower (preferably 30 ° C. to 40 ° C.), and the semiconductor substrate or the gate insulating film surface is preferably cleaned.
- cyanide ions react with copper on the substrate surface to form [Cu (CN) 2 ] ⁇ , thereby removing contaminated copper.
- [Cu (CN) 2 ] ⁇ reacts with CN ⁇ ions in the aqueous HCN solution, and stably exists as [Cu (CN) 4 ] 3 ⁇ at pH 10.
- CN - complex ion-forming ability of the ions is very large, even HCN aqueous solution of extremely low concentrations, CN - ions is possible to effectively react to the removal of contaminating copper.
- the cyanide (CN) -containing solution used for cleaning is, for example, hydrogen cyanide (HCN) in pure water or ultrapure water, alcohol solvents and ketone solvents, nitrile solvents, aromatic hydrocarbon solvents, carbon tetrachloride, ether systems. It is preferably dissolved in at least one solvent selected from a solvent, an aliphatic alkane solvent, or a mixed solvent thereof, and further diluted to a predetermined concentration. Is preferably used in the range of 9 to 14.
- a thin film transistor usually includes a substrate, a gate electrode, a gate insulating layer, an organic semiconductor layer (channel layer), a source electrode, and a drain electrode.
- the channel layer is as described above, and a known material can be used for the substrate.
- the material for forming the gate insulating film in the thin film transistor of the present invention is not particularly limited, and a commonly used material can be arbitrarily selected. Specifically, for example, SiO 2, SiN x, Al 2 O 3, Ta 2 O 5, TiO 2, MgO, ZrO 2, CeO 2, K 2 O, Li 2 O, Na 2 O, Rb 2 O, A compound such as Sc 2 O 3 , Y 2 O 3 , HfO 2 , CaHfO 3 , PbTiO 3 , BaTa 2 O 6 , SrTiO 3 , Sm 2 O 3 , or AlN can be used. Among them, preferred are SiO 2, SiN x, Al 2 O 3, Y 2 O 3, HfO 2, CaHfO 3, more preferably SiO 2, SiN x, HfO 2 , Al 2 O 3.
- the gate insulating film can be formed by, for example, a plasma CVD (Chemical Vapor Deposition) method.
- a gate insulating film is formed by plasma CVD and a channel layer is formed on the gate insulating film, hydrogen in the gate insulating film may diffuse into the channel layer, leading to deterioration in channel layer quality and TFT reliability. is there.
- the gate insulating film may be subjected to ozone treatment, oxygen plasma treatment, nitrogen dioxide plasma treatment or nitrous oxide plasma treatment before forming the channel layer. preferable. By performing such pretreatment, it is possible to prevent deterioration of the channel layer film quality and TFT reliability.
- the number of oxygen in the oxide does not necessarily match the stoichiometric ratio, and may be, for example, SiO 2 or SiO x .
- the gate insulating film may have a structure in which two or more insulating films made of different materials are stacked.
- the gate insulating film may be crystalline, polycrystalline, or amorphous, but is preferably polycrystalline or amorphous that can be easily manufactured industrially.
- each of the drain electrode, the source electrode, and the gate electrode in the thin film transistor of the present invention there are no particular limitations on the material for forming each of the drain electrode, the source electrode, and the gate electrode in the thin film transistor of the present invention, and a commonly used material can be arbitrarily selected.
- a transparent electrode such as ITO, IZO, ZnO, or SnO 2
- a metal electrode such as Al, Ag, Cu, Cr, Ni, Mo, Au, Ti, or Ta, or a metal electrode made of an alloy containing these may be used. it can.
- Each of the drain electrode, the source electrode, and the gate electrode can have a multilayer structure in which two or more different conductive layers are stacked.
- a good conductor such as Al or Cu may be sandwiched with a metal having excellent adhesion such as Ti or Mo.
- the thin film transistor of the present invention preferably has an S value of 0.8 V / dec or less, more preferably 0.5 V / dec or less, further preferably 0.3 V / dec or less, and particularly preferably 0.2 V / dec or less. If it is 0.8 V / dec or less, the drive voltage may be reduced, and power consumption may be reduced. In particular, when used in an organic EL display, it is preferable to set the S value to 0.3 V / dec or less because of direct current drive because power consumption can be greatly reduced.
- the S value can be derived from the reciprocal of this slope by creating a Log (Id) -Vg graph from the result of the transfer characteristics.
- the unit of the S value is V / decade and is preferably a small value.
- the S value is a value indicating the steepness of the drain current that rises sharply from the off state to the on state when the gate voltage is increased from the off state.
- S value dVg / dlog (Ids)
- the smaller the S value, the sharper the rise (All about Thin Film Transistor Technology", Ikuhiro Ukai, 2007, Industrial Research Committee).
- the S value is large, it is necessary to apply a high gate voltage when switching from on to off, and power consumption may increase.
- the thin film transistor of the present invention can be applied to various integrated circuits such as a field effect transistor, a logic circuit, a memory circuit, and a differential amplifier circuit. Further, in addition to the field effect transistor, it can be applied to an electrostatic induction transistor, a Schottky barrier transistor, a Schottky diode, and a resistance element.
- the structure of the thin film transistor of the present invention known structures such as a bottom gate, a bottom contact, and a top contact can be adopted without limitation.
- the bottom gate structure is advantageous because high performance can be obtained as compared with thin film transistors of amorphous silicon or ZnO.
- the bottom gate configuration is preferable because it is easy to reduce the number of masks at the time of manufacturing, and it is easy to reduce the manufacturing cost for uses such as a large display.
- the thin film transistor of the present invention can be suitably used for a display device.
- a channel etch type bottom gate thin film transistor is particularly preferable.
- a channel-etched bottom gate thin film transistor has a small number of photomasks at the time of a photolithography process, and can produce a display panel at a low cost.
- a channel-etched bottom gate structure and a top contact structure thin film transistor are particularly preferable because they have good characteristics such as mobility and are easily industrialized.
- Example 1-7 [Production of sintered oxide] The following oxide powder was used as a raw material powder.
- the median diameter D50 was employed as the average particle diameter of the following oxide powder, and the average particle diameter was measured with a laser diffraction particle size distribution analyzer SALD-300V (manufactured by Shimadzu Corporation).
- Indium oxide powder Average particle size 0.98 ⁇ m
- Tin oxide powder Average particle size 0.98 ⁇ m
- Zinc oxide powder Average particle size 0.96 ⁇ m
- Aluminum oxide powder Average particle size 0.98 ⁇ m
- the above powder was weighed so as to have the atomic ratio shown in Table 1, and was uniformly pulverized and mixed, and then granulated by adding a molding binder.
- this raw material mixed powder was uniformly filled into a mold, and pressure-molded with a cold press machine at a press pressure of 140 MPa.
- the molded body thus obtained was sintered in a sintering furnace at a temperature increase rate, a sintering temperature and a sintering time shown in Table 1 to produce a sintered body.
- FIG. 2-4 shows X-ray diffraction charts of the sintered bodies obtained in Example 1-3.
- the spinel structure compound represented by Zn 2 SnO 4 which is a peak pattern of ICSD # 162451, can be searched from No. JCPDS database. It is a peak pattern of 24-1470.
- Example 2-7 As in Example 1, XRD measurement was performed on the sintered body of Example 2-7. As a result, a homologous structure compound represented by In 2 O 3 (ZnO) n (n is 2 to 20) and It was confirmed that a spinel structure compound represented by Zn 2 SnO 4 was included. Further, Table 1 shows the lattice constants of the homologous structure compounds represented by In 2 O 3 (ZnO) n (n is 2 to 20). As shown in Table 1, also in Example 2-7, the lattice constant of In 2 O 3 (ZnO) n (n is 2 to 20) is smaller than the lattice constant disclosed in the ICSD database. It was confirmed.
- the measurement conditions of XRD are as follows. ⁇ Equipment: Ultimate-III manufactured by Rigaku Corporation -X-ray: Cu-K ⁇ ray (wavelength 1.5406mm, monochromatized with graphite monochromator) ⁇ 2 ⁇ - ⁇ reflection method, continuous scan (1.0 ° / min) ⁇ Sampling interval: 0.02 ° ⁇ Slit DS, SS: 2/3 °, RS: 0.6 mm
- Example 1-7 With respect to the sintered body of Example 1-7, the dispersion of Sn and Al in the sintered body obtained by the electron beam microanalyzer (EPMA) measurement was examined. It was. The sintered body of Example 1-7 was found to be extremely excellent in dispersibility and uniformity.
- the measurement conditions for EPMA are as follows. Device name: JXA-8200 (JEOL Ltd.) Acceleration voltage: 15 kV Irradiation current: 50 nA Irradiation time (per point): 50mS
- Example 1-7 The surface of the sintered body obtained in Example 1-7 was ground with a surface grinder, the sides were cut with a diamond cutter, and bonded to a backing plate to prepare sputtering targets each having a diameter of 4 inches.
- sputtering targets each having a diameter of 4 inches.
- six targets each having a width of 200 mm, a length of 1700 mm, and a thickness of 10 mm were prepared for AC sputtering film formation.
- the obtained sputtering target having a diameter of 4 inches was mounted on a DC sputtering apparatus, and a mixed gas in which 2% of H 2 O gas was added to argon gas at a partial pressure ratio was used as the atmosphere, the sputtering pressure was 0.4 Pa, and the substrate temperature was room temperature. Then, 10 kWh continuous sputtering was performed at a DC output of 400 W. Voltage fluctuations during sputtering were accumulated in a data logger, and the presence or absence of abnormal discharge was confirmed. The results are shown in Table 2. The presence or absence of the abnormal discharge was detected by monitoring the voltage fluctuation and detecting the abnormal discharge.
- the abnormal discharge was determined when the voltage fluctuation generated during the measurement time of 5 minutes was 10% or more of the steady voltage during the sputtering operation.
- the steady-state voltage during sputtering operation varies by ⁇ 10% in 0.1 second, a micro arc, which is an abnormal discharge of the sputter discharge, has occurred, and the device yield may decrease, making it unsuitable for mass production. is there.
- nodules For the nodules, a change in the target surface after sputtering was observed 50 times with a stereomicroscope, and a method of measuring the number average of nodules of 20 ⁇ m or more generated in a visual field of 3 mm 2 was adopted. Table 2 shows the number of nodules generated.
- Comparative Example 1-2 A sintered body and a sputtering target were prepared in the same manner as in Example 1-7, except that the raw material powders were mixed at the atomic ratio shown in Table 1 and sintered at the heating rate, sintering temperature, and sintering time shown in Table 1. Manufactured and evaluated. The results are shown in Tables 1 and 2.
- Example 8-14 [Formation of oxide semiconductor thin film]
- a 4-inch target having the composition shown in Tables 3 and 4 prepared in Example 1-7 was mounted on the magnetron sputtering apparatus, and a slide glass (# 1737 manufactured by Corning) was mounted as a substrate.
- An amorphous film having a thickness of 50 nm was formed on the slide glass by the DC magnetron sputtering method under the following conditions.
- Ar gas, O 2 gas, and H 2 O gas were introduced at a partial pressure ratio (%) shown in Tables 3 and 4.
- the substrate on which the amorphous film was formed was heated in the atmosphere at 300 ° C. for 60 minutes to form an oxide semiconductor film.
- the sputtering conditions are as follows. Substrate temperature: 25 ° C Ultimate pressure: 8.5 ⁇ 10 ⁇ 5 Pa Atmospheric gas: Ar gas, O 2 gas, H 2 O gas (see Tables 3 and 4 for partial pressure) Sputtering pressure (total pressure): 0.4 Pa Input power: DC100W S (substrate)-T (target) distance: 70mm
- the Hall effect measuring element was set in a ResiTest 8300 type (manufactured by Toyo Corporation) using a substrate formed on a glass substrate, and the Hall effect was evaluated at room temperature. ICP-AES analysis confirmed that the atomic ratio of each element contained in the oxide thin film was the same as that of the sputtering target.
- the crystal structure of the oxide thin film formed on the glass substrate was examined by an X-ray diffraction measurement device (Rigaku Ultimate-III).
- the diffraction peak was not observed immediately after deposition of the thin film, and it was confirmed that the film was amorphous.
- no diffraction peak was observed even after heat treatment (annealing) at 300 ° C. for 60 minutes in the atmosphere, and it was confirmed that the film was amorphous.
- the measurement conditions for the XRD are as follows. Equipment: Ultimate-III manufactured by Rigaku Corporation X-ray: Cu-K ⁇ ray (wavelength 1.5406mm, monochromatized with graphite monochromator) 2 ⁇ - ⁇ reflection method, continuous scan (1.0 ° / min) Sampling interval: 0.02 ° Slit DS, SS: 2/3 °, RS: 0.6 mm
- a conductive silicon substrate with a thermal oxide film having a thickness of 100 nm was used as the substrate.
- the thermal oxide film functions as a gate insulating film
- the conductive silicon portion functions as a gate electrode.
- a sputter film was formed on the gate insulating film under the conditions shown in Tables 3 and 4 to produce an amorphous thin film having a thickness of 50 nm.
- OFPR # 800 manufactured by Tokyo Ohka Kogyo Co., Ltd.
- pre-baking 80 ° C., 5 minutes
- the manufactured thin film transistor was evaluated for field effect mobility ( ⁇ ), S value, and threshold voltage (Vth). These results are shown in Tables 3 and 4. These characteristic values were measured using a semiconductor parameter analyzer (4200SCS manufactured by Keithley Instruments Co., Ltd.) at room temperature in a light-shielding environment (in a shield box). The transfer characteristics of the mounted transistors were evaluated with a drain voltage (Vd) of 1 V and a gate voltage (Vg) of ⁇ 15 to 20 V. The results are shown in Tables 3 and 4. The field effect mobility ( ⁇ ) was calculated from the linear mobility and defined as the maximum value of Vg ⁇ .
- Comparative Examples 3 and 4 Using the 4-inch target produced in Comparative Examples 1 and 2, according to the sputtering conditions, heating (annealing) treatment conditions, and protective film formation pretreatment shown in Table 3, the oxide semiconductor thin film was formed in the same manner as in Example 8-14 A thin film evaluation element and a thin film transistor were prepared and evaluated.
- the oxide semiconductor film was not subjected to pretreatment such as nitrous oxide plasma treatment, and a SiOx film of 100 nm was formed by PECVD, and the PECVD method was further formed on the SiOx film.
- a SiNx film having a thickness of 150 nm was formed, and a laminate of SiOx and SiNx was used as a protective film. The results are shown in Tables 3 and 4.
- the devices of Comparative Examples 3 and 4 had a field effect mobility of less than 15 cm 2 / Vs, which was found to be significantly lower than the devices of Examples 8-14.
- the thin film transistors of Comparative Examples 3 and 4 showed that the threshold voltage fluctuated by 1 V or more, resulting in significant deterioration in characteristics.
- Examples 15-17 In accordance with the sputtering conditions and annealing conditions shown in Table 5, oxide semiconductors and thin film transistors were manufactured and evaluated in the same manner as in Example 8-14. The results are shown in Table 5. In Examples 15-17, film formation by AC sputtering was performed instead of DC sputtering, and source / drain patterning was performed by dry etching. For the AC sputtering, a film forming apparatus shown in FIG. 1 disclosed in Japanese Patent Application Laid-Open No. 2005-290550 was used.
- Example 15 For example, in Example 15, six targets 31a to 31f having a width of 200 mm, a length of 1700 mm, and a thickness of 10 mm manufactured in Example 1 are used, and each target 31a to 31f is parallel to the width direction of the substrate and the distance is 2 mm. Arranged to be.
- the width of the magnetic field forming means 40a to 40f was 200 mm, which is the same as that of the targets 31a to 31f.
- Ar, H 2 O and O 2 as sputtering gases were introduced into the system from the gas supply system.
- the sputtering conditions were 0.5 Pa
- the frequency was 10 kHz.
- the film was formed for 10 seconds under the conditions, and the thickness of the obtained thin film was measured to be 14 nm.
- the film formation rate is as high as 84 nm / min and is suitable for mass production.
- the obtained thin film was placed in an electric furnace with a glass substrate, heat-treated in air at 300 ° C. for 60 minutes (in the atmosphere), cut into a size of 1 cm 2 , and hole measurement was performed by a 4-probe method.
- the carrier concentration was 3.20 ⁇ 10 17 cm ⁇ 3 , and it was confirmed that the semiconductor was sufficiently semiconductorized.
- Comparative Example 5 In place of the target prepared in Example 1-3, the target manufactured in Comparative Example 1 was used, and the oxide semiconductor thin film and the thin film evaluation were performed in the same manner as in Example 15-17 according to the sputtering conditions and annealing conditions shown in Table 5. A device and a thin film transistor were prepared and evaluated.
- a SiOx film having a thickness of 100 nm was formed by plasma CVD (PECVD), and a SiNx film having a thickness of 150 nm was formed on the SiOx by plasma CVD (PECVD) to protect the laminated body of SiOx and SiNx. A membrane was obtained.
- PECVD plasma CVD
- Table 5 it can be seen that the device of Comparative Example 5 has a field effect mobility of less than 15 cm 2 / Vs, which is significantly lower than that of Examples 15-17.
- Examples 18-22 An oxide sintered body of In, Sn, Zn, and Al was prepared in the same manner as in Example 1-7, except that the atomic ratio, the heating rate, the maximum temperature, and the maximum temperature holding time of the raw materials were as shown in Table 6. Manufactured. The results are shown in Table 6.
- the crystal structure of the obtained sintered body was examined using an X-ray diffraction measurement apparatus (XRD).
- X-ray diffraction charts of the sintered bodies obtained in Examples 18-22 are shown in FIGS. 5-9, respectively.
- the measurement conditions for XRD are the same as in Examples 1-7.
- Example 19-22 The XRD measurement was performed on the sintered bodies of Examples 19-22 in the same manner as in Example 18. As a result, a homologous structure compound represented by In 2 O 3 (ZnO) n (n is 2 to 20) and It was confirmed that a spinel structure compound represented by Zn 2 SnO 4 was included. Further, Table 6 shows lattice constants of homologous structure compounds represented by In 2 O 3 (ZnO) n (n is 2 to 20). As shown in Table 6, also in Examples 19-22, the lattice constant of In 2 O 3 (ZnO) n (where n is 2 to 20) is based on the lattice constant disclosed in the ICSD database and JCPDS card. Also confirmed that it is small.
- the abnormal discharge was determined when the voltage fluctuation generated during the measurement time of 5 minutes was 10% or more of the steady voltage during the sputtering operation.
- the steady-state voltage during sputtering operation varies by ⁇ 10% in 0.1 second, a micro arc, which is an abnormal discharge of the sputter discharge, has occurred, and the device yield may decrease, making it unsuitable for mass production. is there.
- nodules For the nodules, a change in the target surface after sputtering was observed 50 times with a stereomicroscope, and a method of measuring the number average of nodules of 20 ⁇ m or more generated in a visual field of 3 mm 2 was adopted. Table 7 shows the number of nodules generated.
- a conductive silicon substrate with a thermal oxide film having a thickness of 100 nm was used as the substrate.
- the thermal oxide film functions as a gate insulating film, and the conductive silicon portion functions as a gate electrode.
- the conductive silicon substrate with the thermal oxide film was cleaned with an extremely low concentration HCN aqueous solution (cleaning solution) of 1 ppm and pH 10. Washing was performed with the temperature set at 30 ° C.
- the sputtering conditions shown in Tables 8 and 9 were According to the annealing conditions, an amorphous thin film having a thickness of 50 nm was formed on the gate insulating film.
- OFPR # 800 manufactured by Tokyo Ohka Kogyo Co., Ltd.
- pre-baking 80 ° C., 5 minutes
- exposure were performed. After development, it was post-baked (120 ° C., 5 minutes), etched with oxalic acid, and patterned into a desired shape.
- the elements of Examples 23-25 were subjected to heat treatment (annealing) at 450 ° C. for 60 minutes, and the elements of Examples 26-30 were subjected to heat treatment (annealing) at 300 ° C. for 60 minutes. )
- Mo 200 nm
- the source / drain electrodes were patterned into a desired shape by channel etching.
- the oxide semiconductor film was subjected to nitrous oxide plasma treatment as a pre-treatment for forming the protective film.
- a SiOx film having a thickness of 100 nm was formed by PECVD, and a SiNx film having a thickness of 150 nm was formed on SiOx by PECVD, and a laminate of SiOx and SiNx was used as a protective film.
- a contact hole was opened using dry etching to manufacture a back channel etch type thin film transistor.
- the crystallinity of the channel layer of the thin film transistor with a protective film was evaluated by an electron beam diffraction pattern using a cross-sectional TEM (Transmission Electron Microscope).
- a cross-sectional TEM Transmission Electron Microscope
- Hitachi field emission type transmission electron microscope HF-2100 was used.
- the diffraction pattern was not observed on the front channel side and was amorphous, but the diffraction pattern was partially observed on the back channel side. It was found to have a crystallized region.
- the diffraction pattern was not observed on the front channel side and the back channel side of the element of Example 26-30, and it was confirmed that the element was amorphous.
- Comparative Examples 6 and 7 Similar to Example 23-30, except that the targets prepared in Comparative Examples 1 and 2 were used and cleaning with an HCN aqueous solution (cleaning liquid) and nitrous oxide plasma treatment were not performed on the channel according to the sputtering conditions and annealing conditions shown in Table 9.
- a back channel etch type thin film transistor was fabricated and evaluated. The results are shown in Table 9. As shown in Table 9, the back channel etch thin film transistors of Comparative Examples 6 and 7 have a field effect mobility of less than 15 cm 2 / Vs, which is significantly lower than the back channel etch thin film transistors of Examples 22-30. I understand.
- the threshold voltages of the thin film transistors of Comparative Examples 6 and 7 were significantly shifted in the positive direction as compared with the TFTs of Examples 23-30, and it was found that the TFTs of the comparative examples had low reliability. Further, as a result of cross-sectional TEM analysis of the channel layers of the devices of Comparative Examples 6 and 7, no diffraction pattern was observed on the front channel side and the back channel side, and it was confirmed that the channel layer was amorphous.
- the thin film transistor obtained using the sputtering target of the present invention can be used for a display device, particularly for a large area display.
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Organic Chemistry (AREA)
- Materials Engineering (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Ceramic Engineering (AREA)
- Structural Engineering (AREA)
- Plasma & Fusion (AREA)
- Analytical Chemistry (AREA)
- Physical Vapour Deposition (AREA)
- Thin Film Transistor (AREA)
- Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
- Compositions Of Oxide Ceramics (AREA)
Abstract
Description
また、酸化スズを主成分としたIn2O3-SnO2-ZnO系酸化物に、TaやY、Siといった添加元素を含む光情報記録媒体の保護層用のスパッタリングターゲットが検討されている(特許文献5及び6)。しかしながら、これらターゲットは酸化物半導体用ではなく、また、絶縁性物質の凝集体が形成され易く、抵抗値が高くなってしまうことや異常放電が起こり易いという問題があった。
本発明の他の目的は、高い電界効果移動度及び高い信頼性を有する薄膜トランジスタを提供することである。
1.インジウム元素(In)、スズ元素(Sn)、亜鉛元素(Zn)及びアルミニウム元素(Al)を含有する酸化物からなり、In2O3(ZnO)n(nは2~20である)で表わされるホモロガス構造化合物及びZn2SnO4で表されるスピネル構造化合物を含むスパッタリングターゲット。
2.前記In2O3(ZnO)nで表わされるホモロガス構造化合物にAlが固溶している1に記載のスパッタリングターゲット。
3.前記In2O3(ZnO)nで表わされるホモロガス構造化合物が、In2Zn7O10で表わされるホモロガス構造化合物、In2Zn5O8で表わされるホモロガス構造化合物、In2Zn4O7で表わされるホモロガス構造化合物、In2Zn3O6で表わされるホモロガス構造化合物及びIn2Zn2O5で表わされるホモロガス構造化合物から選択される1以上である1又は2に記載のスパッタリングターゲット。
4.In2O3で表わされるビックスバイト構造化合物を含まない1~3のいずれかに記載のスパッタリングターゲット。
5.下記式(1)~(4)の原子比を満たす1~4のいずれかに記載のスパッタリングターゲット。
0.08≦In/(In+Sn+Zn+Al)≦0.50 (1)
0.01≦Sn/(In+Sn+Zn+Al)≦0.30 (2)
0.30≦Zn/(In+Sn+Zn+Al)≦0.90 (3)
0.01≦Al/(In+Sn+Zn+Al)≦0.30 (4)
(式中、In,Sn,Zn及びAlは、それぞれスパッタリングターゲット中のインジウム元素、スズ元素、亜鉛元素及びアルミニウム元素の原子比を示す。)
6.相対密度が98%以上である1~5のいずれかに記載のスパッタリングターゲット。
7.バルク比抵抗が5mΩcm以下である1~6のいずれかに記載のスパッタリングターゲット。
8.1以上の化合物を混合して、少なくともインジウム元素(In)、亜鉛元素(Zn)、スズ元素(Sn)及びアルミニウム元素(Al)を含む混合物を調製する混合工程、
調製した混合物を成形して成形体を得る成形工程、及び
前記成形体を焼結する焼結工程を含み、
前記焼結工程において、インジウム元素、亜鉛元素、スズ元素及びアルミニウム元素を含む酸化物の成形体を、700から1400℃までの平均昇温速度を0.1~0.9℃/分とし、1200~1650℃を5~50時間保持して焼結するスパッタリングターゲットの製造方法。
9.400℃以上700℃未満における第1の平均昇温速度を0.2~1.5℃/分とし、700℃以上1100℃未満における第2の平均昇温速度を0.15~0.8℃/分とし、1100℃以上1400℃以下における第3の平均昇温速度を0.1~0.5℃/分とし、
前記第1~第3の平均昇温速度の関係が、第1の平均昇温速度>第2の平均昇温速度>第3の平均昇温速度を満たす8に記載のスパッタリングターゲットの製造方法。
10.1~7のいずれかに記載のスパッタリングターゲットを用いて、スパッタリング法により成膜してなる酸化物半導体薄膜。
11.水蒸気、酸素ガス及び亜酸化窒素ガスから選択される1以上と希ガスを含有する混合気体の雰囲気下において、1~7のいずれかに記載のスパッタリングターゲットをスパッタリング法で成膜する酸化物半導体薄膜の製造方法。
12.前記混合気体が、少なくとも希ガス及び水蒸気を含む混合気体である11に記載の酸化物半導体膜の製造方法。
13.前記混合気体に含まれる水蒸気の割合が分圧比で0.1%~25%である12に記載の酸化物半導体薄膜の製造方法。
14.真空チャンバー内に所定の間隔を置いて並設された3枚以上の前記スパッタリングターゲットに対向する位置に、基板を順次搬送し、前記各ターゲットに対して交流電源から負電位及び正電位を交互に印加し、少なくとも1つの交流電源からの出力を、この交流電源に分岐して接続した2枚以上のターゲットの間で、電位を印加するターゲットの切替を行いながら、ターゲット上にプラズマを発生させて基板表面に成膜する11~13のいずれかに記載の酸化物半導体薄膜の製造方法。
15.前記交流電源の交流パワー密度を3W/cm2以上20W/cm2以下とする14に記載の酸化物半導体薄膜の製造方法。
16.前記交流電源の周波数が10kHz~1MHzである14又は15に記載の酸化物半導体薄膜の製造方法。
17.11~16のいずれかに記載の酸化物半導体薄膜の製造方法により成膜された酸化物半導体薄膜をチャネル層として有する薄膜トランジスタ。
18.電界効果移動度が15cm2/Vs以上である17に記載の薄膜トランジスタ。
19.17又は18に記載の薄膜トランジスタを備える表示装置。
本発明によれば、高い電界効果移動度及び高い信頼性を有する薄膜トランジスタが提供できる。
[スパッタリングターゲット]
本発明のスパッタリングターゲットは、インジウム元素(In)、スズ元素(Sn)、亜鉛元素(Zn)及びアルミニウム元素(Al)を含有する酸化物からなり、In2O3(ZnO)n(nは2~20である)で表わされるホモロガス構造化合物及びZn2SnO4で表されるスピネル構造化合物を含む。
ホモロガス結晶構造は、異なる物質の結晶層を何層か重ね合わせた長周期を有する「自然超格子」構造からなる結晶である。結晶周期又は薄膜層の厚さがナノメーター程度の場合、ホモロガス構造化合物は、単一の物質あるいは均一に混ぜ合わせた混晶の性質とは異なる固有の特性を示すことができる。
In2O3(ZnO)nで表わされるホモロガス構造化合物は、例えばnが整数である場合、好ましくはnが2~15であり、より好ましくはnが2~10であり、さらに好ましくはnが2~7であり、最も好ましくはnが2~5である。
即ち、In2O3(ZnO)nで表わされるホモロガス構造化合物は、最も好ましくはIn2Zn5O8で表わされるホモロガス構造化合物、In2Zn4O7で表わされるホモロガス構造化合物、In2Zn3O6で表わされるホモロガス構造化合物及びIn2Zn2O5で表わされるホモロガス構造化合物から選択される1以上である。
尚、In2Zn7O10で表わされるホモロガス構造化合物は、X線回折でICSDから検索することができ、ICSD♯162453のピークパターン、又は類似の(シフトした)パターンを示すものである。In2Zn5O8で表わされるホモロガス構造化合物は、X線回折でICSDデータベースから検索することができ、ICSD♯162452のピークパターン、又は類似の(シフトした)パターンを示すものである。In2Zn4O7のホモロガス構造は、X線回折でICSDデータベースから検索することができ、ICSD♯162451のピークパターン、又は類似の(シフトした)パターンを示すものである。In2Zn3O6のホモロガス構造は、X線回折でICSDデータベースから検索することができ、ICSD♯162450のピークパターン、又は類似の(シフトした)パターンを示すものである。In2Zn2O5のホモロガス構造は、X線回折で、JCPDSデータベースのNo.20-1442のピークパターン、又は類似の(シフトした)パターンを示すものである。
In2O3(ZnO)nのIn3+サイトにAl3+が固溶することでAl2O3の析出が抑制できる。Al2O3の析出は、ターゲットの高抵抗化をもたらし、異常放電が発生しやすくなるおそれがあるため、Al2O3の析出抑制によって異常放電を抑制することができる。
スピネル構造とは、「結晶化学」(講談社、中平光興著、1973)等に開示されている通り、通常AB2X4型あるいはA2BX4型の構造をいい、このような結晶構造を有する化合物をスピネル構造化合物という。一般にスピネル構造では、陰イオン(通常は酸素)が立方最密充填をしており、その四面体隙間及び八面体隙間の一部に陽イオンが存在している。尚、結晶構造中の原子やイオンが一部他の原子で置換された置換型固溶体、他の原子が格子間位置に加えられた侵入型固溶体もスピネル構造化合物に含まれる。
Zn2SnO4で表わされるスピネル構造化合物は、JCPDSデータベースのNo.24-1470のピークパターンか、あるいは類似の(シフトした)パターンを示すものである。
ビックスバイト構造(あるいは希土類酸化物C型の結晶構造)とは、希土類酸化物C型あるいはMn2O3(I)型酸化物とも言われる。「透明導電膜の技術」((株)オーム社出版、日本学術振興会、透明酸化物・光電子材料第166委員会編、1999)等に開示されている通り、化学量論比がM2X3(Mは陽イオン、Xは陰イオンで通常酸素イオン)で、1つの単位胞はM2X3:16分子、合計80個の原子(Mが32個、Xが48個)により構成されている。
In2O3で表わされるビッグスバイト構造化合物は、結晶構造中の原子やイオンが一部他の原子で置換された置換型固溶体、他の原子が格子間位置に加えられた侵入型固溶体も含む。
In2O3で表わされるビッグスバイト構造化合物は、JCPDS(Joint Committee on Powder Diffraction Standards)データベースのNo.06-0416のピークパターンか、あるいは類似の(シフトした)パターンを示すものである。
0.08≦In/(In+Sn+Zn+Al)≦0.50 (1)
0.01≦Sn/(In+Sn+Zn+Al)≦0.30 (2)
0.30≦Zn/(In+Sn+Zn+Al)≦0.90 (3)
0.01≦Al/(In+Sn+Zn+Al)≦0.30 (4)
(式中、In,Sn,Zn及びAlは、それぞれスパッタリングターゲット中のインジウム元素、スズ元素、亜鉛元素及びアルミニウム元素の原子比を示す。)
一方、In元素の原子比が0.50超である場合、ターゲット中にIn2O3で表わされるビックスバイト構造化合物生成するおそれがある。ターゲットがIn2O3(ZnO)n(nは2~20である)とZn2SnO4のスピネル構造化合物以外にIn2O3のビックスバイト構造化合物を含む場合、結晶相ごとにスパッタされる速度が異なるため掘れ残りが生じ、異常放電が発生するおそれがある。また、焼結時にIn2O3の凝集部分で異常粒成長を起こし、気孔が残存し、焼結体全体の密度が向上しないおそれがある。
上記理由から、式(1)は、0.08≦In/(In+Sn+Zn+Al)≦0.50であり、好ましくは0.12≦In/(In+Sn+Zn+Al)≦0.50であり、より好ましくは0.15≦In/(In+Sn+Zn+Al)≦0.40である。
上記理由から、式(2)は0.01≦Sn/(In+Sn+Zn+Al)≦0.30であり、好ましくは0.03≦Sn/(In+Sn+Zn+Al)≦0.25であり、より好ましくは0.05≦Sn/(In+Sn+Zn+Al)≦0.15である。
上記理由から、式(3)は0.30≦Zn/(In+Sn+Zn+Al)≦0.90であり、好ましくは0.40≦Zn/(In+Sn+Zn+Al)≦0.80であり、より好ましくは0.45≦Zn/(In+Sn+Zn+Al)≦0.75である。
上記理由から、式(4)は0.01≦Al/(In+Sn+Zn+Al)≦0.30であり、好ましくは0.01≦Al/(In+Sn+Zn+Al)≦0.20であり、より好ましくは0.01≦Al/(In+Sn+Zn+Al)≦0.15である。
具体的に、溶液試料をネブライザーで霧状にして、アルゴンプラズマ(約6000~8000℃)に導入すると、試料中の元素は熱エネルギーを吸収して励起され、軌道電子が基底状態から高いエネルギー準位の軌道に移る。この軌道電子は10-7~10-8秒程度で、より低いエネルギー準位の軌道に移る。この際にエネルギーの差を光として放射し発光する。この光は元素固有の波長(スペクトル線)を示すため、スペクトル線の有無により元素の存在を確認できる(定性分析)。
また、それぞれのスペクトル線の大きさ(発光強度)は試料中の元素数に比例するため、既知濃度の標準液と比較することで試料濃度を求めることができる(定量分析)。
定性分析で含有されている元素を特定後、定量分析で含有量を求め、その結果から各元素の原子比を求めることができる。
相対密度とは、加重平均より算出した理論密度に対して相対的に算出した密度である。各原料の密度の加重平均より算出した密度が理論密度であり、これを100%とする。
相対密度が98%以上であれば、安定したスパッタリング状態が保たれる。大型基板でスパッタ出力を上げて成膜する場合は、相対密度が98%未満ではターゲット表面が黒化したり、異常放電が発生するおそれがある。相対密度は好ましくは98.5%以上、より好ましくは99%以上である。
また、後述する焼結後に、還元性雰囲気下での熱処理操作等の後処理工程等を行って密度を調整することもできる。還元性雰囲気は、アルゴン、窒素、水素等の雰囲気や、それらの混合気体雰囲気が用いることができる。
上記バルク比抵抗は、抵抗率計を使用して四探針法に基づき測定することができる。
スパッタによってターゲット表面が削られる場合、その削られる速度が結晶面の方向によって異なり、ターゲット表面に凹凸が発生する。この凹凸の大きさは焼結体中に存在する結晶粒径に依存している。大きい結晶粒径を有する酸化物からなるターゲットでは、その凹凸が大きくなり、その凸部分よりノジュールが発生すると考えられる。
スパッタリングターゲット中の結晶の最大粒径は、スパッタリングターゲットの形状が円形の場合、円の中心点(1箇所)と、その中心点で直交する2本の中心線上の中心点と周縁部との中間点(4箇所)の合計5箇所において、また、スパッタリングターゲットの形状が四角形の場合には、その中心点(1箇所)と、四角形の対角線上の中心点と角部との中間点(4箇所)の合計5箇所において100μm四方の枠内で観察される最大の粒子についてその最大径を測定し、これらの5箇所の枠内のそれぞれに存在する最大粒子の粒径の平均値で表す。粒径は、結晶粒の長径について測定する。結晶粒は走査型電子顕微鏡(SEM)により観察することができる。
本発明のスパッタリングターゲットの製造方法は、例えば以下の2工程を含む。
(1)原料化合物を混合し、成形して成形体とする工程
(2)上記成形体を焼結する工程
以下、これら工程について説明する。
原料化合物は特に制限されず、In、Sn、Zn及びAlから選択される元素を1以上含む化合物を使用することができ、例えば使用する原料化合物の混合物が、下記原子比を満たすと好ましい。
0.08≦In/(In+Sn+Zn+Al)≦0.50 (1)
0.01≦Sn/(In+Sn+Zn+Al)≦0.30 (2)
0.30≦Zn/(In+Sn+Zn+Al)≦0.90 (3)
0.01≦Al/(In+Sn+Zn+Al)≦0.30 (4)
尚、上記原料化合物は粉末であることが好ましい。
原料に単体金属を用いた場合、例えば、酸化インジウム、酸化スズ、酸化亜鉛及びアルミニウム金属の組み合わせを原料粉末として用いた場合、得られる焼結体中にアルミニウムの金属粒が存在し、成膜中にターゲット表面の金属粒が溶融してターゲットから放出されないことがあり、得られる膜の組成と焼結体の組成が大きく異なってしまう場合がある。
例えば、平均粒径が0.1μm~1.2μmのIn2O3粉末、平均粒径が0.1μm~1.2μmのSnO2粉末、平均粒径が0.1μm~1.2μmのZnO粉末及び平均粒径が0.1μm~1.2μmのAl2O3粉末を含んだ酸化物を原料粉末とし、これらを、上記式(1)~(4)を満たす割合で調合するとよい。
ビーズミルによって粉砕・混合する場合、当該混合時間は、装置の大きさ、処理するスラリー量によって異なるが、スラリー中の粒度分布がすべて1μm以下と均一になるように適宜調整するとよい。
また、どの混合手段の場合でも、混合する際にはバインダーを任意量だけ添加し、同時に混合を行うと好ましい。バインダーには、ポリビニルアルコール、酢酸ビニル等を用いることができる。
急速乾燥造粒であれば、均一な造粒粉が得られる。即ち、原料粉末の比重差による沈降速度の差によって、In2O3粉末、SnO2粉末、ZnO粉末及びAl2O3粉末の分離することを防ぐことができる。均一な造粒粉から作製したターゲットであれば、Al2O3等の存在によるスパッタリング時の異常放電を防ぐことができる。
得られた造粒粉に対して、通常、金型プレス又は冷間静水圧プレス(CIP)により、例えば1.2ton/cm2以上の圧力を加えることによって、成形体とすることができる。
得られた成形体を焼結することで焼結体を得ることができる。
上記焼結は、好ましくは昇温工程及び保持工程を含み、昇温工程において、平均昇温速度0.1~0.9℃/分で700から1400℃まで昇温し、保持工程において、焼結温度1200~1650℃で5~50時間保持する。700~1400℃の温度範囲における平均昇温速度は、より好ましくは0.2~0.5℃/分である。
尚、700~1400℃の温度範囲における平均昇温速度は、700℃から昇温到達温度までの温度差を、昇温に要した時間で除した値である。
第1の平均昇温速度は、より好ましくは0.2~1.5℃/分である。第2の平均昇温速度は、好ましくは、0.15~0.8℃/分、より好ましくは0.3~0.5℃/分である。また第3の平均昇温速度は、好ましくは0.1~0.5℃/分、より好ましくは0.15~0.4℃/分である。
昇温工程を上記とすることで、スパッタ時のノジュールの発生をより抑制することができる。
第2平均昇温速度が0.05℃/分以上であることで、所用時間が増大しすぎず、また、結晶が異常成長することがなく、得られる焼結体の内部の空孔の発生を抑制することができる。また、第2の平均昇温速度が1.2℃/分以下であることで、焼結の開始場所に分布が生じず、反りの発生を抑制することができる。
第3平均昇温速度が0.02℃/分以上であることで、所用時間が増大しすぎず、Znが蒸散して組成ズレが生じることを抑制することができる。また、第3の平均昇温速度が1.0℃/分以下であることで、焼き締まりの分布による引っ張り応力が発生せず、焼結密度を上げ易くすることができる。
特に、第2の平均昇温速度>第3の平均昇温速度となることで、長時間スパッリングしたとしても、さらに効果的にノジュールの発生を抑制することが期待できる。
700℃以上1100℃未満における昇温速度は、0.05~1.2℃/分の範囲であると好ましい。
1100℃以上1400℃以下における昇温速度は、0.02~1.0℃/分の範囲であると好ましい。
焼結温度が1200℃以上又は焼結時間が5時間以上であると、Al2O3等が焼結体内部に形成されず、異常放電が生じにくい。また、焼成温度が1650℃以下又は焼成時間が50時間以下であると、著しい結晶粒成長による平均結晶粒径の増大や、粗大空孔の発生がなく、焼結体強度の低下や異常放電を抑制できる。
常圧焼結法では、成形体を大気雰囲気、又は酸化ガス雰囲気、好ましくは酸化ガス雰囲気にて焼結する。酸化ガス雰囲気とは、好ましくは酸素ガス雰囲気である。酸素ガス雰囲気は、酸素濃度が、例えば10~100体積%の雰囲気であることが好ましい。上記焼結体の製造方法においては、昇温過程にて酸素ガス雰囲気を導入することで、焼結体密度をより高くすることができる。
還元方法としては、例えば、還元性ガスによる方法や真空焼成又は不活性ガスによる還元等が挙げられる。
還元性ガスによる還元処理の場合、水素、メタン、一酸化炭素、又はこれらのガスと酸素との混合ガス等を用いることができる。また、不活性ガス中での焼成による還元処理の場合、窒素、アルゴン、又はこれらのガスと酸素との混合ガス等を用いることができる。
還元処理時の温度は、通常100~800℃、好ましくは200~800℃である。また、還元処理の時間は、通常0.01~10時間、好ましくは0.05~5時間である。
鏡面加工(研磨)は、機械的な研磨、化学研磨、メカノケミカル研磨(機械的な研磨と化学研磨の併用)等の、公知の研磨技術を用いることができる。例えば、固定砥粒ポリッシャー(ポリッシュ液:水)で#2000以上にポリッシングしたり、又は遊離砥粒ラップ(研磨材:SiCペースト等)にてラッピング後、研磨材をダイヤモンドペーストに換えてラッピングすることによって得ることができる。このような研磨方法には特に制限はない。
ターゲット素材の表面粗さRaが0.5μm以下であり、方向性のない研削面を備えていることが好ましい。Raが0.5μm以下であり、方向性のない研磨面を備えていれば、異常放電やパーティクルの発生を防ぐことができる。
尚、以上のエアーブローや流水洗浄では限界があるので、さらに超音波洗浄等を行なうこともできる。この超音波洗浄は周波数25~300KHzの間で多重発振させて行なう方法が有効である。例えば周波数25~300KHzの間で、25KHz刻みに12種類の周波数を多重発振させて超音波洗浄を行なうのが好ましい。
上記のようにして得られたターゲット素材をバッキングプレートへボンディングすることによって、スパッタリングターゲットを得ることができる。また、複数のターゲット素材を1つのバッキングプレートに取り付け、実質1つのターゲットとしてもよい。
本発明のスパッタリングターゲットをスパッタリング法により成膜することで、本発明の酸化物半導体薄膜が得られる。
本発明の酸化物半導体薄膜は、インジウム、スズ、亜鉛、アルミニウム、酸素からなり、好ましくは、下記原子比(1)~(4)を満たす。
0.08≦In/(In+Sn+Zn+Al)≦0.50 (1)
0.01≦Sn/(In+Sn+Zn+Al)≦0.30 (2)
0.30≦Zn/(In+Sn+Zn+Al)≦0.90 (3)
0.01≦Al/(In+Sn+Zn+Al)≦0.30 (4)
(式中、In,Sn,Zn及びAlは、それぞれ酸化物半導体薄膜中のインジウム元素、スズ元素、亜鉛元素及びアルミニウム元素の原子比を示す。)
式(2)において、Sn元素の原子比が0.01未満であると、ターゲット抵抗が上昇するため、スパッタ成膜中に異常放電が発生し成膜が安定化しないおそれがある。一方、Sn元素の原子比が0.30超であると、得られる薄膜のウェットエッチャントへの溶解性が低下するため、ウェットエッチングが困難になる。
式(3)において、Zn元素の原子比が0.30未満であると、得られる膜が非晶質膜として安定しないおそれがある。一方、Zn元素の原子比が0.90超であると、得られる薄膜のウェットエッチャントへの溶解速度が高すぎるため、ウェットエッチングが困難になる。
式(4)において、Al元素の原子比が0.01未満であると、成膜時の酸素分圧が上昇するおそれがある。尚、Al元素は酸素との結合が強いため、成膜時の酸素分圧を下げることができる。また、チャネル相を成膜しTFTに適用した場合に信頼性が劣化するおそれがある。一方、Al元素の原子比が0.30超であると、ターゲット中にAl2O3が生成し、スパッタ成膜時に異常放電が発生し、成膜が安定化しないおそれがある。
酸化物層のキャリア濃度が1019cm-3以下であると、薄膜トランジスタ等の素子を構成した際の漏れ電流、ノーマリーオンや、on-off比の低下を防ぐことができ、良好なトランジスタ性能が発揮できる。キャリア濃度が1013cm-3以上であると、TFTとして問題なく駆動する。
酸化物半導体薄膜のキャリア濃度は、ホール効果測定方法により測定することができる。
上記DCスパッタリング法に加えて、RFスパッタリング法、ACスパッタリング法、パルスDCスパッタリング法も適用することができ、異常放電のないスパッタリングが可能である。
好ましくは、酸素分圧比は0%~30%、特に好ましくは0%~20%である。
水の分圧比が25%以下であると、膜密度の低下を防ぐことができ、Inの5s軌道の重なりを大きく保つことができ、移動度の低下を防ぐことができる。
スパッタリング時の雰囲気中の水の分圧比は0.7~13%がより好ましく、1~6%が特に好ましい。
成膜時の基板温度が120℃以下であると、成膜時に導入する酸素等を十分に取り込むことができ、加熱後の薄膜のキャリア濃度の過度な増加を防ぐことができる。また、成膜時の基板温度が25℃以上であると、薄膜の膜密度が低下せず、TFTの移動度が低下することを防ぐことができる。
また、加熱時の雰囲気は、特に限定されるわけではないが、キャリア制御性の観点から、大気雰囲気、酸素流通雰囲気が好ましい。
酸化物薄膜の後処理アニール工程においては、酸素の存在下又は不存在下でランプアニール装置、レーザーアニール装置、熱プラズマ装置、熱風加熱装置、接触加熱装置等を用いることができる。
この距離が1cm以上であると、基板に到達するターゲット構成元素の粒子の運動エネルギーが大きくなりすぎず、良好な膜特性を得ることができる。また、膜厚及び電気特性の面内分布等を防ぐことができる。一方、ターゲットと基板との間隔が15cm以下であると、基板に到達するターゲット構成元素の粒子の運動エネルギーが小さくなりすぎず、緻密な膜を得ることができる。また、良好な半導体特性を得ることができる。
スパッタ圧力が3.0Pa以下であると、スパッタ粒子の平均自由工程が短くなりすぎず、薄膜密度の低下を防ぐことができる。また、スパッタ圧力が0.1Pa以上であると、成膜時に膜中に微結晶が生成することを防ぐことができる。
尚、スパッタ圧力とは、アルゴン等の希ガス原子、水分子、酸素分子等を導入した後のスパッタ開始時の系内の全圧をいう。
真空チャンバー内に所定の間隔を置いて並設された3枚以上のターゲットに対向する位置に、基板を順次搬送し、各ターゲットに対して交流電源から負電位及び正電位を交互に印加して、ターゲット上にプラズマを発生させて基板表面上に成膜する。
このとき、交流電源からの出力の少なくとも1つを、分岐して接続された2枚以上のターゲットの間で、電位を印加するターゲットの切替を行いながら行う。即ち、上記交流電源からの出力の少なくとも1つを分岐して2枚以上のターゲットに接続し、隣り合うターゲットに異なる電位を印加しながら成膜を行う。
ACスパッタリングで成膜した場合、工業的に大面積均一性に優れた酸化物層が得られると共に、ターゲットの利用効率の向上が期待できる。
また、1辺が1mを超える大面積基板にスパッタ成膜する場合には、たとえば特開2005-290550号公報記載のような大面積生産用のACスパッタ装置を使用することが好ましい。
各リング状磁石は、対応する1個のターゲット31a~31fの真裏位置で、ターゲット31a~31fの長手方向に対して平行に配置されている。上述したように、ターゲット31a~31fは所定間隔を空けて平行配置されているので、リング状磁石もターゲット31a~31fと同じ間隔を空けて配置されている。
ACスパッタの周波数は10kHz~1MHzの範囲が好ましい。10kHz以上であると、騒音の問題が生じない。1MHz以下であると、プラズマが広がりすぎて所望のターゲット位置以外でスパッタが行われることを防ぐことができ、均一性を保てる。より好ましいACスパッタの周波数は20kHz~500kHzである。
上記以外のスパッタリング時の条件等は、上述したものから適宜選択すればよい。
上記の酸化物薄膜は、薄膜トランジスタに使用でき、特にチャネル層として好適に使用でき、本発明の酸化物半導体薄膜をチャネル層に用いた薄膜トランジスタは電界効果移動度15cm2/Vs以上の高移動度、かつ高信頼性を示すことができる。
本発明の薄膜トランジスタは、上記の酸化物薄膜をチャネル層として有していれば、その素子構成は特に限定されず、公知の各種の素子構成を採用することができる。
チャネル層の膜厚が10nm以上であると、大面積に成膜した際でも膜厚が不均一になり難く、作製したTFTの特性を面内で均一とすることができる。一方、膜厚が300nm以下であると、成膜時間が長くなりすぎない。
結晶化した領域は、例えば、透過型電子顕微鏡(TEM:Transmission Electron Microscope)の電子線回折像から確認することができる。
また、TFT駆動中に酸化物半導体膜中の水素が拡散すると、閾値電圧のシフトが起こりTFTの信頼性が低下するおそれがある。チャネル層に対し、オゾン処理、酸素プラズマ処理もしくは亜酸化窒素プラズマ処理を施すことにより、薄膜構造中においてIn-OHの結合が安定化され酸化物半導体膜中の水素の拡散を抑制することができる。
プラズマCVD法によりゲート絶縁膜を形成し、その上にチャネル層を成膜した場合、ゲート絶縁膜中の水素がチャネル層に拡散し、チャネル層の膜質低下やTFTの信頼性低下を招くおそれがある。チャネル層の膜質低下やTFTの信頼性低下を防ぐために、チャネル層を成膜する前にゲート絶縁膜に対してオゾン処理、酸素プラズマ処理、二酸化窒素プラズマ処理もしくは亜酸化窒素プラズマ処理を施すことが好ましい。このような前処理を行うことによって、チャネル層の膜質の低下やTFTの信頼性低下を防ぐことができる。
尚、上記の酸化物の酸素数は、必ずしも化学量論比と一致していなくともよく、例えば、SiO2でもSiOxでもよい。
ドレイン電極、ソース電極及びゲート電極の各電極は、異なる2層以上の導電層を積層した多層構造とすることもできる。特にソース・ドレイン電極は低抵抗配線への要求が強いため、AlやCu等の良導体をTiやMo等の密着性に優れた金属でサンドイッチして使用してもよい。
S値は、トランスファ特性の結果から、Log(Id)-Vgのグラフを作製し、この傾きの逆数から導出することができる。S値の単位は、V/decadeであり、小さな値であることが好ましい。
S値=dVg/dlog(Ids)
S値が小さいほど急峻な立ち上がりとなる(「薄膜トランジスタ技術のすべて」、鵜飼育弘著、2007年刊、工業調査会)。S値が大きいと、オンからオフに切り替える際に高いゲート電圧をかける必要があり、消費電力が大きくなるおそれがある。
特にボトムゲート構成が、アモルファスシリコンやZnOの薄膜トランジスタに比べ高い性能が得られるので有利である。ボトムゲート構成は、製造時のマスク枚数を削減しやすく、大型ディスプレイ等の用途の製造コストを低減しやすいため好ましい。
本発明の薄膜トランジスタは、表示装置に好適に用いることができる。
[酸化物焼結体の製造]
原料粉体として下記の酸化物粉末を使用した。下記酸化物粉末の平均粒径としてメジアン径D50を採用し、当該平均粒径は、レーザー回折式粒度分布測定装置SALD-300V(島津製作所製)で測定した。
酸化インジウム粉 :平均粒径0.98μm
酸化スズ粉 :平均粒径0.98μm
酸化亜鉛粉 :平均粒径0.96μm
酸化アルミニウム粉:平均粒径0.98μm
このようにして得た成形体を、表1に示す昇温速度、焼結温度及び焼結時間で、焼結炉で焼結して焼結体を製造した。昇温中は酸素雰囲気、その他は大気中(雰囲気)とし、降温速度は15℃/分とした。
得られた焼結体の相対密度をアルキメデス法により測定した。実施例1-7の焼結体は相対密度98%以上であることを確認した。
また、得られた焼結体のバルク比抵抗(導電性)を抵抗率計(三菱化学(株)製、ロレスタ)を使用して四探針法(JIS R 1637)に基づき測定した。結果を表2に示す。表2に示すように実施例1-7の焼結体のバルク比抵抗は、5mΩcm以下であった。
また、得られた焼結体についてX線回折測定装置(XRD)により結晶構造を調べた。実施例1-3で得られた焼結体のX線回折チャートをそれぞれ図2-4に示す。
In2Zn3O6のホモロガス構造は、X線回折でICSDデータベースから検索することができ、ICSD♯162450のピークパターンであり、In2Zn4O7のホモロガス構造は、X線回折でICSDデータベースから検索することができ、ICSD♯162451のピークパターンであり、Zn2SnO4で表わされるスピネル構造化合物は、JCPDSデータベースのNo.24-1470のピークパターンである。
In2Zn3O6のホモロガス構造の格子定数を導出した結果、a=b=3.32724Å、c=42.27143Åであった。ICSD♯162450のデータベースで開示されている格子定数は、a=b=3.3520Å、c=42.488Åであるため、実施例の焼結体では格子定数が小さくなることを確認した。Al3+のイオン半径は、In3+のイオン半径よりも小さいため、In2Zn3O6のホモロガス構造にAlが固溶したため、格子定数が小さくなったと考えられる。
また、In2Zn4O7のホモロガス構造の格子定数を導出した結果、a=b=3.32187Å、c=33.39592Åであった。ICSD♯162451のデータベースで開示されている格子定数は、a=b=3.3362Å、c=33.526Åであるため、実施例の焼結体では格子定数が小さくなることを確認した。Al3+のイオン半径は、In3+のイオン半径よりも小さいため、In2Zn4O7のホモロガス構造にAlが固溶したため、格子定数が小さくなったと考えられる。
・装置:(株)リガク製Ultima-III
・X線:Cu-Kα線(波長1.5406Å、グラファイトモノクロメータにて単色化)
・2θ-θ反射法、連続スキャン(1.0°/分)
・サンプリング間隔:0.02°
・スリット DS、SS:2/3°、RS:0.6mm
EPMAの測定条件は以下の通りである。
装置名:JXA-8200(日本電子株式会社)
加速電圧:15kV
照射電流:50nA
照射時間(1点当りの):50mS
実施例1-7で得られた焼結体の表面を平面研削盤で研削し、側辺をダイヤモンドカッターで切断し、バッキングプレートに貼り合わせ、それぞれ直径4インチのスパッタリングターゲットを作製した。また、実施例1-3については、それぞれ幅200mm、長さ1700mm、厚さ10mmの6枚のターゲットをACスパッタリング成膜用に作製した。
得られた直径4インチのスパッタリングターゲットをDCスパッタリング装置に装着し、雰囲気としてアルゴンガスにH2Oガスを分圧比で2%添加した混合ガスを使用し、スパッタ圧0.4Pa、基板温度を室温とし、DC出力400Wにて、10kWh連続スパッタを行った。スパッタ中の電圧変動をデータロガーに蓄積し、異常放電の有無を確認した。結果を表2に示す。
尚、上記異常放電の有無は、電圧変動をモニターして異常放電を検出することにより行った。具体的には、5分間の測定時間中に発生する電圧変動がスパッタ運転中の定常電圧の10%以上あった場合を異常放電とした。特にスパッタ運転中の定常電圧が0.1秒間に±10%変動する場合は、スパッタ放電の異常放電であるマイクロアークが発生しており、素子の歩留まりが低下し、量産化に適さないおそれがある。
得られた直径4インチのスパッタリングターゲットを用いて、雰囲気としてアルゴンガスに水素ガスを分圧比で3%添加した混合ガスを使用し、40時間連続してスパッタリングを行い、ノジュールの発生の有無を確認した。その結果、実施例1-7のスパッタリングターゲット表面において、ノジュールは観測されなかった。
尚、スパッタ条件は、スパッタ圧0.4Pa、DC出力100W、基板温度は室温とした。水素ガスは、ノジュールの発生を促進するために雰囲気ガスに添加した。
ノジュールは、スパッタリング後のターゲット表面の変化を実体顕微鏡により50倍に拡大して観察し、視野3mm2中に発生した20μm以上のノジュールについて数平均を計測する方法を採用した。発生したノジュール数を表2に示す。
表1に示す原子比で原料粉末を混合し、表1に示す昇温速度、焼結温度及び焼結時間で焼結した他は、実施例1-7と同様に焼結体及びスパッタリングターゲットを製造し、評価した。結果を表1及び2に示す。
比較例1-2のターゲットにおいては、Al2O3がターゲット中に存在しているため、ターゲットの相対密度が98%未満であり、ターゲットのバルク比抵抗は5mΩcm超であった。
[酸化物半導体薄膜の成膜]
マグネトロンスパッタリング装置に、実施例1-7で作製した表3及び4に示す組成の4インチターゲットを装着し、基板としてスライドガラス(コーニング社製♯1737)をそれぞれ装着した。DCマグネトロンスパッタリング法により、下記の条件でスライドガラス上に膜厚50nmの非晶質膜を成膜した。
成膜時には、表3及び4に示す分圧比(%)でArガス、O2ガス、及びH2Oガスを導入した。非晶質膜を形成した基板を大気中、300℃で60分加熱して酸化物半導体膜を形成した。
基板温度:25℃
到達圧力:8.5×10-5Pa
雰囲気ガス:Arガス、O2ガス、H2Oガス(分圧は表3及び4を参照)
スパッタ圧力(全圧):0.4Pa
投入電力:DC100W
S(基板)-T(ターゲット)距離:70mm
ホール効果測定用素子は、ガラス基板上に成膜した基板を用いてResiTest8300型(東陽テクニカ社製)にセットし、室温でホール効果を評価した。また、ICP-AES分析により、酸化物薄膜に含まれる各元素の原子比がスパッタリングターゲットと同じであることを確認した。
実施例8-14では、薄膜堆積直後は回折ピークが観測されず非晶質であることを確認した。また、大気下で300℃×60分加熱処理(アニール)後も回折ピークが観測されず非晶質であることを確認した。
装置:(株)リガク製Ultima-III
X線:Cu-Kα線(波長1.5406Å、グラファイトモノクロメータにて単色化)
2θ-θ反射法、連続スキャン(1.0°/分)
サンプリング間隔:0.02°
スリット DS、SS:2/3°、RS:0.6mm
基板として、膜厚100nmの熱酸化膜付きの導電性シリコン基板を使用した。熱酸化膜がゲート絶縁膜として機能し、導電性シリコン部がゲート電極として機能する。
ゲート絶縁膜上に表3及び4に示す条件でスパッタ成膜し、膜厚50nmの非晶質薄膜を作製した。レジストとしてOFPR♯800(東京応化工業株式会社製)を使用し、塗布、プレベーク(80℃、5分)、露光した。現像後、ポストベーク(120℃、5分)し、シュウ酸にてエッチングし、所望の形状にパターニングした。その後熱風加熱炉内にて300℃で60分加熱処理(アニール処理)を行った。
その後、Mo(100nm)をスパッタ成膜により成膜し、リフトオフ法によりソース/ドレイン電極を所望の形状にパターニングした。さらに表3及び4に示すように保護膜を形成する前段階の処理として、酸化物半導体膜に対し、亜酸化窒素プラズマ処理を施し、プラズマCVD法(PECVD)にてSiOxを成膜して保護膜とした。フッ酸を用いてコンタクトホールを開口し、薄膜トランジスタを作製した。
これらの特性値は、半導体パラメーターアナライザー(ケースレーインスツルメンツ株式会社製4200SCS)を用い、室温、遮光環境下(シールドボックス内)で測定した。
また、盛装したトランジスタについて、ドレイン電圧(Vd)を1V及びゲート電圧(Vg)を-15~20Vとして伝達特性を評価した。結果を表3及び4に示す。
電界効果移動度(μ)は、線形移動度から算出し、Vg-μの最大値で定義した。
実施例8-14の薄膜トランジスタは、閾値電圧の変動が非常に小さく、DCストレスに対して影響を受けにくいことが分かった。
比較例1及び2で作製した4インチターゲットを用いて、表3に示すスパッタ条件、加熱(アニーリング)処理条件及び保護膜形成前処理に従い、実施例8-14と同様にして、酸化物半導体薄膜、薄膜評価用素子及び薄膜トランジスタを作製し、評価した。尚、比較例3及び4においては、酸化物半導体膜に対し、亜酸化窒素プラズマ処理等の前処理を施さずに、PECVD法にてSiOxを100nm成膜し、さらにSiOx膜の上にPECVD法にてSiNxを150nm成膜してSiOx及びSiNxの積層体を保護膜とした。結果を表3及び4に示す。
表3及び4に示すように、比較例3及び4の素子は電界効果移動度が15cm2/Vs未満であり、実施例8-14との素子と比べて大幅に低いことが分かった。また、比較例3及び4の薄膜トランジスタは、DCバイアスストレス試験の結果、閾値電圧が1V以上変動し、著しい特性の劣化が生じていることが分かった。
表5に示すスパッタ条件及びアニール条件に従い、実施例8-14と同様にして酸化物半導体及び薄膜トランジスタを製造し、評価した。結果を表5に示す。実施例15-17では、DCスパッタリングの代わりにACスパッタリングによる成膜を実施し、ソース・ドレインパターニングをドライエッチングで行った。
上記ACスパッタリングは、特開2005-290550号公報に開示された、図1に示す成膜装置を用いた。
ガス供給系からスパッタガスであるAr、H2O及びO2をそれぞれ系内に導入した。スパッタリング条件は、0.5Pa、交流電源のパワーは3W/cm2(=10.2kW/3400cm2)とし、周波数は10kHzとした。成膜速度を調べるために、当該条件で10秒成膜し、得られた薄膜の膜厚を測定すると14nmであった。成膜速度は84nm/分と高速であり、量産に適している。
得られた薄膜をガラス基板を電気炉に入れ、空気中300℃、60分(大気雰囲気下)の条件で熱処理後、1cm2のサイズに切出し、4探針法によるホール測定を行った。その結果、キャリア濃度が3.20×1017cm-3となり、十分半導体化していることが確認できた。また、XRD測定から薄膜堆積直後は非晶質であり、空気中300℃、60分後も非晶質であることを確認した。加えて、ICP-AES分析により、酸化物薄膜に含まれる各元素の原子比がスパッタリングターゲットと同じであることを確認した。
尚、実施例16及び17では、実施例1で作製したターゲットの代わりに、それぞれ実施例2及び3で作製したターゲットを用いた。
実施例1-3で作製したターゲットの代わりに、比較例1で作製したターゲットを用い、表5に示すスパッタ条件、アニール条件に従い、実施例15-17と同様にして酸化物半導体薄膜、薄膜評価用素子及び薄膜トランジスタを作製し、評価した。尚、比較例5では、プラズマCVD法(PECVD)にてSiOxを100nm成膜し、さらにSiOxの上にプラズマCVD法(PECVD)にてSiNxを150nm成膜してSiOx及びSiNxの積層体を保護膜とした。結果を表5に示す。
表5に示すように、比較例5の素子は電界効果移動度が15cm2/Vs未満であり、実施例15-17と比べて大幅に低いことが分かる。
実施例18-22
原料の原子比、昇温速度、最高温度、最高温度保持時間を表6に示すものとした他は、実施例1-7と同様にしてIn,Sn,Zn,Alの酸化物焼結体を製造した。結果を表6に示す。
得られた焼結体の相対密度をアルキメデス法により測定し、実施例18-22の焼結体は相対密度98%以上であることを確認した。得られた焼結体についてICP-AES分析を行い、表6に示す原子比であることを確認した。
また、得られた焼結体のバルク比抵抗(導電性)を抵抗率計(三菱化学(株)製、ロレスタ)を使用して四探針法(JIS R 1637)に基づき測定した。結果を表7に示す。表7に示すように実施例18-22の焼結体のバルク比抵抗は、5mΩcm以下であった。
尚、InAlZn3O6のホモロガス構造は、JCPDSデータベースのNo.40-0260のピークパターンである。Zn2SnO4のスピネル構造は、JCPDSデータベースのNo.24-1470のピークパターンである。In2Zn3O6のホモロガス構造は、X線回折でICSDデータベースから検索することができ、ICSD♯162450のピークパターンである。
実施例18-22で得られた焼結体の表面を平面研削盤で研削し、側辺をダイヤモンドカッターで切断し、バッキングプレートに貼り合わせ、それぞれ直径4インチのスパッタリングターゲットを作製した。
得られた直径4インチのスパッタリングターゲットをDCスパッタリング装置に装着し、雰囲気としてアルゴンガスにH2Oガスを分圧比で2%添加した混合ガスを使用し、スパッタ圧0.4Pa、基板温度を室温とし、DC出力400Wにて、10kWh連続スパッタを行った。スパッタ中の電圧変動をデータロガーに蓄積し、異常放電の有無を確認した。結果を表7に示す。
尚、上記異常放電の有無は、電圧変動をモニターして異常放電を検出することにより行った。具体的には、5分間の測定時間中に発生する電圧変動がスパッタ運転中の定常電圧の10%以上あった場合を異常放電とした。特にスパッタ運転中の定常電圧が0.1秒間に±10%変動する場合は、スパッタ放電の異常放電であるマイクロアークが発生しており、素子の歩留まりが低下し、量産化に適さないおそれがある。
得られた直径4インチのスパッタリングターゲットを用いて、雰囲気としてアルゴンガスに水素ガスを分圧比で3%添加した混合ガスを使用し、40時間連続してスパッタリングを行い、ノジュールの発生の有無を確認した。その結果、実施例18-22のスパッタリングターゲット表面において、ノジュールは観測されなかった。
尚、スパッタ条件は、スパッタ圧0.4Pa、DC出力100W、基板温度は室温とした。水素ガスは、ノジュールの発生を促進するために雰囲気ガスに添加した。
ノジュールは、スパッタリング後のターゲット表面の変化を実体顕微鏡により50倍に拡大して観察し、視野3mm2中に発生した20μm以上のノジュールについて数平均を計測する方法を採用した。発生したノジュール数を表7に示す。
[薄膜トランジスタの製造]
基板として、膜厚100nmの熱酸化膜付きの導電性シリコン基板を使用した。熱酸化膜がゲート絶縁膜として機能し、導電性シリコン部がゲート電極として機能する。熱酸化膜付きの導電性シリコン基板を1ppm,pH10の極低濃度のHCN水溶液(洗浄液)により洗浄した。温度は30℃に設定して洗浄を行った。
実施例18-20で作製した4インチターゲット(実施例23-25)、実施例18-22で作製した4インチターゲット(実施例26-30)をそれぞれ用い、表8、9に示すスパッタ条件、アニール条件に従い、ゲート絶縁膜上に膜厚50nmの非晶質薄膜を作製した。レジストとしてOFPR♯800(東京応化工業株式会社製)を使用し、塗布、プレベーク(80℃、5分)、露光した。現像後、ポストベーク(120℃、5分)し、シュウ酸にてエッチングし、所望の形状にパターニングした。その後熱風加熱炉内にて、実施例23-25の素子については450℃で60分加熱処理(アニール処理)を行い、実施例26-30の素子については300℃で60分加熱処理(アニール処理)を行った。
パターニング後、表8,9に示すように、保護膜を形成する前段階の処理として酸化物半導体膜に対し、亜酸化窒素プラズマ処理を施した。PECVD法にてSiOxを100nm成膜し、さらにSiOxの上にPECVD法にてSiNxを150nm成膜し、SiOx及びSiNxの積層体を保護膜とした。ドライエッチングを用いてコンタクトホールを開口し、バックチャネルエッチ型の薄膜トランジスタを作製した。
実施例23-25の素子のチャネル層について断面TEM解析を行った結果、フロントチャネル側は回折パターンが観測されず、非晶質であったが、バックチャネル側に一部、回折パターンが観測され、結晶化している領域を有することが分かった。一方、実施例26-30の素子については、フロントチャネル側、バックチャネル側ともに回折パターンは観測されず、非晶質であることを確認した。
実施例23-30の薄膜トランジスタは、閾値電圧の変動が非常に小さく、DCストレスに対して影響を受けにくいことが分かる。
比較例1及び2で作製したターゲットを用い、表9に示すスパッタ条件、アニール条件に従い、HCN水溶液(洗浄液)による洗浄及びチャネルに亜酸化窒素プラズマ処理を行わない他は実施例23-30と同様にしてバックチャネルエッチ型薄膜トランジスタを作製し、評価した。結果を表9に示す。
表9に示すように、比較例6及び7のバックチャネルエッチ型薄膜トランジスタは電界効果移動度が15cm2/Vs未満であり、実施例22-30のバックチャネルエッチ型薄膜トランジスタと比べて大幅に低いことが分かる。
比較例6及び7の薄膜トランジスタは、実施例23-30のTFTと比べて閾値電圧が大幅にプラス方向にシフトし、比較例のTFTは信頼性が低いことが分かった。
また、比較例6及び7の素子のチャネル層について断面TEM解析を行った結果、フロントチャネル側、バックチャネル側ともに回折パターンは観測されず、非晶質であることを確認した。
本願のパリ優先の基礎となる日本出願明細書の内容を全てここに援用する。
Claims (19)
- インジウム元素(In)、スズ元素(Sn)、亜鉛元素(Zn)及びアルミニウム元素(Al)を含有する酸化物からなり、In2O3(ZnO)n(nは2~20である)で表わされるホモロガス構造化合物及びZn2SnO4で表されるスピネル構造化合物を含むスパッタリングターゲット。
- 前記In2O3(ZnO)nで表わされるホモロガス構造化合物にAlが固溶している請求項1に記載のスパッタリングターゲット。
- 前記In2O3(ZnO)nで表わされるホモロガス構造化合物が、In2Zn7O10で表わされるホモロガス構造化合物、In2Zn5O8で表わされるホモロガス構造化合物、In2Zn4O7で表わされるホモロガス構造化合物、In2Zn3O6で表わされるホモロガス構造化合物及びIn2Zn2O5で表わされるホモロガス構造化合物から選択される1以上である請求項1又は2に記載のスパッタリングターゲット。
- In2O3で表わされるビックスバイト構造化合物を含まない請求項1~3のいずれかに記載のスパッタリングターゲット。
- 下記式(1)~(4)の原子比を満たす請求項1~4のいずれかに記載のスパッタリングターゲット。
0.08≦In/(In+Sn+Zn+Al)≦0.50 (1)
0.01≦Sn/(In+Sn+Zn+Al)≦0.30 (2)
0.30≦Zn/(In+Sn+Zn+Al)≦0.90 (3)
0.01≦Al/(In+Sn+Zn+Al)≦0.30 (4)
(式中、In,Sn,Zn及びAlは、それぞれスパッタリングターゲット中のインジウム元素、スズ元素、亜鉛元素及びアルミニウム元素の原子比を示す。) - 相対密度が98%以上である請求項1~5のいずれかに記載のスパッタリングターゲット。
- バルク比抵抗が5mΩcm以下である請求項1~6のいずれかに記載のスパッタリングターゲット。
- 1以上の化合物を混合して、少なくともインジウム元素(In)、亜鉛元素(Zn)、スズ元素(Sn)及びアルミニウム元素(Al)を含む混合物を調製する混合工程、
調製した混合物を成形して成形体を得る成形工程、及び
前記成形体を焼結する焼結工程を含み、
前記焼結工程において、インジウム元素、亜鉛元素、スズ元素及びアルミニウム元素を含む酸化物の成形体を、700から1400℃までの平均昇温速度を0.1~0.9℃/分とし、1200~1650℃を5~50時間保持して焼結するスパッタリングターゲットの製造方法。 - 400℃以上700℃未満における第1の平均昇温速度を0.2~1.5℃/分とし、700℃以上1100℃未満における第2の平均昇温速度を0.15~0.8℃/分とし、1100℃以上1400℃以下における第3の平均昇温速度を0.1~0.5℃/分とし、
前記第1~第3の平均昇温速度の関係が、第1の平均昇温速度>第2の平均昇温速度>第3の平均昇温速度を満たす請求項8に記載のスパッタリングターゲットの製造方法。 - 請求項1~7のいずれかに記載のスパッタリングターゲットを用いて、スパッタリング法により成膜してなる酸化物半導体薄膜。
- 水蒸気、酸素ガス及び亜酸化窒素ガスから選択される1以上と希ガスを含有する混合気体の雰囲気下において、請求項1~7のいずれかに記載のスパッタリングターゲットをスパッタリング法で成膜する酸化物半導体薄膜の製造方法。
- 前記混合気体が、少なくとも希ガス及び水蒸気を含む混合気体である請求項11に記載の酸化物半導体膜の製造方法。
- 前記混合気体に含まれる水蒸気の割合が分圧比で0.1%~25%である請求項12に記載の酸化物半導体薄膜の製造方法。
- 真空チャンバー内に所定の間隔を置いて並設された3枚以上の前記スパッタリングターゲットに対向する位置に、基板を順次搬送し、前記各ターゲットに対して交流電源から負電位及び正電位を交互に印加し、少なくとも1つの交流電源からの出力を、この交流電源に分岐して接続した2枚以上のターゲットの間で、電位を印加するターゲットの切替を行いながら、ターゲット上にプラズマを発生させて基板表面に成膜する請求項11~13のいずれかに記載の酸化物半導体薄膜の製造方法。
- 前記交流電源の交流パワー密度を3W/cm2以上20W/cm2以下とする請求項14に記載の酸化物半導体薄膜の製造方法。
- 前記交流電源の周波数が10kHz~1MHzである請求項14又は15に記載の酸化物半導体薄膜の製造方法。
- 請求項11~16のいずれかに記載の酸化物半導体薄膜の製造方法により成膜された酸化物半導体薄膜をチャネル層として有する薄膜トランジスタ。
- 電界効果移動度が15cm2/Vs以上である請求項17に記載の薄膜トランジスタ。
- 請求項17又は18に記載の薄膜トランジスタを備える表示装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201380045405.0A CN104603323B (zh) | 2012-10-18 | 2013-10-16 | 溅射靶、氧化物半导体薄膜及它们的制造方法 |
KR1020207019867A KR20200087274A (ko) | 2012-10-18 | 2013-10-16 | 스퍼터링 타겟, 산화물 반도체 박막 및 그들의 제조 방법 |
KR1020157009425A KR20150067200A (ko) | 2012-10-18 | 2013-10-16 | 스퍼터링 타겟, 산화물 반도체 박막 및 그들의 제조 방법 |
US14/436,824 US20150332902A1 (en) | 2012-10-18 | 2013-10-16 | Sputtering target, oxide semiconductor thin film, and methods for producing these |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012-230512 | 2012-10-18 | ||
JP2012230512 | 2012-10-18 | ||
JP2013-084274 | 2013-04-12 | ||
JP2013084274A JP6284710B2 (ja) | 2012-10-18 | 2013-04-12 | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2014061271A1 true WO2014061271A1 (ja) | 2014-04-24 |
Family
ID=50487850
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2013/006146 WO2014061271A1 (ja) | 2012-10-18 | 2013-10-16 | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US20150332902A1 (ja) |
JP (1) | JP6284710B2 (ja) |
KR (2) | KR20200087274A (ja) |
CN (2) | CN108085644B (ja) |
TW (1) | TWI636959B (ja) |
WO (1) | WO2014061271A1 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6284710B2 (ja) * | 2012-10-18 | 2018-02-28 | 出光興産株式会社 | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 |
TW201422835A (zh) * | 2012-12-03 | 2014-06-16 | Solar Applied Mat Tech Corp | 濺鍍靶材及導電金屬氧化物薄膜 |
CN105140126A (zh) * | 2015-09-01 | 2015-12-09 | 昆山龙腾光电有限公司 | 开关元件的制造方法及阵列基板 |
WO2017125797A1 (ja) * | 2016-01-18 | 2017-07-27 | 株式会社半導体エネルギー研究所 | 金属酸化物膜及びその形成方法、ならびに半導体装置 |
JP2017179595A (ja) * | 2016-03-28 | 2017-10-05 | 日立金属株式会社 | スパッタリングターゲット材およびその製造方法 |
CN111032905A (zh) * | 2017-08-01 | 2020-04-17 | 出光兴产株式会社 | 溅射靶、氧化物半导体薄膜、薄膜晶体管以及电子设备 |
CN108417494B (zh) * | 2018-02-25 | 2020-08-11 | 青岛大学 | 一种基于ZnSnO纳米纤维的场效应晶体管制备方法 |
WO2019176343A1 (ja) * | 2018-03-16 | 2019-09-19 | 株式会社アルバック | 成膜方法 |
WO2020027244A1 (ja) * | 2018-08-01 | 2020-02-06 | 出光興産株式会社 | 化合物 |
CN113614276B (zh) * | 2019-03-28 | 2022-10-11 | 出光兴产株式会社 | 晶体氧化物薄膜、层叠体以及薄膜晶体管 |
KR102685952B1 (ko) * | 2021-12-06 | 2024-07-17 | 한양대학교 산학협력단 | 스피넬 단일 결정상의 izto 산화물 반도체를 구비하는 박막트랜지스터 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008163441A (ja) * | 2007-01-05 | 2008-07-17 | Idemitsu Kosan Co Ltd | スパッタリングターゲット及びその製造方法 |
JP2008243928A (ja) * | 2007-03-26 | 2008-10-09 | Idemitsu Kosan Co Ltd | 非晶質酸化物半導体薄膜、その製造方法、薄膜トランジスタの製造方法、電界効果型トランジスタ、発光装置、表示装置及びスパッタリングターゲット |
WO2009142289A1 (ja) * | 2008-05-22 | 2009-11-26 | 出光興産株式会社 | スパッタリングターゲット、それを用いたアモルファス酸化物薄膜の形成方法、及び薄膜トランジスタの製造方法 |
JP2011108873A (ja) * | 2009-11-18 | 2011-06-02 | Idemitsu Kosan Co Ltd | In−Ga−Zn系酸化物焼結体スパッタリングターゲット及び薄膜トランジスタ |
WO2011132418A1 (ja) * | 2010-04-22 | 2011-10-27 | 出光興産株式会社 | 成膜方法 |
Family Cites Families (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3947575B2 (ja) | 1994-06-10 | 2007-07-25 | Hoya株式会社 | 導電性酸化物およびそれを用いた電極 |
EP1443130B1 (en) * | 2001-11-05 | 2011-09-28 | Japan Science and Technology Agency | Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film |
JP4164562B2 (ja) * | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
CN1756857B (zh) * | 2003-03-04 | 2010-09-29 | 日矿金属株式会社 | 溅射靶、光信息记录介质用薄膜及其制造方法 |
EP2028287B1 (en) | 2004-02-17 | 2012-08-22 | JX Nippon Mining & Metals Corporation | Sputtering target |
EP1717335A4 (en) | 2004-02-17 | 2010-07-21 | Nippon Mining Co | SPUTTERTARGET, OPTICAL INFORMATION RECORDING MATERIAL AND MANUFACTURING METHOD THEREFOR |
KR101019337B1 (ko) | 2004-03-12 | 2011-03-07 | 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 | 아몰퍼스 산화물 및 박막 트랜지스터 |
US7863611B2 (en) * | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
JP4947942B2 (ja) * | 2005-09-20 | 2012-06-06 | 出光興産株式会社 | スパッタリングターゲット |
US8524123B2 (en) * | 2005-09-01 | 2013-09-03 | Idemitsu Kosan Co., Ltd. | Sputtering target, transparent conductive film and transparent electrode |
JP5058469B2 (ja) | 2005-09-06 | 2012-10-24 | キヤノン株式会社 | スパッタリングターゲットおよび該ターゲットを用いた薄膜の形成方法 |
WO2007034733A1 (ja) * | 2005-09-20 | 2007-03-29 | Idemitsu Kosan Co., Ltd. | スパッタリングターゲット、透明導電膜及び透明電極 |
CN101268026B (zh) * | 2005-09-22 | 2013-07-03 | 出光兴产株式会社 | 氧化物材料及溅射靶 |
US8304359B2 (en) * | 2005-09-27 | 2012-11-06 | Idemitsu Kosan Co., Ltd. | Sputtering target, transparent conductive film, and transparent electrode for touch panel |
JP4552950B2 (ja) * | 2006-03-15 | 2010-09-29 | 住友金属鉱山株式会社 | ターゲット用酸化物焼結体、その製造方法、それを用いた透明導電膜の製造方法、及び得られる透明導電膜 |
US7807515B2 (en) * | 2006-05-25 | 2010-10-05 | Fuji Electric Holding Co., Ltd. | Oxide semiconductor, thin-film transistor and method for producing the same |
WO2008126492A1 (ja) * | 2007-04-05 | 2008-10-23 | Idemitsu Kosan Co., Ltd. | 電界効果型トランジスタ及び電界効果型トランジスタの製造方法 |
US20110006297A1 (en) * | 2007-12-12 | 2011-01-13 | Idemitsu Kosan Co., Ltd. | Patterned crystalline semiconductor thin film, method for producing thin film transistor and field effect transistor |
CN101910450B (zh) | 2007-12-27 | 2012-08-29 | Jx日矿日石金属株式会社 | a-IGZO氧化物薄膜的制备方法 |
JP5399165B2 (ja) * | 2008-11-17 | 2014-01-29 | 富士フイルム株式会社 | 成膜方法、成膜装置、圧電体膜、圧電素子、液体吐出装置、及び圧電型超音波振動子 |
JP2010153802A (ja) * | 2008-11-20 | 2010-07-08 | Semiconductor Energy Lab Co Ltd | 半導体装置及び半導体装置の作製方法 |
CN102245531B (zh) * | 2008-12-12 | 2016-05-11 | 出光兴产株式会社 | 复合氧化物烧结体及由其构成的溅射靶 |
CN101660121B (zh) * | 2009-09-15 | 2013-01-16 | 中国科学院上海硅酸盐研究所 | 阴阳离子共掺的n型氧化锌基透明导电薄膜及其制备方法 |
KR102187753B1 (ko) * | 2009-11-13 | 2020-12-07 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 및 이 표시 장치를 구비한 전자 기기 |
KR101975741B1 (ko) * | 2009-11-13 | 2019-05-09 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 타깃 재료의 포장 방법 및 타깃의 장착 방법 |
JP5776192B2 (ja) * | 2010-02-16 | 2015-09-09 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置及びシステム |
KR101672344B1 (ko) * | 2010-05-20 | 2016-11-04 | 삼성전자주식회사 | 광센싱 회로, 상기 광센싱 회로의 구동 방법, 및 상기 광센싱 회로를 채용한 광센싱 장치 |
JP5689250B2 (ja) * | 2010-05-27 | 2015-03-25 | 出光興産株式会社 | 酸化物焼結体、それからなるターゲット及び酸化物半導体薄膜 |
KR101671952B1 (ko) * | 2010-07-23 | 2016-11-04 | 삼성디스플레이 주식회사 | 표시 기판 및 이의 제조 방법 |
WO2012029612A1 (en) * | 2010-09-03 | 2012-03-08 | Semiconductor Energy Laboratory Co., Ltd. | Sputtering target and method for manufacturing semiconductor device |
JP5651095B2 (ja) * | 2010-11-16 | 2015-01-07 | 株式会社コベルコ科研 | 酸化物焼結体およびスパッタリングターゲット |
JP5723262B2 (ja) * | 2010-12-02 | 2015-05-27 | 株式会社神戸製鋼所 | 薄膜トランジスタおよびスパッタリングターゲット |
JP5864054B2 (ja) * | 2010-12-28 | 2016-02-17 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP5750063B2 (ja) * | 2011-02-10 | 2015-07-15 | 株式会社コベルコ科研 | 酸化物焼結体およびスパッタリングターゲット |
JP5750065B2 (ja) * | 2011-02-10 | 2015-07-15 | 株式会社コベルコ科研 | 酸化物焼結体およびスパッタリングターゲット |
JP2012235104A (ja) * | 2011-04-22 | 2012-11-29 | Kobe Steel Ltd | 薄膜トランジスタ構造、ならびにその構造を備えた薄膜トランジスタおよび表示装置 |
KR101906974B1 (ko) * | 2011-04-25 | 2018-10-12 | 삼성전자주식회사 | 광센싱 장치 및 그 구동 방법 |
WO2012153507A1 (ja) * | 2011-05-10 | 2012-11-15 | 出光興産株式会社 | In2O3-SnO2-ZnO系スパッタリングターゲット |
KR101810608B1 (ko) * | 2011-06-22 | 2017-12-21 | 삼성전자주식회사 | 광센싱 장치 및 그 구동 방법, 광센싱 장치를 포함하는 광터치 스크린 장치 |
KR101854187B1 (ko) * | 2011-07-28 | 2018-05-08 | 삼성전자주식회사 | 광센싱 장치 및 그 구동 방법, 광센싱 장치를 포함하는 광터치 스크린 장치 |
JP6284710B2 (ja) * | 2012-10-18 | 2018-02-28 | 出光興産株式会社 | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 |
-
2013
- 2013-04-12 JP JP2013084274A patent/JP6284710B2/ja active Active
- 2013-10-16 WO PCT/JP2013/006146 patent/WO2014061271A1/ja active Application Filing
- 2013-10-16 CN CN201810112981.7A patent/CN108085644B/zh active Active
- 2013-10-16 US US14/436,824 patent/US20150332902A1/en not_active Abandoned
- 2013-10-16 KR KR1020207019867A patent/KR20200087274A/ko not_active Ceased
- 2013-10-16 CN CN201380045405.0A patent/CN104603323B/zh active Active
- 2013-10-16 KR KR1020157009425A patent/KR20150067200A/ko not_active Ceased
- 2013-10-18 TW TW102137810A patent/TWI636959B/zh active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008163441A (ja) * | 2007-01-05 | 2008-07-17 | Idemitsu Kosan Co Ltd | スパッタリングターゲット及びその製造方法 |
JP2008243928A (ja) * | 2007-03-26 | 2008-10-09 | Idemitsu Kosan Co Ltd | 非晶質酸化物半導体薄膜、その製造方法、薄膜トランジスタの製造方法、電界効果型トランジスタ、発光装置、表示装置及びスパッタリングターゲット |
WO2009142289A1 (ja) * | 2008-05-22 | 2009-11-26 | 出光興産株式会社 | スパッタリングターゲット、それを用いたアモルファス酸化物薄膜の形成方法、及び薄膜トランジスタの製造方法 |
JP2011108873A (ja) * | 2009-11-18 | 2011-06-02 | Idemitsu Kosan Co Ltd | In−Ga−Zn系酸化物焼結体スパッタリングターゲット及び薄膜トランジスタ |
WO2011132418A1 (ja) * | 2010-04-22 | 2011-10-27 | 出光興産株式会社 | 成膜方法 |
Also Published As
Publication number | Publication date |
---|---|
JP6284710B2 (ja) | 2018-02-28 |
CN108085644B (zh) | 2021-02-05 |
CN104603323B (zh) | 2018-02-16 |
KR20200087274A (ko) | 2020-07-20 |
TWI636959B (zh) | 2018-10-01 |
JP2014098204A (ja) | 2014-05-29 |
CN108085644A (zh) | 2018-05-29 |
KR20150067200A (ko) | 2015-06-17 |
CN104603323A (zh) | 2015-05-06 |
US20150332902A1 (en) | 2015-11-19 |
TW201431792A (zh) | 2014-08-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5965338B2 (ja) | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 | |
JP6284710B2 (ja) | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 | |
JP5301021B2 (ja) | スパッタリングターゲット | |
WO2014073210A1 (ja) | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 | |
JP2014218706A (ja) | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 | |
JP2014214359A (ja) | スパッタリングターゲット、酸化物半導体薄膜及び当該酸化物半導体薄膜を備える薄膜トランジスタ | |
WO2014112376A1 (ja) | スパッタリングターゲット、酸化物半導体薄膜及び当該酸化物半導体薄膜を備える薄膜トランジスタ | |
CN104704138B (zh) | 溅射靶、氧化物半导体薄膜及它们的制造方法 | |
JP6353369B2 (ja) | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 | |
WO2014112369A1 (ja) | スパッタリングターゲット、酸化物半導体薄膜及びこれらの製造方法 | |
JP2013127118A (ja) | スパッタリングターゲット | |
JP6470352B2 (ja) | 酸化物半導体薄膜 | |
JP6141332B2 (ja) | スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法 | |
JP6188712B2 (ja) | スパッタリングターゲット | |
JP6006055B2 (ja) | スパッタリングターゲット | |
WO2014034122A1 (ja) | スパッタリングターゲット |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 13846752 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 20157009425 Country of ref document: KR Kind code of ref document: A |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
WWE | Wipo information: entry into national phase |
Ref document number: 14436824 Country of ref document: US |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 13846752 Country of ref document: EP Kind code of ref document: A1 |