TWI789265B - 過壓保護裝置、記憶體儲存裝置及過壓保護方法 - Google Patents
過壓保護裝置、記憶體儲存裝置及過壓保護方法 Download PDFInfo
- Publication number
- TWI789265B TWI789265B TW111108263A TW111108263A TWI789265B TW I789265 B TWI789265 B TW I789265B TW 111108263 A TW111108263 A TW 111108263A TW 111108263 A TW111108263 A TW 111108263A TW I789265 B TWI789265 B TW I789265B
- Authority
- TW
- Taiwan
- Prior art keywords
- power
- power supply
- channel
- voltage
- load switch
- Prior art date
Links
- 230000005055 memory storage Effects 0.000 title claims description 34
- 238000000034 method Methods 0.000 title claims description 26
- 230000002159 abnormal effect Effects 0.000 claims description 74
- 238000001514 detection method Methods 0.000 claims description 44
- 230000008878 coupling Effects 0.000 claims description 5
- 238000010168 coupling process Methods 0.000 claims description 5
- 238000005859 coupling reaction Methods 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 10
- 230000004044 response Effects 0.000 description 7
- 229910000679 solder Inorganic materials 0.000 description 5
- 230000005856 abnormality Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000004891 communication Methods 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H3/00—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
- H02H3/44—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to the rate of change of electrical quantities
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H1/00—Details of emergency protective circuit arrangements
- H02H1/0007—Details of emergency protective circuit arrangements concerning the detecting means
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H3/00—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
- H02H3/20—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess voltage
Landscapes
- Emergency Protection Circuit Devices (AREA)
- Protection Of Static Devices (AREA)
- Direct Current Feeding And Distribution (AREA)
Abstract
一種過壓保護裝置、記憶體儲存裝置及過壓保護方法。過壓保護裝置包括主負載開關、多個電源通道、電壓偵測電路及控制電路。主負載開關用以接收電源並將所述電源提供至所述多個電源通道中的第一電源通道。電壓偵測電路用以偵測所述多個電源通道中的第二電源通道的電源異常狀態。控制電路用以根據所述電源異常狀態控制主負載開關停止供電至所述第一電源通道。
Description
本發明是有關於一種過壓保護技術,且特別是有關於一種過壓保護裝置、記憶體儲存裝置及過壓保護方法。
行動電話與筆記型電腦等可攜式電子裝置在這幾年來的成長十分迅速,使得消費者對儲存媒體的需求也急速增加。由於可複寫式非揮發性記憶體模組(rewritable non-volatile memory module)(例如,快閃記憶體)具有資料非揮發性、省電、體積小,以及無機械結構等特性,所以非常適合內建於上述所舉例的各種可攜式電子裝置中。
隨著記憶體儲存裝置的體積持續縮小,記憶體儲存裝置的電路板中的各個接腳或焊點的距離也更加靠近。實務上,往往在鄰近的接腳或焊點之間發生錫球沾黏,進而形成短路。在記憶體儲存裝置開機或上電後,這個短路可能讓耦接至電路板的電路元件(例如控制晶片)在不正確的時間點承受電路板上的高電壓而燒毀。
本發明提供一種過壓保護裝置、記憶體儲存裝置及過壓保護方法,可提供電路板層級的過壓保護。
本發明的範例實施例提供一種過壓保護裝置,其包括主負載開關、多個電源通道、電壓偵測電路及控制電路。所述多個電源通道耦接至所述主負載開關。所述電壓偵測電路耦接至所述多個電源通道。所述控制電路耦接至所述主負載開關與所述電壓偵測電路。所述主負載開關用以接收電源並將所述電源提供至所述多個電源通道中的第一電源通道。所述電壓偵測電路用以偵測所述多個電源通道中的第二電源通道的電源異常狀態。所述控制電路用以根據所述電源異常狀態控制所述主負載開關停止供電至所述第一電源通道。
在本發明的一範例實施例中,所述電源異常狀態是受所述第一電源通道與所述第二電源通道之間的電氣短路所引起。
在本發明的一範例實施例中,所述電源異常狀態包括所述第二電源通道上的電壓在非預定時間範圍內上升至電壓臨界值。
在本發明的一範例實施例中,所述控制電路根據所述電源異常狀態控制所述主負載開關停止供電至所述第一電源通道的操作包括:控制所述主負載開關停止供電至所述多個電源通道中的每一個電源通道。
在本發明的一範例實施例中,所述的過壓保護裝置更包括從負載開關,其耦接至所述第二電源通道與第一電路元件之間,其中所述從負載開關專用以對所述第一電路元件進行過壓保護。
在本發明的一範例實施例中,所述從負載開關針對供應至所述第一電路元件的電壓進行所述過壓保護的電壓臨界值不同於所述電壓偵測電路偵測所述電源異常狀態的電壓臨界值。
在本發明的一範例實施例中,所述第一電源通道耦接至所述電路板的電源接腳並用以將所述電源導入至所述電路板。
在本發明的一範例實施例中,所述控制電路根據所述電源異常狀態控制所述主負載開關停止供電至所述第一電源通道的操作包括:控制所述主負載開關停止將所述電源導入至所述電路板。
在本發明的一範例實施例中,所述多個電源通道耦接至至少一電路元件,並且所述電壓偵測電路在所述至少一電路元件被供電前偵測所述電源異常狀態。
在本發明的一範例實施例中,所述第二電源通道耦接至電壓調變電路,並且所述電壓調變電路用以調變所述電源並將經調變的所述電源經由所述第二電源通道傳輸至第一電路元件。
在本發明的一範例實施例中,所述電壓偵測電路偵測所述多個電源通道中的所述第二電源通道的所述電源異常狀態的操作包括: 在第一時間點,將所述第二電源通道上的電壓與第一電壓臨界值進行比較;以及在第二時間點,將所述第二電源通道上的所述電壓與第二電壓臨界值進行比較,其中所述第一時間點不同於所述第二時間點,且所述第一電壓臨界值不同於所述第二電壓臨界值。
在本發明的一範例實施例中,所述第一電源通道的供電時序不同於所述第二電源通道的供電時序,及/或所述第一電源通道的供電電壓不同於所述第二電源通道的供電電壓。
本發明的範例實施例另提供一種記憶體儲存裝置,其包括電路板、連接介面單元、可複寫式非揮發性記憶體模組、記憶體控制電路單元及過壓保護裝置。所述連接介面單元用以耦接至主機系統。所述連接介面單元、所述可複寫式非揮發性記憶體模組、所述記憶體控制電路單元及所述過壓保護裝置耦接至所述電路板。所述過壓保護裝置包括主負載開關、多個電源通道、電壓偵測電路及控制電路。所述多個電源通道設置於所述電路板上並耦接至所述主負載開關。所述電壓偵測電路耦接至所述多個電源通道。所述控制電路耦接至所述主負載開關與所述電壓偵測電路。所述主負載開關用以從所述主機系統接收電源並將所述電源提供至所述多個電源通道中的第一電源通道。所述電壓偵測電路用以偵測所述多個電源通道中的第二電源通道的電源異常狀態。所述控制電路用以根據所述電源異常狀態控制所述主負載開關停止供電至所述第一電源通道。
本發明的範例實施例另提供一種過壓保護方法,其用於記憶體儲存裝置。所述過壓保護方法包括:由主負載開關從主機系統接收電源並將所述電源提供至多個電源通道中的第一電源通道;偵測所述多個電源通道中的第二電源通道的電源異常狀態;以及根據所述電源異常狀態控制所述主負載開關停止供電至所述第一電源通道。
在本發明的一範例實施例中,根據所述電源異常狀態控制所述主負載開關停止供電至所述第一電源通道的步驟包括:控制所述主負載開關停止供電至所述多個電源通道中的每一個電源通道。
在本發明的一範例實施例中,所述的過壓保護方法更包括:由從負載開關專門對第一電路元件進行過壓保護,其中所述從負載開關耦接至所述第二電源通道與所述第一電路元件之間。
在本發明的一範例實施例中,根據所述電源異常狀態控制所述主負載開關停止供電至所述第一電源通道的步驟包括:控制所述主負載開關停止將所述電源導入至所述電路板。
在本發明的一範例實施例中,所述多個電源通道耦接至至少一電路元件,並且所述過壓保護方法更包括:在所述至少一電路元件被供電前偵測所述電源異常狀態。
在本發明的一範例實施例中,所述的過壓保護方法更包括:經由電壓調變電路調變所述電源並將經調變的所述電源經由所述第二電源通道傳輸至第一電路元件。
在本發明的一範例實施例中,偵測所述多個電源通道中的所述第二電源通道的所述電源異常狀態的步驟包括:在第一時間點,將所述第二電源通道上的電壓與第一電壓臨界值進行比較;以及在第二時間點,將所述第二電源通道上的所述電壓與第二電壓臨界值進行比較,其中所述第一時間點不同於所述第二時間點,且所述第一電壓臨界值不同於所述第二電壓臨界值。
基於上述,在主負載開關接收電源並將所述電源提供至第一電源通道後,電壓偵測電路可偵測第二電源通道的電源異常狀態。根據所述電源異常狀態,控制電路可控制主負載開關停止供電至第一電源通道。透過由主負載開關提供電路板層級的過壓保護,可提高裝置整體的過壓保護效率。
以下提出多個範例實施例來說明本發明,然而本發明不僅限於所例示的多個範例實施例。又範例實施例之間也允許有適當的結合。在本案說明書全文(包括申請專利範圍)中所使用的「耦接」一詞可指任何直接或間接的連接手段。舉例而言,若文中描述第一裝置耦接於第二裝置,則應該被解釋成該第一裝置可以直接連接於該第二裝置,或者該第一裝置可以透過其他裝置或某種連接手段而間接地連接至該第二裝置。此外,「訊號」一詞可指至少一電流、電壓、電荷、溫度、資料、或任何其他一或多個訊號。
圖1是根據本發明的範例實施例所繪示的過壓保護裝置的示意圖。請參照圖1,過壓保護裝置10包括負載開關(亦稱為主負載開關)11、電源通道12(1)~12(n)、電壓偵測電路13及控制電路14。電源通道12(1)~12(n)耦接至主負載開關11與電壓偵測電路13。控制電路14耦接至電壓偵測電路13與主負載開關11。
須注意的是,電源通道12(1)~12(n)設置於電路板12上。例如,電源通道12(1)~12(n)可用以提供電源P(1)~P(n)至分別耦接至電源通道12(1)~12(n)的電路元件15(1)~15(n)。換言之,電源通道12(1)~12(n)可分別獨立對電路元件15(1)~15(n)進行供電。電路元件15(1)~15(n)可分別包含電子裝置中的各類電子元件、電路模組或晶片,本發明不加以限制。
主負載開關11可接收電源P(0)。例如,電源P(0)可為包含過壓保護裝置10的電子裝置所提供或接收的電源。例如,假設過壓保護裝置10安裝於記憶體儲存裝置中,則電源P(0)可由耦接至所述記憶體儲存裝置的主機系統提供。或者,若所述電子裝置自帶電源供應電路,則電源P(0)亦可由所述電子裝置自行提供。須注意的是,過壓保護裝置10亦可安裝於其他類型的電子裝置中,本發明不加以限制。
在包含過壓保護裝置10的電子裝置上電(例如開機)後,主負載開關11可將電源P(0)提供至電源通道12(1)~12(n)中的電源通道(亦稱為第一電源通道)12(1)。在將電源P(0)提供至電源通道12(1)後,電壓偵測電路13可偵測電源通道12(1)~12(n)中的另一電源通道(亦稱為第二電源通道)12(2)的異常狀態(亦稱為電源異常狀態)。須注意的是,電源通道12(1)不同於電源通道12(2)。例如,電源通道12(1)與12(2)可為電路板12上彼此獨立的電源通道。例如,電源通道12(1)可用以對電路元件15(1)供電,而電源通道12(2)可用以對電路元件15(2)供電。然後,控制電路13可根據所述電源異常狀態控制主負載開關11停止供電至電源通道12(1)。
在一範例實施例中,所述電源異常狀態是受電源通道12(1)與12(2)之間的電氣短路所引起。例如,所述電氣短路可將在某一時間點預設只應出現在電源通道12(1)上的電壓同步短路至電源通道12(2)上。在一範例實施例中,若在所述電源異常狀態存在的狀況下仍持續對電源通道12(1)供電,則在經過一段時間後,電源通道12(2)上在不正確的時間點出現及/或具有不正確的電壓值的電壓可導致電路元件15(2)受損甚至燒毀。
在一範例實施例中,響應於所述電源異常狀態,控制電路13可控制主負載開關11停止供電至電源通道12(1)。在停止對電源通道12(1)供電後,電源通道12(2)上因所述電氣短路引起的電源異常狀態可被解除或改善。藉此,可減少電路元件15(2)受損甚至燒毀的機率。
在一範例實施例中,在包含過壓保護裝置10的電子裝置上電(例如開機)後,電壓偵測電路13可偵測電源通道12(1)~12(n)中的每一個電源通道的電壓狀態。當偵測到某一電源通道(例如電源通道12(2))的電壓狀態發生異常時,響應於所述電源異常狀態,電壓偵測電路13可發送警示訊號給控制電路13。響應於所述警示訊號,控制電路13可控制主負載開關11停止供電至電源通道12(1)。
在一範例實施例中,電壓偵測電路13可持續偵測電源通道12(1)~12(n)的每一者上的電壓是否在非預定時間範圍內上升至一個臨界值(亦稱為電壓臨界值)。響應於某一個電源通道(例如電源通道12(2))的電壓在非預定時間範圍內上升至等於或高於此電壓臨界值,電壓偵測電路13可判定偵測到此電源通道(例如電源通道12(2))的電源異常狀態。
在一範例實施例中,電源通道12(1)耦接至電路板12的一個電源接腳。電源通道12(1)可經由所述電源接腳將電源P(0)導入至電路板12。爾後,導入至電路板12的電源P(0)可經由電源通道12(1)~12(n)分別對電路元件15(1)~15(n)進行供電。
在一範例實施例中,控制電路14控制主負載開關11停止供電至電源通道12(1)之操作,包含或等同於控制主負載開關11停止將電源P(0)導入至整個電路板12。此外,一旦停止將電源P(0)導入至整個電路板12,則所有的電源通道12(1)~12(n)及電路元件15(1)~15(n)也會被停止供電。藉此,可有效減少因電路板12上特定電源通道彼此間的異常耦接關係(例如短路)而導致電路元件15(1)~15(n)的任一者損毀的機率。
圖2是根據本發明的電路板的外觀示意圖。請參照圖1與圖2,電路板20可包括圖1的電路板12。電路板20上的接腳21與22可分別耦接至電源通道12(1)與12(2)。在正常情況下,接腳21與22在電路板20上並不會相互電性導通。
在一範例實施例中,接腳21與22在電路板20上因錫球沾黏等因素而導致接腳21與22彼此電性導通。所述電性導通引起電源通道12(1)與12(2)之間的電氣短路。在電源P(0)經由接腳21被提供至電源通道12(1)後,所述電氣短路經由接腳22使電源通道12(2)上的電壓在非預定時間範圍內上升至電壓臨界值。此時,電壓偵測電路13可偵測到電源通道12(2)的電源異常狀態。響應於所述電源異常狀態,控制電路13可控制主負載開關11停止供電至電源通道12(1),甚至停止將電源P(0)導入至整個電路板20。藉此,可減少耦接至接腳22的電路元件15(2)受損甚至燒毀的機率。
在一範例實施例中,在停止對電源通道12(1)(或電路板20)供電後,檢查人員可透過特定儀器來檢查電路板20上是否存在例如錫球沾黏等可導致上述電源異常狀態的實體缺陷並可加以改善。須注意的是,圖2所繪示的電路板的形狀及電路板上的布線方式僅為範例,而非用以限制本發明。
圖3是根據本發明的範例實施例所繪示的在不同時間點各個電源通道的電壓狀態的示意圖。請參照圖1與圖3,假設電源通道12(1)~12(n)包括電源通道12(1)~12(6)。例如,電源通道12(1)~12(6)可分別用以獨立對電路元件15(1)~15(6)進行供電。
在一範例實施例中,在包含過壓保護裝置10的電子裝置上電(例如開機)後,電源P(0)(即AVDD)經由主負載開關11提供至電路板12(或電源通道12(1))。此時,在時間範圍A中,電源通道12(1)的電壓會上升。在電源通道12(1)與12(2)之間存在電氣短路的狀態下,電源通道12(2)的電壓狀態會隨著電源通道12(1)的電壓狀態改變。例如,在時間範圍A中,電源通道12(2)的電壓也會同步上升。
從另一角度而言,在電源通道12(1)與12(2)之間存在電氣短路的狀態下,電源P(0)在電源通道12(1)上產生的電壓會被反映至電源通道12(2)上,使電源通道12(2)的電壓在非預定時間範圍內上升至等於或高於所述電壓臨界值。此時,電壓偵測電路13可偵測電源通道12(2)的電源異常狀態,且控制電路14可控制主負載開關11停止對所有的電源通道12(1)~12(6)供電。
在一範例實施例中,電源通道12(1)~12(6)中至少部分電源通道的供電時序可能不相同,及/或電源通道12(1)~12(6)中至少部分電源通道的供電電壓可能不相同。例如,在正常供電狀態下,電源通道12(1)~12(6)的電壓會分別在預定時間範圍A、C、E、G、J及L上升至各個電源通道所對應的額定電壓(或耦接至電源通道12(1)~12(6)的電路元件15(1)~15(6)的工作電壓),如圖3中以虛線描繪的電壓曲線所示。然而,在圖3的範例實施例中,在停止對所有的電源通道12(1)~12(6)供電後,直到下次完成上電或開機程序,電源通道12(1)~12(6)的電壓將不會被拉起,以避免特定電路元件受損。
圖4是根據本發明的範例實施例所繪示的過壓保護裝置的示意圖。請參照圖4,相較於過壓保護裝置10,過壓保護裝置40更包括負載開關(亦稱為從負載開關)41(1)~41(n)。從負載開關41(1)~41(n)分別耦接在電源通道12(1)~12(n)與電路元件15(1)~15(n)之間。在包含過壓保護裝置40的電子裝置完成上電(例如開機)程序後,從負載開關41(i)可專用以對電路元件15(i)進行過壓保護。例如,當電源通道12(i)上的電壓高於預設值時,從負載開關41(i)可切斷電源通道12(i),以避免過高的電壓造成電路元件15(i)損壞。
在一範例實施例中,主負載開關11可視為電路板層級的負載開關,其用以管控前端導入至電路板12的電源(亦稱為總電源)。此外,相較於主負載開關11,從負載開關41(1)~41(n)可視為電路元件層級的負載開關,其用以分別管控後端供應至電路元件15(1)~15(n)的電源。
在一範例實施例中,電壓偵測電路13可在電路元件15(i)被供電前就開始偵測電源通道12(i)的電源異常狀態。特別是,在電路元件15(i)被供電前,從負載開關41(i)可能因為尚未被上電而無法即時提供對電路元件15(i)的過壓保護。
在一範例實施例中,假設電源通道12(1)短路至電路元件15(2)的輸入端。在此狀況下,一旦電源通道12(1)上電,則從電源通道12(1)短路過來的電源可能會繞過從負載開關41(2)而直接導致電路元件15(2)受損(例如燒毀)。此時,從負載開關41(2)甚至可能因為尚未被上電而無法即時提供對電路元件15(2)的過壓保護。在一範例實施例中,透過電路板層級的主負載開關11來直接偵測電源通道12(2)的電源異常狀態(例如電源通道12(2)上的電壓異常),供應至電源通道12(1)~12(n)(或電路板12)的總電源可直接被切斷,從而提供最即時的過壓保護。
在一範例實施例中,在不同時間點,電壓偵測電路13可根據不同的電壓臨界值來判斷電源通道12(2)上的電壓是否發生異常。例如,在某一時間點(亦稱為第一時間點),電壓偵測電路13可將電源通道12(2)上的電壓與某一電壓臨界值(亦稱為第一電壓臨界值)進行比較,以判斷電源通道12(2)上的電壓是否發生異常。例如,在第一時間點,響應於電源通道12(2)上的電壓高於第一電壓臨界值,電壓偵測電路13可判定電源通道12(2)上的電壓發生異常(即發生電源通道12(2)的電源異常狀態)。爾後,在另一時間點(亦稱為第二時間點),電壓偵測電路13可將電源通道12(2)上的電壓與另一電壓臨界值(亦稱為第二電壓臨界值)進行比較,以判斷電源通道12(2)上的電壓是否發生異常。例如,在第二時間點,響應於電源通道12(2)上的電壓高於第二電壓臨界值,電壓偵測電路13可判定電源通道12(2)上的電壓發生異常(即發生電源通道12(2)的電源異常狀態)。第一時間點不同於第二時間點。第一電壓臨界值不同於第二電壓臨界值。
在一範例實施例中,從負載開關41(2)針對供應至電路元件15(2)的電壓進行過壓保護的電壓臨界值可相同或不同於電壓偵測電路13判斷電源通道12(2)上的電壓是否發生異常的電壓臨界值。例如,從負載開關41(2)針對供應至電路元件15(2)的電壓進行過壓保護的電壓臨界值可能為1.2伏特(表示電路元件15(2)的額定電壓不超過1.2伏特),而電壓偵測電路13判斷電源通道12(2)上的電壓是否發生異常的電壓臨界值可能僅為0.8伏特,只要可偵測是否發生通道間的短路即可。
在一範例實施例中,電源通道12(i)可耦接至特定的電壓調變電路。所述電壓調變電路可調變電路板12上的電源P(0)並將經調變的電源經由電源通道12(i)傳輸至電路元件15(i)。因此,不同電源通道的供電電壓可能相同或不相同,以符合後端耦接的電路元件之規格。
在一範例實施例中,過壓保護裝置10或40可設置在記憶體儲存裝置中。然而,在另一範例實施例中,過壓保護裝置10或40亦可設置於其他類型的電子裝置中,而不限於記憶體儲存裝置。
圖5是根據本發明的一範例實施例所繪示的記憶體儲存裝置的示意圖。請參照圖5,記憶體儲存裝置50可以與主機系統一起使用,而主機系統可將資料寫入至記憶體儲存裝置50或從記憶體儲存裝置50中讀取資料。例如,所提及的主機系統為可實質地與記憶體儲存裝置50配合以儲存資料的任意系統,例如,桌上型電腦、筆記型電腦、數位相機、攝影機、通訊裝置、音訊播放器、視訊播放器或平板電腦等。
記憶體儲存裝置50包括連接介面單元51、記憶體控制電路單元52、可複寫式非揮發性記憶體模組53及過壓保護裝置54。連接介面單元51用於將記憶體儲存裝置50耦接至主機系統。在一範例實施例中,連接介面單元51可相容於高速周邊零件連接介面(Peripheral Component Interconnect Express, PCI Express)標準。然而,必須瞭解的是,本發明不限於此,連接介面單元51亦可以是符合序列先進附件(Serial Advanced Technology Attachment, SATA)標準、並列先進附件(Parallel Advanced Technology Attachment, PATA)標準、通用序列匯流排(Universal Serial Bus, USB)標準或其他適合的標準。連接介面單元51可與記憶體控制電路單元52封裝在一個晶片中,或者連接介面單元51也可以是佈設於包含記憶體控制電路單元52之晶片外。
記憶體控制電路單元52用以根據主機系統的指令在可複寫式非揮發性記憶體模組53中進行資料的寫入、讀取與抹除等運作。例如,記憶體控制電路單元52可包括記憶體控制器。
可複寫式非揮發性記憶體模組53是耦接至記憶體控制電路單元52並且用以儲存主機系統所寫入的資料。可複寫式非揮發性記憶體模組53可包括單階記憶胞(Single Level Cell, SLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存1個位元的快閃記憶體模組)、二階記憶胞(Multi Level Cell, MLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存2個位元的快閃記憶體模組)、三階記憶胞(Triple Level Cell, TLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存3個位元的快閃記憶體模組)、四階記憶胞(Quad Level Cell, QLC)NAND型快閃記憶體模組(即,一個記憶胞中可儲存4個位元的快閃記憶體模組)、其他快閃記憶體模組或其他具有相同特性的記憶體模組。
可複寫式非揮發性記憶體模組53中的每一個記憶胞是以電壓(亦稱為臨界電壓)的改變來儲存一或多個位元。例如,每一個記憶胞的控制閘極(control gate)與通道之間有一個電荷捕捉層。透過施予一寫入電壓至控制閘極,可以改變電荷補捉層的電子量,進而改變記憶胞的臨界電壓。此改變記憶胞之臨界電壓的操作亦稱為“把資料寫入至記憶胞”或“程式化(programming)記憶胞”。隨著臨界電壓的改變,可複寫式非揮發性記憶體模組53中的每一個記憶胞具有多個儲存狀態。透過施予讀取電壓可以判斷一個記憶胞是屬於哪一個儲存狀態,藉此取得此記憶胞所儲存的一或多個位元。
連接介面單元51、記憶體控制電路單元52、可複寫式非揮發性記憶體模組53及過壓保護裝置54可耦接至記憶體儲存裝置50中的電路板501。例如,連接介面單元51、記憶體控制電路單元52及可複寫式非揮發性記憶體模組53可包含於圖1的電路元件15(1)~15(n)中並受過壓保護裝置54保護。以圖3為例,電源通道12(2)可耦接至記憶體控制電路單元52(即電路元件15(2)),電源通道12(3)可耦接至連接介面單元51(即電路元件15(3)),且電源通道12(4)可耦接至可複寫式非揮發性記憶體模組53(即電路元件15(4))等,且本發明不限於此。
圖6是根據本發明的範例實施例所繪示的過壓保護方法的流程圖。請參照圖6,在步驟S601中,由主負載開關從主機系統接收電源並將所述電源提供至多個電源通道中的第一電源通道。在步驟S602中,偵測所述多個電源通道中的第二電源通道的電源異常狀態。在步驟S603中,根據所述電源異常狀態控制所述主負載開關停止供電至所述第一電源通道。
然而,圖6中各步驟已詳細說明如上,在此便不再贅述。值得注意的是,圖6中各步驟可以實作為多個程式碼或是電路,本發明不加以限制。此外,圖6的方法可以搭配以上範例實施例使用,也可以單獨使用,本發明不加以限制。
綜上所述,透過由主負載開關提供電路板層級的過壓保護搭配由從負載開關提供電路元件層級的過壓保護,可有效提高裝置整體的過壓保護效率。此外,所述主負載開關與電路元件層級的從負載開關可各自獨立運作而不相互干擾。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10, 40:過壓保護裝置
11:主負載開關
12, 20, 501:電路板
12(1)~12(n):電源通道
13:電壓偵測電路
14:控制電路
15(1)~15(n):電路元件
P(0)~P(n), AVDD:電源
21, 22:接腳
A~L:時間範圍
41(1)~41(n):從負載開關
50:記憶體儲存裝置
51:連接介面單元
52:記憶體控制電路單元
53:可複寫式非揮發性記憶體模組
54:過壓保護裝置
S601:步驟(由主負載開關從主機系統接收電源並將所述電源提供至多個電源通道中的第一電源通道)
S602:步驟(偵測所述多個電源通道中的第二電源通道的電源異常狀態)
S603:步驟(根據所述電源異常狀態控制所述主負載開關停止供電至所述第一電源通道)
圖1是根據本發明的範例實施例所繪示的過壓保護裝置的示意圖。
圖2是根據本發明的電路板的外觀示意圖。
圖3是根據本發明的範例實施例所繪示的在不同時間點各個電源通道的電壓狀態的示意圖。
圖4是根據本發明的範例實施例所繪示的過壓保護裝置的示意圖。
圖5是根據本發明的一範例實施例所繪示的記憶體儲存裝置的示意圖。
圖6是根據本發明的範例實施例所繪示的過壓保護方法的流程圖。
10:過壓保護裝置
11:主負載開關
12:電路板
12(1)~12(n):電源通道
13:電壓偵測電路
14:控制電路
15(1)~15(n):電路元件
P(0)~P(n):電源
Claims (33)
- 一種過壓保護裝置,包括:主負載開關;多個電源通道,設置於電路板上並耦接至該主負載開關;電壓偵測電路,耦接至該多個電源通道;控制電路,耦接至該主負載開關與該電壓偵測電路,其中該主負載開關用以接收電源並將該電源提供至該多個電源通道中的第一電源通道,該電壓偵測電路用以偵測該多個電源通道中的第二電源通道的電源異常狀態,並且該控制電路用以根據該電源異常狀態控制該主負載開關停止供電至該第一電源通道;以及從負載開關,耦接至該第二電源通道與第一電路元件之間,其中該從負載開關專用以對該第一電路元件進行過壓保護。
- 如請求項1所述的過壓保護裝置,其中該電源異常狀態是受該第一電源通道與該第二電源通道之間的電氣短路所引起。
- 如請求項1所述的過壓保護裝置,其中該電源異常狀態包括該第二電源通道上的電壓在非預定時間範圍內上升至電壓臨界值。
- 如請求項1所述的過壓保護裝置,其中該控制電路根據該電源異常狀態控制該主負載開關停止供電至該第一電源通道的操作包括:控制該主負載開關停止供電至該多個電源通道中的每一個電源通道。
- 如請求項1所述的過壓保護裝置,其中該從負載開關針對供應至該第一電路元件的電壓進行該過壓保護的電壓臨界值不同於該電壓偵測電路偵測該電源異常狀態的電壓臨界值。
- 如請求項1所述的過壓保護裝置,其中該第一電源通道耦接至該電路板的電源接腳並用以將該電源導入至該電路板。
- 如請求項6所述的過壓保護裝置,其中該控制電路根據該電源異常狀態控制該主負載開關停止供電至該第一電源通道的操作包括:控制該主負載開關停止將該電源導入至該電路板。
- 如請求項1所述的過壓保護裝置,其中該多個電源通道耦接至至少一電路元件,並且該電壓偵測電路在該至少一電路元件被供電前偵測該電源異常狀態。
- 如請求項1所述的過壓保護裝置,其中該第二電源通道耦接至電壓調變電路,並且該電壓調變電路用以調變該電源並將經調變的該電源經由該第二電源通道傳輸至第一電路元件。
- 如請求項1所述的過壓保護裝置,其中該電壓偵測電路偵測該多個電源通道中的該第二電源通道的該電源異常狀態的操作包括:在第一時間點,將該第二電源通道上的電壓與第一電壓臨界值進行比較;以及在第二時間點,將該第二電源通道上的該電壓與第二電壓臨界值進行比較,其中該第一時間點不同於該第二時間點,且該第一電壓臨界值不同於該第二電壓臨界值。
- 如請求項1所述的過壓保護裝置,其中該第一電源通道的供電時序不同於該第二電源通道的供電時序,及/或該第一電源通道的供電電壓不同於該第二電源通道的供電電壓。
- 一種記憶體儲存裝置,包括:電路板;連接介面單元,用以耦接至主機系統;可複寫式非揮發性記憶體模組;記憶體控制電路單元;以及過壓保護裝置,其中該連接介面單元、該可複寫式非揮發性記憶體模組、該記憶體控制電路單元及該過壓保護裝置耦接至該電路板,該過壓保護裝置包括: 主負載開關;多個電源通道,設置於該電路板上並耦接至該主負載開關;電壓偵測電路,耦接至該多個電源通道;控制電路,耦接至該主負載開關與該電壓偵測電路,其中該主負載開關用以從該主機系統接收電源並將該電源提供至該多個電源通道中的第一電源通道,該電壓偵測電路用以偵測該多個電源通道中的第二電源通道的電源異常狀態,並且該控制電路用以根據該電源異常狀態控制該主負載開關停止供電至該第一電源通道;以及從負載開關,耦接至該第二電源通道與第一電路元件之間,其中該從負載開關專用以對該第一電路元件進行過壓保護。
- 如請求項12所述的記憶體儲存裝置,其中該電源異常狀態是受該第一電源通道與該第二電源通道之間的電氣短路所引起。
- 如請求項12所述的記憶體儲存裝置,其中該電源異常狀態包括該第二電源通道上的電壓在非預定時間範圍內上升至電壓臨界值。
- 如請求項12所述的記憶體儲存裝置,其中該控制電路根據該電源異常狀態控制該主負載開關停止供電至該第一電源通道的操作包括:控制該主負載開關停止供電至該多個電源通道中的每一個電源通道。
- 如請求項12所述的記憶體儲存裝置,其中該從負載開關針對供應至該第一電路元件的電壓進行該過壓保護的電壓臨界值不同於該電壓偵測電路偵測該電源異常狀態的電壓臨界值。
- 如請求項12所述的記憶體儲存裝置,其中該第一電源通道耦接至該電路板的電源接腳並用以將該電源導入至該電路板。
- 如請求項17所述的記憶體儲存裝置,其中該控制電路根據該電源異常狀態控制該主負載開關停止供電至該第一電源通道的操作包括:控制該主負載開關停止將該電源導入至該電路板。
- 如請求項12所述的記憶體儲存裝置,其中該多個電源通道耦接至至少一電路元件,並且該電壓偵測電路在該至少一電路元件被供電前偵測該電源異常狀態。
- 如請求項12所述的記憶體儲存裝置,其中該第二電源通道耦接至電壓調變電路,並且 該電壓調變電路用以調變該電源並將經調變的該電源經由該第二電源通道傳輸至第一電路元件。
- 如請求項12所述的記憶體儲存裝置,其中該電壓偵測電路偵測該多個電源通道中的該第二電源通道的該電源異常狀態的操作包括:在第一時間點,將該第二電源通道上的電壓與第一電壓臨界值進行比較;以及在第二時間點,將該第二電源通道上的該電壓與第二電壓臨界值進行比較,其中該第一時間點不同於該第二時間點,且該第一電壓臨界值不同於該第二電壓臨界值。
- 如請求項12所述的記憶體儲存裝置,其中該第一電源通道的供電時序不同於該第二電源通道的供電時序,及/或該第一電源通道的供電電壓不同於該第二電源通道的供電電壓。
- 一種過壓保護方法,用於記憶體儲存裝置,該過壓保護方法包括:由主負載開關從主機系統接收電源並將該電源提供至多個電源通道中的第一電源通道;偵測該多個電源通道中的第二電源通道的電源異常狀態;根據該電源異常狀態控制該主負載開關停止供電至該第一電源通道;以及 由從負載開關專門對第一電路元件進行過壓保護,其中該從負載開關耦接至該第二電源通道與該第一電路元件之間。
- 如請求項23所述的過壓保護方法,其中該電源異常狀態是受該第一電源通道與該第二電源通道之間的電氣短路所引起。
- 如請求項23所述的過壓保護方法,其中該電源異常狀態包括該第二電源通道上的電壓在非預定時間範圍內上升至電壓臨界值。
- 如請求項23所述的過壓保護方法,其中根據該電源異常狀態控制該主負載開關停止供電至該第一電源通道的步驟包括:控制該主負載開關停止供電至該多個電源通道中的每一個電源通道。
- 如請求項23所述的過壓保護方法,其中該從負載開關針對供應至該第一電路元件的電壓進行該過壓保護的電壓臨界值不同於用以偵測該電源異常狀態的電壓臨界值。
- 如請求項23所述的過壓保護方法,其中該第一電源通道耦接至電路板的電源接腳並用以將該電源導入至該電路板。
- 如請求項28所述的過壓保護方法,其中根據該電源異常狀態控制該主負載開關停止供電至該第一電源通道的步驟包括: 控制該主負載開關停止將該電源導入至該電路板。
- 如請求項23所述的過壓保護方法,其中該多個電源通道耦接至至少一電路元件,並且該過壓保護方法更包括:在該至少一電路元件被供電前偵測該電源異常狀態。
- 如請求項23所述的過壓保護方法,更包括:經由電壓調變電路調變該電源並將經調變的該電源經由該第二電源通道傳輸至第一電路元件。
- 如請求項23所述的過壓保護方法,其中偵測該多個電源通道中的該第二電源通道的該電源異常狀態的步驟包括:在第一時間點,將該第二電源通道上的電壓與第一電壓臨界值進行比較;以及在第二時間點,將該第二電源通道上的該電壓與第二電壓臨界值進行比較,其中該第一時間點不同於該第二時間點,且該第一電壓臨界值不同於該第二電壓臨界值。
- 如請求項23所述的過壓保護方法,其中該第一電源通道的供電時序不同於該第二電源通道的供電時序,及/或該第一電源通道的供電電壓不同於該第二電源通道的供電電壓。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111108263A TWI789265B (zh) | 2022-03-07 | 2022-03-07 | 過壓保護裝置、記憶體儲存裝置及過壓保護方法 |
US17/707,984 US12088084B2 (en) | 2022-03-07 | 2022-03-30 | Over-voltage protection device, memory storage device and over-voltage protection method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW111108263A TWI789265B (zh) | 2022-03-07 | 2022-03-07 | 過壓保護裝置、記憶體儲存裝置及過壓保護方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI789265B true TWI789265B (zh) | 2023-01-01 |
TW202336559A TW202336559A (zh) | 2023-09-16 |
Family
ID=86670062
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111108263A TWI789265B (zh) | 2022-03-07 | 2022-03-07 | 過壓保護裝置、記憶體儲存裝置及過壓保護方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US12088084B2 (zh) |
TW (1) | TWI789265B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW202006718A (zh) * | 2018-07-17 | 2020-02-01 | 日商東芝記憶體股份有限公司 | 電源裝置、電源電路之控制方法及記憶裝置 |
CN210297567U (zh) * | 2019-09-09 | 2020-04-10 | 上海新进芯微电子有限公司 | 改善动态性能的开关电源控制电路和开关电源系统 |
TW202122901A (zh) * | 2019-12-10 | 2021-06-16 | 產晶積體電路股份有限公司 | 動態多功能電源控制器 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7996162B1 (en) * | 2008-03-28 | 2011-08-09 | Kelsey-Hayes Company | Detection of shorted output pins |
US9660436B2 (en) * | 2012-06-29 | 2017-05-23 | Osram Sylvania Inc. | Detection of interconnected outputs |
CN203387163U (zh) * | 2013-08-05 | 2014-01-08 | 深圳市晶福源电子技术有限公司 | 一种支路输出过压关断电源的保护电路 |
WO2015115285A1 (ja) * | 2014-01-30 | 2015-08-06 | ソニー株式会社 | 受電装置、受電制御方法、非接触給電システム、および電子機器 |
CN204118706U (zh) | 2014-09-23 | 2015-01-21 | 苏州弗莱希智能科技有限公司 | 一种多路输出高可靠性过压保护电路 |
-
2022
- 2022-03-07 TW TW111108263A patent/TWI789265B/zh active
- 2022-03-30 US US17/707,984 patent/US12088084B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW202006718A (zh) * | 2018-07-17 | 2020-02-01 | 日商東芝記憶體股份有限公司 | 電源裝置、電源電路之控制方法及記憶裝置 |
CN210297567U (zh) * | 2019-09-09 | 2020-04-10 | 上海新进芯微电子有限公司 | 改善动态性能的开关电源控制电路和开关电源系统 |
TW202122901A (zh) * | 2019-12-10 | 2021-06-16 | 產晶積體電路股份有限公司 | 動態多功能電源控制器 |
Also Published As
Publication number | Publication date |
---|---|
US12088084B2 (en) | 2024-09-10 |
TW202336559A (zh) | 2023-09-16 |
US20230283065A1 (en) | 2023-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI494863B (zh) | 雙介面讀卡機模塊 | |
US10545550B2 (en) | Power-up control circuit and mobile power bank | |
CN103259999B (zh) | Hpd信号输出控制方法、hdmi接收端设备及系统 | |
US8200852B2 (en) | Multi-mode dongle for peripheral devices and associated methods | |
EP2715728B1 (en) | Devices and systems including enabling circuits | |
TWI731338B (zh) | 記憶體控制方法、記憶體儲存裝置及記憶體控制電路單元 | |
TWI534607B (zh) | 記憶體控制電路單元、記憶體儲存裝置與資料傳輸方法 | |
US10191533B2 (en) | Method of enabling sleep mode, memory control circuit unit and storage apparatus | |
CN111833797A (zh) | 时序控制板、驱动装置和显示装置 | |
US20110110173A1 (en) | Signal generating circuit and related storage apparatus | |
TWI451235B (zh) | 連接模組用於耦接主端裝置之輸出端至外接式儲存裝置及其耦接方法 | |
TWI789265B (zh) | 過壓保護裝置、記憶體儲存裝置及過壓保護方法 | |
TWI507876B (zh) | 記憶體儲存裝置及控制方法、記憶體控制電路單元及模組 | |
TWI479493B (zh) | 快閃記憶裝置及其斷電處理方法 | |
CN114512958B (zh) | 过压保护装置、存储器存储装置及过压保护方法 | |
CN108228491A (zh) | 通道切换装置、存储器存储装置及通道切换方法 | |
CN104765625A (zh) | 休眠模式启动方法、存储器控制电路单元及存储装置 | |
US20230127395A1 (en) | Overcurrent protection circuit, memory storage device and overcurrent protection method | |
CN106611608B (zh) | 存储器控制电路单元、存储器储存装置与数据传输方法 | |
TW201543488A (zh) | 記憶體儲存裝置、記憶體控制電路單元及電源供應方法 | |
CN104238710A (zh) | 外围装置及其控制方法 | |
TWI587145B (zh) | 通道切換裝置、記憶體儲存裝置及通道切換方法 | |
CN103777732B (zh) | 连接器的控制方法、连接器与存储器储存装置 | |
CN119149081B (zh) | 一种电子产品及其存储器固件更新方法 | |
CN105097032A (zh) | 存储器存储装置、存储器控制电路单元及电源供应方法 |