[go: up one dir, main page]

TWI355755B - Gan-based semiconductor light-emitting device and - Google Patents

Gan-based semiconductor light-emitting device and Download PDF

Info

Publication number
TWI355755B
TWI355755B TW096106188A TW96106188A TWI355755B TW I355755 B TWI355755 B TW I355755B TW 096106188 A TW096106188 A TW 096106188A TW 96106188 A TW96106188 A TW 96106188A TW I355755 B TWI355755 B TW I355755B
Authority
TW
Taiwan
Prior art keywords
layer
bonding
gan
bonding layer
based semiconductor
Prior art date
Application number
TW096106188A
Other languages
English (en)
Other versions
TW200802972A (en
Inventor
Hiroshi Osawa
Takashi Hodota
Original Assignee
Showa Denko Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Showa Denko Kk filed Critical Showa Denko Kk
Publication of TW200802972A publication Critical patent/TW200802972A/zh
Application granted granted Critical
Publication of TWI355755B publication Critical patent/TWI355755B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/01Manufacture or treatment
    • H10H20/011Manufacture or treatment of bodies, e.g. forming semiconductor layers
    • H10H20/018Bonding of wafers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/81Bodies
    • H10H20/817Bodies characterised by the crystal structures or orientations, e.g. polycrystalline, amorphous or porous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0102Calcium [Ca]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01032Germanium [Ge]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0104Zirconium [Zr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01044Ruthenium [Ru]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01045Rhodium [Rh]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0106Neodymium [Nd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01072Hafnium [Hf]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01076Osmium [Os]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01077Iridium [Ir]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01084Polonium [Po]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10329Gallium arsenide [GaAs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/81Bodies
    • H10H20/819Bodies characterised by their shape, e.g. curved or truncated substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/81Bodies
    • H10H20/822Materials of the light-emitting regions
    • H10H20/824Materials of the light-emitting regions comprising only Group III-V materials, e.g. GaP
    • H10H20/825Materials of the light-emitting regions comprising only Group III-V materials, e.g. GaP containing nitrogen, e.g. GaN

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Description

1355755 (1) 九、發明說明 【發明所屬之技術領域】 本發明係有關於以GaN爲基之半導體發光裝置及其製 造方法,其中該半導體發光裝置具有組件層,各組件層係 由以GaN爲基之半導體製成。 【先前技術】 φ 近年來,將以GaN爲基之混合物半導體材料使用作爲 短波長發光裝置之半導體材料已受到相當的注意。以GaN 爲基之混合物半導體係藉由有機金屬化學氣相沈積法( • MOCVD )、分子束磊晶法、或類似方法,而形成於藍寶 石單晶、各種其他氧化物或週期表上第III-V族混合物之 基板上。 儘管與GaN有大於10%的晶格常數差異,藍寶石單晶 基板的接受度仍受到歡迎,此係因爲其能夠將良好的氮化 φ 物半導體形成於其上(由於形成A1N或AlGaN緩衝層) 。當使用藍寶石單晶基板時,η型半導體層、發光層、及 Ρ型半導體層係依序堆疊於其上。由於藍寶石單晶基板爲 絕緣體,其組件結構大致允許形成於Ρ型半導體層之正電 極與形成於η型半導體層之負電極的存在。如此造成兩種 類型,一種稱爲面朝上(face-up)系統,藉由使用例如氧 化銦錫(ITO )透明電極作爲正電極,將光從ρ型半導體 層側取出;另一種稱爲覆晶系統,藉由使用例如Ag之高 反射膜作爲正電極,將光從藍寶石基板側取出。 -5- (2) 1355755 雖然藍寶石單晶基板如上所述有很大的接受度 於其爲絕緣體因而產生幾個問題。 第一個問題是:由於發光層被移除(藉由餓刻 發光層直到暴露η型半導體層)(目的是形成負電 ' 型半導體層),故發光層的面積減少了分配以形成 ‘ 的部分,且輸出係成正比地下降。 第二個問題是:由於正電極與負電極兩者皆存 φ 板的相同表面側,故電流不可避免地在水平方向發 電流密度的部分因而局部地形成,導致該裝置產生 果。 • 第三個問題是:由於藍寶石單晶基板具有低度 導性,故所產生的熱不會擴散而該裝置的熱便不可 增力口。 爲了解決上述問題,已揭露一種用以製造氮化 體發光裝置的方法(參考日本專利第3511970號) φ 由接合導電基板至堆疊的本體(以η型半導體層、 、及Ρ型半導體層的次序堆疊於藍寶石單晶基板上 著移除該藍賓石單晶基板且使正電極與負電極設置 m 下側。 i 該導電基板的接合產生許多問題,例如基板的 係數的變動(接合的強度與接合的溫度)、及於接 面中抗性的增加。
爲了提高接合的強度,已揭露一種在使晶軸的 疊之後接合相同的半導體裝置的方法(參考JP-A ,但由 來移除 極於η 負電極 在於基 生且高 熱的結 的熱傳 避免地 物半導 ,係藉 發光層 ),接 於上及 熱擴散 合的介 方向重 ΗΕΙ 6- (3) 1355755 296040 ) °
當此方法應用至以GaN爲基之半導體發光裝置中時, 必須使用單晶或多晶基板(使所有的晶面聚集在單一方向 ,具有導電性)作爲用於接合的基板。然而,當使用矽基 板時,儘管使用(111)面對於提高矽基板與具有定向( 00 . 1 )的以GaN爲基之半導體的接合性質之目的係有益 的,由於對應至Si(lll)面的一側之長度α/Ά爲3.84A 0 、從GaN的晶格常數α偏離22%之強度爲3.16Α,故提高 接合性質實際上是困難的。 以 GaN爲基之半導體發光裝置係通常藉由使用 MOCVD方法而形成於藍寶石單晶基板上。當其與一共熔 - 合金(eutectic alloy)(例如 AuSn)在高溫 +( 300 °C 附近 )接合時,藍寶石單晶基板與接合基板(導電基板)之間 的熱擴散係數之巨大差異導致熱應力的產生,並使接合無 法順利進行。有關此問題,已揭露一種選擇例如Cu-W ( φ 其與藍寶石單晶基板的熱擴散係數大致相同)作爲接合基 板的槪念(參考JP-A 2004-266240 )。 然而,此方法產生下列問題:限制用於接合基板所使 用的基板之種類、及暴露溫度的弱點(由於使用共熔合金 1 以供接合)。 爲了防止兩基板之間熱擴散係數的差異,已揭露一種 實現在一般室溫附近之溫度下接合的方法(參考JP-A 2004-337927) ° 由於此方法藉由將其在一般室溫附近之溫度下以例如 (4) 1355755 惰性氣體離子束於真空中照射而清潔並活化接合表 對於處理基板的熱擴散係數的問題及接合之介面的 增加的問題,此方法是有效的。然而’在以GaN爲 導體發光裝置的情形中,單獨使用此方法無法獲得 '接合強度。 •鑑於上述事情的情況’對於藉由接合導電基板 矽基板)至堆疊的本體(堆疊以GaN爲基之半導體 φ 上,接著移除在該堆疊的本體側上之基板)而製造 爲基之半導體發光裝置,本發明係針對提供一種以 基之半導體發光裝置及其製造方法,其能夠提高接 - 並在接合介面充足地減低抗性分量。 【發明內容】 爲了達成以上所述的目的,本發明之第一態樣 種以GaN爲基之半導體裝置,包含:堆疊的本體, φ 型半導體層、發光層、及P型半導體層,各層係由 爲基之半導體所形成且係依序堆疊,並設有以金屬 第一接合層來作爲最外層;導電基板;以及第二接 形成於該導電基扳上,係適於以位在形成該導電基 對面的接合表面,而接合至該第一接合層,該第二 係以與該第一接合層相同的晶體結構之金屬製成, 二接合層可在該接合表面之垂直方向與在該接合表 內方向顯現相同的晶體定向。
本發明之第二態樣包含根據第一態樣之以GaN 面,故 抗性之 基之半 足夠的 (例如 於基板 以 GaN GaN爲 合強度 提供一 具有η 以GaN 製成的 合層, 板之側 接合層 且該第 面之面 爲基之 (5) (5)1355755 半導體裝置’更包含形成於該導電基板與該第二接合層之 間的晶格匹配層。 本發明之第三態樣包含根據第二態樣之以GaN爲基之 半導體裝置’其中該晶格匹配層係以選自由Hf、Mg、及 Zr所組成之群的任一構體之單體金屬或兩個以上之構體的 合金金屬所製成。 本發明之第四態樣包含根據第一至第三態樣中之任一 態樣的以GaN爲基之半導體裝置,其中該第一接合層與該 第二接合層具有面心立方結構,且在該接合表面之垂直方 向顯現(1 1 1 )的晶體定向。 本發明之第五態樣包含根據第四態樣之以GaN爲基之 半導體裝置,其中該第一接合層與該第二接合層係各自由 Au、Ag、Cu、Pt、Pd、Rh、Cu、及Ir中之任一者所形成 ο 本發明之第六態樣包含根據第五態樣之以GaN爲基之 半導體裝置,其中該第一接合層與該第二接合層係各自由 Au或Au合金所形成。 本發明之第七態樣包含根據第一至第三態樣中之任一 態樣的以GaN爲基之半導體裝置,其中該第一接合層與該 第二接合層各自具有六方最密堆積結構’且在該接合表面 之垂直方向具有(00 · 1)的晶體定向。 本發明之第八態樣包含根據第七態樣之以GaN爲基之 半導體裝置,其中該第一接合層與該第二接合層係各自由 Rii或Re所形成。 (6) 1355755 本發明之第九態樣包含根據第一至第八態樣中之任一 態樣的以GaN爲基之半導體裝置,其中該第一接合層與該 第二接合層的晶格常數之差異在5%以內。 本發明之第十態樣包含根據第一至第九態樣中之任一 態樣的以GaN爲基之半導體裝置,其中該導電基板係由矽 ' 單晶所形成之矽基板。 本發明之第十一態樣包含根據第十態樣之以GaN爲基 φ 之半導體裝置,其中該導電基板係由矽單晶所形成之矽基 板’且具有(111)面作爲基板表面。 本發明之第十二態樣包含根據第十一態樣之以GaN爲 • 基之半導體裝置,其中該第二接合層係直接沈積於該矽基 * 板之(1 1 1 )面。 本發明之第十三態樣包含根據第十—態樣之以GaN爲 基之半導體裝置’更包含形成於該矽基板與該第二接合層 之間的定向調整層。 # 本發明之第十四態樣包含根據第十三態樣之以GaN爲 基之半導體裝置’其中該定向調整層係由Ag或Ag合金 所形成。 i 本發明之第十五態樣更提供—種用以製造以GaN爲基 之半導體發光裝置的方法,包含下列步驟:形成第一.堆疊 的本體於基板上’該第一堆疊的本體至少具有依序堆疊的 η型半導體層、發光層、及p型半導體層,各層係由以 GaN爲基之半導體所形成,並具有以金屬製成的第一接合 層來作爲最外層;形成第二堆疊的本體於導電基板上,該 -10- (7) 1355755 第二堆疊的本體具有第二接合層’該第二接合層係以與該 第一接合層相同的晶體結構之金屬製成’且該第二堆疊的 本體在接合表面之垂直方向與該接合表面之面內方向皆顯 現相同的晶體定向;藉由相互接合而結合該第一堆疊的本 體與該第二堆疊的本體:以及從該第一堆疊的本體移除該 基板。
本發明之第十六態樣包含根據第十五態樣之用以製造 以GaN爲基之半導體發光裝置的方法,其中該相互接合係 藉由將該等接合層的接合表面在真空中,以惰性氣體離子 束或惰性氣體中性原子束來照射9 本發明之第十七態樣包含根據第十五或十六態樣之用 以製造以GaN爲基之半導體發光裝置的方法,其中該基板 係由藍寶石製成。 本發明之第十八態樣包含根據第十五至十七態樣中之 任一態樣的用以製造以GaN爲基之半導體發光裝置的方法 ,其中該導電基板係由矽單晶所形成之矽基板,且具有( 111)面作爲基板表面,且當該第二接合層具有Au、Ag、 Cu、Pt、Pd、Rh、Cu、或Ir的面心立方結構(1 1 1 )面, 或Ru或Re的六方最密堆積(〇〇 · 1)面時,該基板表面 係藉由RCA清潔而清潔,接著受到利用稀氫氟酸之氫終 結,隨後使用具有極高程度真空的膜沈積裝置而形成該第 本發明之第十九態樣包含根據第十八態樣之用以製造 以GaN爲基之半導體發光裝置的方法,其中該真空係高於 -11 - (8) (8)1355755 1.0x1 0_4Pa 〇 根據本發明,由於在堆疊的本體側之接合層與在砂基 板或其他導電基板側的接合層係由相同晶體結構的金屬形 成且能夠在接合表面的垂直方向與接合表面的面內方向具 有相同的晶體定向,故能提高接合層之間的接合強度並在 接合介面充足地減低抗性分量。 對於所屬技術領域中具有通常知識者而言,由以下的 實施方式參考所附圖式,本發明上述與其他目的、特性特 徵、及優點將變得淺顯易懂。 【實施方式】 本發明之實施例將參考所附圖式詳細說明如下。 第1(A)至1(C)圖爲示意圖,顯示根據本發明之 用以製造以GaN爲基之半導體發光裝置的方法之程序的步 驟。 第1(A)圖的步驟產生第一堆疊的本體10,係依序 將組件層12(即η型半導體層、發光層、及p型半導體層 ,各層係由以GaN爲基之半導體所形成)堆疊於·基板11 上,進一步形成中間層13,之後以金屬製成的第一接合層 1 4來作爲最外層。 然後,產生第二堆疊的本體30,其係藉由形成中間層 32於導電基板31上,然後形成第二接合層33於中間層 32上。第二接合層33係以與該第一接合層相同的晶體結 構之金屬製成,且該第二接合層可在該接合表面之垂直方 -12- (9) 1355755 向與在該接合表面之面內方向顯現相同的晶體定向。 第1(B)圖的下一步驟係藉由相互接合第一接合層 14與第二接合層33而結合第一堆疊的本體10與第二堆疊 的本體30 » 第1(C)圖的下一步驟係藉由從該第一堆疊的本體 ^ 10移除該基板11,然後安裝電極(圖式中省略),而產 生以GaN爲基之半導體發光裝置。 φ 順便一提,本發明於此仔細考慮提供具有中間層1 3 的第一堆疊的本體與具有中間層32的第二堆疊的本體30 。中間層13與中間層32是當有需要時可省略或方便地安 裝的層。歐姆接觸層、反射層、及互相擴散防止層可作爲 中間層1 3,而晶格匹配層與定向匹配層可作爲中間層3 2 〇 如第1(C)圖所示,根據前述程序所製成的以GaN 爲基之半導體發光裝置1係提供至少具有依序堆疊的組件 φ 層12 (各層係由以GaN爲基之半導體所形成,並設有以 金屬製成的第一接合層14來作爲最外層)之堆疊的結構 10、及注定要接合第一接合層14的第二接合層33。第二 接合層33係形成於導電基板31上,且以位在形成該導電 基板31之側對面的接合表面,而接合至該第一接合層14 。第一接合層1 4與第二接合層3 3係以相同的晶體結構之 金屬製成,且係可在該接合表面之垂直方向與在該接合表 面之面內方向顯現相同的晶體定向。 接著’本發明之以GaN爲基之半導體裝置及其製造方 -13- (10) 1355755 法將參考第2圖至第8圖更具體地描述。 第2圖爲槪要剖面圖,顯示第一堆疊的本體之 範例。如圖所示,第一堆疊的本體1 〇〇係藉由依 GaN層102、η型半導體層103、發光層1〇4、p型 層105、歐姆接觸層106、反射層107、及第一接爸 於基板101上而構成。 對於基板101,該基板材料包含眾所周知的氧 晶,例如藍寶石單晶(Α12〇3 ; Α面、c面、Μ面、 、尖晶石(spinel)單晶(MgAl2〇4) ' ZnO 單晶、 單晶、LiGa02單晶與MgO單晶、Si單晶、SiC GaAs單晶、A1N單晶、GaN單晶、及ZrB2與其他 單晶。本發明可使用任何基板材料,包含已眾所周 板材料而沒有任何限制。在以上列舉的其他基板材 較佳係使用藍寶石單晶與S i C單晶。順便一提,基 的平面方向沒有特別的限制。該基板可爲恰當的 just substrate)或具有偏移角度(0ff angle)的基枝 於基板101上,η型半導體層、發光層、及p 體層(各層係由以GaN爲基之半導體所形成)係透 層102 (作爲緩衝層)而堆疊。該基板與將使用的 的成長條件可能導致消除使用該緩衝層的需要。 對於以GaN爲基之半導體,已知許多以GaN 半導體’由以下通式所表示:AlxGaYInzNi 0SXd,0SYU,0SZU,X + Y + Z=l,Μ 表示氮(N)以 V族元素’且A滿足0SA<1)。本發明亦可使用由 結構的 序堆疊 半導體 Γ 層 108 化物單 R面) LiA102 單晶、 硼化物 知的基 料中, :板 101 基板( ί 0 型半導 過GaN 磊晶層 爲基之 -aMa ( 外的第 以下通 -14- (11) 1355755 式所表示之以 GaN爲基之半導體:AlxGaYlnzN^AMA ( Ο <X<1,0<Y<1,0 <Z<1,X + Y + Z=1, Μ 表示氮(Ν)以外的第 V族元素,且Α滿足0<Α<1),包含眾所周知的以GaN 爲基之半導體而沒有任何限制。 以GaN爲基之半導體包含不止A卜Ga、及In,亦包 '含其他第ΠΙ族元素,當需要時,更包含例如Ge、Si、Mg 、Ca、Zn、Be、P、As、及B。除了有意地增加的元素, φ 亦可能包含不可避免的雜質(根據膜形成的情況)、及原 料與反應管的材料所伴隨的微量雜質。 成長以GaN爲基之半導體的方法沒有具體地限制。可 使用到目前爲止能成長以GaN爲基之半導體之所有的方法 ’例如有機金屬化學氣相沈積法(MOCVD)、氫化物氣 相晶晶法(HVPE)、及分子束磊晶法(MBE)。對於膜 厚度控制性質與量產性質之觀點,MOCVD法是較佳的成 長手段。 • M0CVD法使用氫(H)或氮(N)作爲載體氣體;三 甲基鎵(TMG )或三乙烷基鎵(TE.G )作爲Ga來源(即 . 第III族原料):三甲基鋁(TM A )或三乙烷基鎵(TEa )作爲A1來源;三甲基銦(TMI )或三乙烷基絪(TEI ) 作爲In來源;及氨(ΝΑ )、聯氨()、或類似物作 爲N來源(即第V族原料)。接著,對於n型摻雜物, 單砂院(SiH4)或二矽乙烷(Μ#6)可用來作爲以原料 ’而有機鍺混合物(例如鍺烷(GeH4 ) 、 ( CH3 ) 4Ge、 或(C2H5) 4Ge)用來作爲〇e原料。 -15- (12) 1355755 對於MBE法,元素鍺可用來作爲摻雜來源。對於p 型摻雜物,例如Cp2Mg或EtCp2Mg可用來作爲Mg原料。 η型半導體層103通常由下層(under layer) 、η接 觸層、及η包覆層構成。 η接觸層可同時作爲下層及/或η包覆層。下層較佳由 ' AlxGabXN 層(0SXS1,較佳 0 SX <0 · 5,更佳 0 SX S0 · 1 )形成 。其膜厚度爲0.1 μιη或更多,較佳爲0.5 μιη或更多,更佳 φ 爲1 μιη或更多。超過此程度的膜厚度能輕易獲得突出的結 晶性之AlxGanN。 儘管未摻雜的狀態(< lxl〇17/cm3 )證實有良好的結晶性 ,下層可摻雜至多濃度範圍在lxl〇17/cm3至lxl019/cm3之η型雜 質。雖然此η型雜質種類不需要具體限制,Si、Ge、Sn 與類似物可爲具體範例。較佳爲Si與Ge。 成長下層的溫度範圍較佳係調整於800至1 200 °C,更 佳於1 000至1 200°C。以此溫度範圍中的溫度來實施的成 ^ 長能夠將良好的結晶性分與(impartation)產品》再者, 於MOCVD成長火爐中的壓力範圍係調整於15至40kPa。 . 類似於下層,η接觸層較佳由AlxGa^N層(0^X21, 較佳OSXS0.5,更佳O^X^O.l )形成。n接觸層較佳以n型 雜質摻雜。濃度範圍在lxl〇l7/cw3至lxl019/cm3 (較佳在 lxl018/cm3至lxlOl9/cw3 )之η型雜質證實可與負電極維持良好 的歐姆接觸、抑制破裂的發生、及維持良好的結晶性。雖 然此η型雜質種類沒有具體限制,Si、Ge、Sn與類似物 可爲具體範例。較佳爲Si與Ge。η接觸層的成長溫度類 -16- (13) (13)1355755 似於下層。 由η接觸層形成的以GaN爲基之半導體較佳具有與下 層相同的組成。η接觸層與下層的總膜厚度範圍較佳爲1 至20μιη,更佳爲2至15μιη,更佳爲3至12μιη。當η接 觸層與下層的總膜厚度落在上述範圍中時,該半導體可維 持良好的結晶性。 較佳使η包覆層插入於η接觸層與發光層104之間。 這是因爲η接觸層的表面所產生之平坦性質可防止惡化。 η包覆層可由 AlGaN、GaN、GalnN與類似物形成。其亦 可爲由此等氮化物組件或超晶格結構以複數個循環堆疊所 構成之形式。當η包覆層係由GalnN形成時,其較佳不需 具有較發光層104的GalnN大的帶隙能量。 雖然η包覆層.的膜厚度沒有被具體地限制,其較佳範 圍在0.005至0.5μιη,更佳在0.005至Ο.ίμιη。η包覆層的 η型摻雜濃度範圍較佳在lxl〇17/cw3至lxlOM/cw3,更佳在 lxl018/cm3至lxl019/cm3。摻雜濃度範圍落在此範圍係證實可維 持良好的結晶性並降低裝置的操作電壓。 對於待堆疊於η型半導體層103之發光層104,本發 明通常使用由以GaN爲基之半導體形成的發光層,較佳爲 Ga,.sInsN ( 0<S<0.4 )的以GaN爲基之半導體。雖然發光 層1 04的膜厚度沒有被具體地限制,可獲得量子效應之程 度的膜厚度(即關鍵膜厚度)可作爲範例。具體而言,其 較佳範圍在1至l〇nm且更佳在2至6nm。落在此範圍的 發光層之膜厚度證實對於光發射的輸出是適合的。 -17- (14) 1355755 除了單一量子井(SQW)結構,發光層可爲多量子井 (MQW)結構,多量子井結構包含由Ga^sInsN形成之井 層與具有較并層大的帶隙能量之AicGauNCO^C^OJ)阻 障層。然後,以雜質摻雜井層與阻障層。
AlcGai_cN阻障層的成長溫度較佳爲7〇〇°C或更多。 於800至1100 °C範圍內的溫度所實施的成長證實對於提高 結晶性的目的係有益的。GalnN井層係在600至900 °C範 φ 圍內的溫度成長,且較佳爲7〇〇至900 °C。具體而言,爲 了提高MQW結構的結晶性,較佳係在兩層之間分與不同 的成長溫度。 P型半導體層105通常由p包覆層與p接觸層構成。 P接觸層可同時作爲P包覆層。 p包覆層係由超過發光層104的帶隙能量之組成而形 成。其不需具體地限制,而僅需能捕獲載子於發光裝置 104 中。由 AUGauN ( 0<dS0.4,且較佳 0.1sds〇.3)形成 φ 之P包覆層可爲較佳範例。由此AlGaN形成之p包覆層證 實對於捕獲載子於發光裝置是適合的。雖然沒有具體限制 P包覆層之膜厚度’其較佳在1至400nm的範圍,更佳在 5至lOOnm «ρ包覆層之p型摻雜濃度範圍較佳在lxi〇l8/cw3 至lxl021/cm3,更佳在lxl〇19/cm3至lxl02°/cm3。當摻雜濃度範圍 落在此範圍時,不需降低結晶性亦可獲得絕佳的p型結晶 〇 P接觸層爲以 GaN爲基之半導體層,至少包含 AleGa卜eN ( 0 Se<0.5,較佳 0 S0.2,更佳 0 SO . 1 ) 。A1 -18- (15) 1355755 組成落在上述範圍的事實證實對於維持良好的結晶性及與 P歐姆電極建立良好的歐姆接觸係有益的。P型雜質(摻 雜物)係包含於濃度範圍lxl〇18/cm3至lxl021/cm3 (較佳在 5xl019/Cm3至5><102()/咖3)的事實證實對於維持良好的歐姆接觸 係有益的,防止破裂的發生及維持良好的結晶性。雖然沒 有具體限制P型摻雜物,較佳爲Mg。雖然沒有具體限制 ,膜厚度較佳範圍在0.01至0.5 μιη,更佳在0.05至0.2 μπι φ 。膜厚度在此範圍中的事實證實對於光發射的輸出係有益 的。 由於GaN層102' η型半導體層103、發光層104、及 Ρ型半導體層1 0 5係一定是以GaN爲基之單晶,控制第一 接合層108的結晶定向之目的使得控制歐姆接觸層1〇6與 反射層1 〇 7兩者的結晶定向是需要的。
GaN的結晶具有纖綷礦(vvurtzite)結構及晶格常數 α:=3·16Α,c = 5.13A。與歐姆接觸層106接觸的ρ型半導 φ 體層105具有因加入A1而改變的晶格常數。由於所加入 的A1的量最多約10% ’故晶格常數可安全估計爲約α . =3 . 1 6 Α。(由於Α1Ν的結晶亦具有纖鋅礦結構及晶格常數 a =3.08A,c = 4.93 A,故當增加的量約1〇%時,晶格常數 保持不變。) 當基板101係由藍寶石單晶製成時,堆疊於基板101 之以GaN爲基之單晶(GaN層102、η型半導體層103、 發光層104、及ρ型半導體層105)具有(〇〇. 1)定向。 因此’堆疊於其上之歐姆接觸層106、反射層107、及第 -19- (16) 1355755 —接合層108較佳具有六方結晶(00 . 1 )面或面心立方 結晶(1 1 1 )面。 爲了使六方結晶(〇〇· 1)面能夠被定向於以GaN爲 基之單晶的(〇〇· 1)定向,晶格常數的差異較佳在20% 內。只要差異在此範圍內,晶格定向能在接合表面的垂直 • 方向被排好(lined up )。由於GaN具有晶格常數α = 3·16Α,故即將使用於歐姆接觸層1〇6、反射層107、及 φ 第—接合層108的六方結晶較佳具有晶格常數在a =2.53Α 至3.79Α的範圍。晶格常數c可採用任何値,因爲定向爲 (0 0 · 1 ) 〇 當在接合表面之面內方向觀察時,以GaN爲基之半導 體顯示具有如第3圖所示規則地排列的六角形結構。因此 ’爲了使結晶定向能夠在接合的面內方向排好,較佳使用 其結晶定向係從面內方向開始排好之此單一結晶。爲了使 結晶定向能夠在接合的面內方向被排好,晶格常數的差異 • 較佳在2 0 %內(類似於接合表面的垂直方向)。順便一提 ’結晶定向在接合的面內方向被排好的意思是:於接合表 • 面維持規則的結晶結構。舉例來說,當(0 0 . 1 )面係定 向時’因爲結晶具有六角形形狀,故GaN單晶可維持面內 方向中六角形軸的規則性之對稱。於此情形中,六角形軸 的規則性之對稱係最後被維持,即使在接合層。 第3 ( B )圖所示之面心立方結晶系統的(n丨)面採 用與第3 ( A )圖所示之六方結晶系統相同型樣之結晶面 。面心結晶系統的晶格常數α之値1 / W等於六方結晶系統 -20- (17) 1355755 的晶格常數α。由於晶格常數的差異較佳在20%內(類似 於六方結晶系統的情形),故即將使用於歐姆接觸層1〇6 、反射層107、及第一接合層108的面心立方結晶較佳具 有晶格常數在α=3.58Α至5.36Α的範圍。當使用具有在此 範圍內的晶格常數之以GaN爲基之.單晶時,有關的結晶定 向能在接合表面的垂直方向與接合表面的面內方向被排好 / α φ 順-便—提’結晶面之_符號的點“.,,表示米勒-布拉,維 斯指數(Miller-Bravais indices)代表結晶面的省略形式 。亦即,於六方系統中,例如GaN,結晶面通常以四個指 數(hkil )表示,其中指數“丨”係定義爲i = _ ( h + k)。於省 略此部分“ i ”的形式,係使用符號(h k . 1 )。— 作爲歐姆接觸層期望擁有的性質,該層影響p型半導 體層1 0 5上的接觸抗性係小。於本發明中,結晶結構與晶 格常數均必須落於上述的範圍內。 ® 關於歐姆接觸層106的材料,較佳使用Pt (面心立方 結晶結構,a =3.93A ) 、Ru (六方最大可能堆積結構( . hexagonal maximum likelihood packing structure) > a _ =2.70A) 、Re (六方最大可能堆積結構,α =2 76a) 、〇s (六方最大可能堆積結構,〇; = 2 · 7 4 A ) 、Rh (面心立方結 晶結構’ α =3_80A ) 、Ir (面心立方結晶結構,α =3 84a )、P d (面心ϋ方結晶結構,α = 3 8 9 a )、或其他鉑族元 素或銀(面心AL方結晶結構,α = 4 . 〇 9 A )。以上所列舉的 其他元素中,Pt、Ir、Rh、及ru較爲適合,且pt證實爲 -21 - (18) 1355755 特別地適合。 雖然對於獲得良好的反射,使用Ag於歐姆接觸層 1〇6係適合的,但此元素較Pt有更大的接觸抗性。因此, 允許使用Ag於一應用,使得不需要使用相當地高的接觸 抗性。 ' 爲了穩定地獲得低接觸抗性,歐姆接觸層106較佳具 有O.lnm或更多的厚度。具體而言,爲了獲得—致的接觸 φ 抗性’厚度爲Inm或更多。再者,由於與例如Ag合金相 比,歐姆接觸層106具有低反射因數,其較佳具有30nm 或更少的膜厚度,且較佳爲10nm或更少。 關於反射層1 07,可使用Ag、A1 (面心立方結晶結構 ,α:=4.()5Α)或類似物。爲了使Ag能夠獲得提升的抗腐 蝕性與抗溫度性,附加Mo、Cu、Nd或類似物是有效的。 因爲任何的這些元素附加的量係總是5%或更少,故此附 加引起晶格常數中不明顯的改變。爲了使A1獲得提升的 φ 平坦性,附加例如Nd是有效的。因爲此元素附加的量係 5 %或更少,故此附加引起晶格常數中不明顯的改變。 關於第一接合層108,任何單體金屬(simple metal) 或合金,只要該金屬或合金具有晶格結構,及晶格常數α =2.5 3 Α至3 .7 9 Α (六方結晶系統的情形),或晶格常數α =3 . 5 8 Α至5.3 6 Α (面心立方結晶系統的情形)。然而,當 該金屬在接合過程期間於真空中以惰氣離子束或惰氣中性 原子束照射時,該金屬的表面較佳係容易被活化。順便一 提,此處所使用的術語“活化”係指表面除去黏附的雜質及 -22- (19) 1355755 暴露懸盪接合(dangling bond )的狀態。由於金屬通常較 不具有於空氣中氧化的表面,故當該金屬與氧氣的親和性 降低時,金屬除去氧化物膜的容易性會成等比例增加。因 此,較佳係使用貴金屬。 可用於第一接合層108的金屬包含單體金屬(例如 Au、Ag、Ir、Pt、Pd、Rh、Ru、Re、及 Cu)或包含兩個 或更多種類的此等單體金屬之合金。 φ 用於第一接合層108的金屬係根據用於第二接合層 3 03的金屬來選擇,其將具體說明於下。當第二接合層 3 03允許使用單體金屬(例如Au、Ag、Ir、Pt、Pd、Rh、 及Cu,其採用面心立方結構)或包含兩個或更多種類的 此等單體金屬之合金時,可使用於第一接合層108的金屬 包含單體金屬(例如Au、Ag、Ir、Pt、Pd ' Rh、及Cu ) 或包含兩個或更多種類的此等單體金屬之合金。於此情形 中,第一接合層108與第二接合層303必須在接合表面的 φ 垂直方向與接合表面的面內方向具有相同的結晶之面心立 方結構及相同的結晶定向。 I 換句話說,當第二接合層303允許使用單體金屬(例 如Ru、Re,其採用六方最大可能堆積結構)或包含兩個 或更多種類的此等單體金屬之合金時,可使用於第一接合 層108的金屬包含單體金屬(例如Ru、Re,其採用六方 最大可能堆積結構)或包含兩個或更多種類的此等單體金 屬之合金。於此情形中,第一接合層108與第二接合層 303必須在接合表面的垂直方向與接合表面的面內方向具 -23- (20) 1355755 有相同的結晶之六方最大可能堆積結構及相同的結晶定向 〇 在反射層107與第一接合層108之間,可插入適於在 反射層107與第一接合層108之間提升黏著並防止互相擴 散的層。即使當此層安裝時,形成此層的單體金屬或合金 •需要具有晶格結構與晶格常數α=2.53Α至3.79AC六方結 晶系統的情形),或a =2.53 Α至3.79Α (面心立方結晶系 φ 統的情形)。舉例來說,當使用Ag於反射層107及Au 於第一接合層時,此兩層不可避免地引起互相擴散,因爲 Ag與Au係被完全地用於形成固溶體(solid solution)。 作爲防止此災難的互相擴散防止層允許使用Pt、Ru、 Re、Os、Rh、Ir、Pd、Ti (六方最密堆積結構,α =2.95A )、Hf (六方最密堆積結構,α =3.20 A ) 、Zr (六方最密 堆積結構,α =3.23A)或類似物。 第4圖爲槪要剖面圖,顯示第二堆疊的本體:之結構的 φ 範例。參考該圖式,第二堆疊的本體300係藉由具有晶格 匹配層302與第二接合層303以前述順序堆疊於導電基板 . 301上組構而成。順便一提,當導電基板301與第二接合 層3 03能夠保證晶格匹配性質時,晶格匹配層3 02不需被 精巧地安裝。 雖然導電基板3 0 1允許使用任何物質(只要此物質具 有導電性),較佳係使用具有導電性的矽單晶之(111) 面。由於矽單晶之(1 1 1 )面具有與GaN ( 〇〇 . 1 )面相同 的原子排列,其能夠使Au、Ag、Pt、Pd、Rh、Cu、Ir或 -24- (21) 1355755 類似物的面心立方結構之(1 1 1 )面與Ru、Re或類似物的 六方最密堆積結構之(00. 1)面容易地被定向。因此, 第二接合層303較佳由具有此面心立方結構或六方最密堆 積結構之金屬來形成。由於Si具有晶格常數α=5.43Α, 偏離具有面心立方結構之Au的晶格常數α=4·08Α達25% ‘ 之強度,故難以獲得直接定向。 對於將 Si 的(111)面上之 Au、Ag、Cu、Pt、Pd、 φ Rh、Cu、Ir或類似物的面心立方結構之(1 1 1 )面或Ru、 Re或類似物的六方最密堆積結構之(〇〇· 1)面定向之目 的,較佳係使用晶格匹配層3 〇2。 晶格匹配層302具有六方最密堆積結構與顯露Si的 (1 1 1 )面之對應側的長度之從晶格常數3.84 A的 20%內之偏離的事實係適合於使六方最密堆積結構之(〇〇 .1 )能夠被定向於Si的(1 1 1 )面上。由於Si係以單晶 形式使用,故只要晶格常數中的差異在2〇 %內’則結晶定 φ 向能在接合表面之面內方向排好。 關於Si的(1 1 1 )面之對應側的長度α/万之從晶格常 數 3.84A之偏離,使用 Hf (六方最密堆積結構,α =3.20Α ) 、Mg (六方最密堆積結構,a =3_21 A ) 、Zr (六 方最密堆積結構,α =3· 23 A)於晶格匹配層3 02證實係適 合的。 以S i單晶形成的基板3 0 1較佳在晶格匹配層3 0 2沈 積爲膜之前移除表面氧化物膜。表面氧化物膜較佳被移除 ,因爲其存在導致顯著地抑制反射S i的(1 1 1 )面之結晶 -25- (22) 1355755 成長。關於移除表面氧化物膜的手段,實施於真空 偏飩刻方法證實爲適合的。 當使用Hf、Mg、或Zr於晶格匹配層3 02時, 形成晶格匹配層302之Hf、Mg、或Zr的(00.] 上之六方結晶系統之(00_ 1)面能夠定向,晶格 • 的差異較佳在20%內。只要此差異在此範圍內,則 向能在接合表面之面內方向排好。因此,使用於第 φ 層303的六方結晶系統之晶格常數較佳在α =2. 3.84範圍內。順便一提,由於定向爲(〇〇.丨), 數c可採用任何強度。 面心立方結晶系統的(111)面採用與第3圖 六方結晶系統之(〇〇 · 1 )面相同型樣之結晶面。 晶系統的晶格常數α之値1 / W等於六方結晶系統的 數〇:。由於晶格常數的差異較佳在2 0 %內(類似於 晶系統的情形),故即將使用於第二接合層3 0 3的 φ 方結晶較佳具有晶格常數在α =3·65Α至5.42Α的範 晶格常數在此範圍內時,接合表面的垂直方向與接 的面內方向之結晶方向能在晶格匹配層3 0 2被排好 « 第二接合層3〇3(與應用於第一接合層108相 )允許使用單體金屬(例如Au、Ag、Ir、Pt、Pd Ru、Re、及Cu)或包含兩個或更多種類的此等單 之合金之事實證實針對晶格匹配層3〇2考慮定向是 。當選擇Cu時,第二接合層3 03能藉由以膜的方 例如Au於晶格匹配層3 02上且之後以膜的方式沈希 裝置的 爲了使 )定向 常數中 結晶方 二接合 5 8 A至 晶格常 所示之 面心結 晶格常 六方結 面心立 圍。當 合表面 〇 同理由 、Rh、 體金屬 適合的 式沈積 蒙Cu於 -26- (23) 1355755 其上而獲得。 至此已說明使用晶格匹配層302 (爲了定向81的( 111)面上之 Au、Ag、Cu、Pt、Pd、Rh、Cu、Ir 或類似 物之面心立方結構的(1 1 1 )面或Ru、Re或類似物的六方 最密堆積結構之(〇〇♦ !)面)之情形’以下將說明在晶 格匹配層302之位置使用定向調整層之情形。 以下程序可用於下列目的:使Au、Ag、Cu、Pt、Pd φ 、Rh、Cu、Ir或類似物之面心立方結構的(1 1 1 )面、或 Ru、Re或類似物的六方最密堆積結構之(〇〇 . 1 )面能夠 在Si的(111)面上成長。 亦即,該成長係藉由例如RCA清潔完全地清潔具有 (111)面之矽單晶基板(導電基板301)的表面,接著將 清潔過的表面以稀釋的氫氟酸進行氫終結(hydrogen termination ),之後藉由使用提供極高程度真空的膜形成 裝置來產生膜的沈積。藉由較佳地固定氫氟酸的濃度於大 φ 約0.1至2wt%的範圍並執行該處理達約1至20分的範圍 期間,能夠實現具有(1 1 1 )面的矽單晶基板之表面的氫 _ 終結。真空裝置中所獲得的真空之最終程度較佳爲越高越 好’因爲在膜沈積過程期間,不純的空氣(例如氧或氮) 之發生會導致清潔過的表面無法保持未受損傷(intact) 。真空裝置中所獲得的真空之最終程度較佳爲l〇xl〇-4pa 至 l.〇xl(T8Pa,且更佳爲 5.0xl(T5Pa 至 l.〇xi〇-6pa。由於 當真空的程度增加時,獲得磊晶成長的容易性成等比例增 力口 ’故使真空裝置獲得1 .0x1 〇-8Pa的成果會承擔以下缺點 -27- (24) 1355755 :該裝置需要提供具有大容量的排氣之排放系統,且該真 空裝置需要經歷長時間的烘烤處理。當具有(111)面的 矽單晶基板的表面已經歷氫終結時,可在高程度的真空( 較佳超過1.0xl(T4Pa,更加超過5.0xl(T5Pa)下實現良好 的嘉晶成長。 在前述的金屬中,Ag與Si沒以形成矽化物,因此能 實現最容易地良好磊晶成長於具有(Π1)面的矽單晶基 板的表面。 —般認爲,當Si的(111)面具有7x7結構時,Ag 獲得磊晶成長於(1 1 1 )面。然而,磊晶成長有缺少生產 效率的缺點,因爲爲了實現(1 1 1 )面的7x7結構,矽單 晶基板需要經歷在約1 200°C的高溫下之超高程度的真空( 約 1 .0x1 (T8Pa)之處理。藉由使用本發明的程序,即使根 據一般室溫下之膜的沈積,仍能夠在(111)面獲得Ag或 Ag合金的慕晶成長。 # 雖然Ag (作爲單體金屬)足以達到獲得Si之(1 1 1 )表面上的磊晶成長之目的,爲了提升與Si單晶基板的 .黏著性與Ag的抗-熱性,可加入Cu、Nd、Mo、C、In、Sn 或類似物。 關於以膜的方式沈積Ag的手段,可使用能在真空獲 得膜的沈積的所有方法,例如噴濺法、氣相沈積法、MBE 法、及脈衝雷射沈積(P L D )法。然而,較佳係使用噴濺 法,因爲其相對地容易地產生高程度的真空且在生產效率 勝出。 -28 - (25) 1355755 膜的沈積可在室溫或提高的溫度中實施,視較佳的情 況而定。 在將Ag以膜沈積在具有(111)面的矽單晶基板之表 面的情形中,所沈積的膜不需做任何更改即可作爲接合層 。然而,爲了獲得此接合層,較佳係使用 Au、Pt、Pd、 • Rh、Ir、Ru、或Re (其較Ag不容易氧化)。更加係使用 Au。於此情形中,Ag與Au不可避免地引起互相擴散,因 φ 爲Ag與Au係被完全地轉換成固溶體。爲了防止此災難 ,在Ag層上使用互相擴散防止層是有效的。由於此互相 擴散防止層之形成需要Au的磊晶成長,故形成互相擴散 防止層的單體金屬或合金需要具有晶格結構與晶格常數α = 3.58Α至 5.36Α (六方結晶系統的情形)或α=3.58Α至 5.36Α (面心立方結晶系統的情形)。因此,互相擴散防 止層允許使用Pt、Ru、Re、Os、Rh、Ir、Pd、Ti(六方最 密堆積結構,a =2.95A ) 、Hf (六方最密堆積結構,a • =3.20A)、或Zr(六方最密堆積結構,α=3.23Α)或類似 物。 關於沈積歐姆接觸層1 06、反射層1 07、互相擴散防 止層、及第一接合層108 (其形成第一堆疊的本體)、及 晶格匹配層3〇2、定向調整層、及第二接合層3 03 (其形 成第二堆疊的本體)之手段,已知的沈積方法(例如氣相 沈積法、噴濺法、及化學氣相沈積(CVD )法)是可用的 〇 反射層107、互相擴散防止層、及第一接合層108 ( -29- (26) (26)1355755 其形成第一堆疊的本體100)、及晶格匹配層3 02、定向 調整層、互相擴散防止層、及第二接合層3 03 (其形成第 二堆疊的本體3 00 )不需特別限制膜厚度。然而,爲了獲 得良好的結晶性,它們較佳各有lnm或更多。由於增加膜 厚度的結果之結晶性的惡化沒有特別地發生,故沒有定義 膜厚度的上限。然而,以生產率的觀點,上限較佳爲 1 Ο μ m或更少。 第5圖爲示意圖,顯示接合第一堆疊的本體與第二堆 疊的本體之步驟。兩個接合樣品402 (第一堆疊的本體 100與第二堆疊的本體300 )係分別地附加至兩個基板固 持器401,將這些接合樣品402的表面(第一接合層108 的接合表面與第二接合層303的接合表面)以來自惰氣離 子束源403的惰氣離子束或以來自惰氣中性原子束源403 的惰氣中性原子束照射(第5 ( A )圖),之後,將接合 樣品402個別的接合表面置於彼此的上部(第5 ( B )圖 )° 該接合可藉由任何方法(可在真空中接合該接合層的 表面同時該表面保持在活化狀態(具有暴露懸盪接合的狀 態))來實現。然而,較佳係在如上所述以惰氣離子束或 惰氣中性原子束照射之後,使接合表面置於彼此的上部。 由於在以惰氣離子束或惰氣中性原子束照射接合表面 的時序之後及在接合表面置於彼此的上部的時序之前,需 要特定期間(例如1秒至60秒),接合層的表面會受污 染(氣體的再黏著)的可能性是無可否認的。因此,較佳 -30- (27) 1355755 藉由保持真空裝置中最終程度的真空於l(T4Pa或更少的等 級(更佳爲l(T5Pa或更少),以減少不純的氣體之量。 較佳於接合過程期間執行加壓,因爲其導致接合強度 的提高。加壓的程度較佳在〇. IMpa至lOOMpa的範圍。若 此程度少於0.1 Mpa,則壓力將太弱而無法獲得足夠的接 合強度。若此程度超過lOOMpa,則壓力將可能損壞基板 。具體而言,程度係於IMpa至lOMpa的範圍。 | 關於惰氣,任何氣體都可使用,只要其爲惰性的。然 而,較佳係使用He、Ne、Ar、Kr、或Xe。特SU地,Ar係 更適合,因爲期能以低成本取得。 爲了提闻接合強度,較佳於接合期間或之後施加熱。 當基板101係由藍寶石形成且導電基板301係由矽單晶形 成時,此加熱所達到的溫度較佳爲2 00 °C或更少,因爲藍 寶石與矽具有很大差異的熱膨脹係數。 爲了在接合過程期間降低接合強度與接合介面的抗性 ^ 之分量,其滿足:第一接合層108與第二接合層303在結 晶結構上相同。然而,更適合的是:第一接合層108與第 ,二接合層303之間晶格常數的差異在5%內。更適合的是 :第一接合層108與第二接合層3 03爲種類相同的物質。 舉例來說,當第一接合層108係由Au形成且具有結晶定 向(111)於接合表面的垂直方向時,較適合的是:第二 接合層303亦由Au形成且亦具有結晶定向(in)於接合 表面的垂直方向。 在第一堆疊的本體100與第二堆疊的本體300接合之 -31 - (28) 1355755 後,基板101被除去。關於移除基板101的手段,可使用 任何已知技術例如硏磨、蝕刻與雷射發射(laser liftoff) 而沒有任何限制。當採用雷射發射法時,較佳係使用KrF 準分子雷射(波長248nm)或ArF準分子雷射(波長 1 9 3 nm )。 在移除基板之後,藉由硏磨或蝕刻法將緩衝層(GaN 層102)移除,以暴露n型半導體層103。 φ 接著,如第6圖所示,於η型半導體層103上形成負 電極502,而於導電基板301的背表面上形成正電極501 〇 關於負電極502,已知有許多組成與結構的負電極。 可採用任何這些已知的負電極而沒有任何限制。 關於正電極501,已公知有許多使用例如Au、Α卜Ni 、及Cu的材料之結構。可採用任何這些已知的材料而沒 有任何限制。 # 在形成負電極502與正電極501之後,共同地生產於 晶圓的裝置被分割,以最終獲得本發明之以G a N爲基之半 , 導體發光裝置1A ’如第7圖所示。關於執行此分割的手 段,可使用任何公知的技術例如雷射刻劃法與切割法而沒 有任何限制。 接著’將說明上述之藉由使用以GaN爲基之半導體來 組構燈(1 a m p )的情形。
第8圖爲槪要剖面圖,顯示本發明之燈的—範例。顯 示於第8圖的燈80係由將本發明之上與下電極型以GaN -32- (29) 1355755 爲基之半導體裝置1A加工處理成(錐形)外殼 殼設置於適當位置而產生。其可藉由任何公知方 具體而言,其可藉由將以GaN爲基之半導體裝霭 電極5 0 1以導電黏著劑(例如銀膏)黏著至框架 ( 框架對81與82其中一者),並將以GaN爲基之 _ 置1A的負電極5 02以導線83黏著至以金製成 ,之後以透明樹脂製成的模具84模製以GaN爲 φ 體裝置1A的周圍。 現在將參考第9圖至第14圖詳細說明本發 。然而,本發明不限於這些範例。 範例1 : 如第9圖所示,以藍寶石單晶形成的基板1 氮化鎵(GaN)爲基之混合物半導體層係透過緩: 1 (由 A1N形成)而堆疊。以氮化鎵爲基之混合 φ 層係由以下所構成:η型半導體層113,係將 GaN的下層112-2(具有厚度4μπι) 、Ge慘雜的 .層(具有厚度2μπ〇 、及η型In〇.iGa()9N包覆層 度0·02μιη)依所述順序堆疊;多量子井結構之發 ,係以五次循環堆疊而成,各循環包含Si摻雜;; 阻fe·層(具有厚度1 6μm )與InQ.G6GaQ.94N井層 度2·5μηι) ’最後在其上沈積一阻障層;及ρ型 115,係將Mg摻雜之ρ型Al0.07Ga0.93N包覆層 度Ο.ΟΙμιη)與Mg摻雜之ρ型AU.o2Gao.98N接觸 並將此外 法製成。 [1A的正 81 (其爲 半導體裝 的框架82 基之半導 明之範例 11上,以 衝層1 12- 物半導體 未摻雜之 η型接觸 (具有厚 $光層1 1 4 匕GaN的 (具有厚 半導體層 (具有厚 層(具有 -33- (30) (30)1355755 厚度〇.18μπι)依所述順序堆疊,且藉由以所述順序將這 些組件層堆疊而成。 於最後得到的組構中,η型GaN接觸層具有載子濃度 lxl019c//T3、GaN阻障層具有 Si摻雜含量lxl〇17c»T3、p型 AlGaN接觸層具有載子濃度5xl018cw-3、且p型AlGaN包覆 層具有Mg摻雜含量5xlOl9c»T3。 以GaN爲基之混合物半導體層的這·些組件層112-2、 113、114、及115係藉由MOCVD法在相關技術領域中之 已知的一般條件下堆疊。 接著,於P型半導體層115上,藉由噴濺法沈積厚度 爲1.5nm的Pt層以作爲歐姆接觸層1 16。 然後,藉由噴濺法使Ag沈積作爲反射層1 17-1 (厚 度爲20nm )、Pt作爲互相擴散防止層1 17-2 (厚度爲 2〇nm ) 、Au作爲第一接合層118(厚度爲20nm),依此 順序而獲得第一堆疊的本體1 1 0。 爲了測定第一接合層118的定向,將第一堆疊的本體 1 1 〇進行面內X光測定。2 0 / φ的測定之結果係顯示於第 1〇圖。參考第10圖,橫座標圖示2 0而縱座標圖示A.U. (任意單位),亦即藉由將以X光偵測器計數的數目所獲 得的値除以時間。由於Au ( 220 )峰値於第1 0圖中確認 ,可安全地推導出發生於表面的垂直方向之Au( 111)定 向。第1 1圖顯示完成測定之φ的結果,其中2 0固定於 Au ( 220 )峰値。參考第1 1圖,橫座標圖示φ而縱座標 圖示A.U.。第11圖顯示六個等距離之的分離的峰値,且 -34- (31) 1355755 明確地表示對稱的六重軸。此事實允許安全£ 係嘉晶成長於p型接觸層。其中一個峰値的進 形的結果係顯示於第12圖。該峰値的半値寬 2.8°,該値大於對於P型GaN層且顯示於第 0.25°。此事實可藉由假定Au被轉換成多晶且 * 以分與輕微的變動於定向來解釋。 接著,於由Si單晶(具有(1 1 1 )面作爲 φ 成之導電基板3 1 1上’藉由噴濺法以所述順序 爲晶格匹配層312(厚度爲20nm)、將Au沈 合層3 1 3 (厚度爲20nm )。順便一提,在沈積 3 1 2之H F於導電基板3 1 1之前,藉由偏蝕刻 中從導電基板3 1 1之上側移除表面氧化物膜。 接著,第一堆疊的本體110與第二堆疊的 於真空裝置中接合,同時第一接合層Π8與 313之個別的接合表面係置於彼此的上部。此 φ 空裝置中的最終真空程度設爲l.〇xl〇_5Pa,將 皆以Ar氣中性原子束照射達一分鐘,並藉由施 壓力而接合。在接合過程期間、之前、及之後 » 處理。 接著,藉由雷射發射法從接合第一堆疊的: 第二堆疊的本體310而成之本體移除基板111 射係以ArF準分子雷射實施,其每次發射之雷 設爲700μιηχ700μιη而能量密度在1 000mJ/cm2。 接著,藉由乾蝕刻法移除由A1N形成之緩 β推斷:Au 一步詳細情 (Φ 50)爲 13圖之値 因此被導引 其表面)形 將Hf沈積 積爲第二接 晶格匹配層 於噴濺裝置 本體3 1 0係 第二接合層 時,由於真 該等接合層 丨加5Mpa的 ,不執行熱 本體1 10與 。該雷射發 射照射面積 衝層1 1 2 -1 -35- (32) (32)1355755 與由GaN形成之未摻雜之GaN的下層112-2而暴露η型 半導體層113。 然後,於η型半導體層113之表面上,以氣相沈積法 將ITO (Sn02: 10wt%)沈積400nm的厚度。隨後,於 ITO 5 12-1之表面的中間部分,以氣相沈積法沈積由Cr ( 40nm )與 Au ( lOOOnm )形成之負電極 512-2。負電極 5 1 2-2係藉由公知的光刻技術與發射技術而圖案化。 再者,於導電基板311的表面上,以氣相沈積法沈積 由Au( lOOOnm)形成之正電極511。 接著,藉由切割法分割因此獲得的晶圓,以獲得以 GaN爲基之半導體發光裝置1B,各面積爲350 μιη2,如第 1 5圖所示。 評價方法:將以GaN爲基之半導體發光裝置1Β設置 於TO-1 8罐封裝並測試於施加20mA的電流之發光輸出P〇 及操作電壓Vf。 爲了決定黏著的性質,測試在切割成以GaN爲基之半 導體發光裝置之前之晶圓的膜分離性質。對於此測試,採 用結合日本工業標準(JIS H8062-1992)所描述的方法與 熱震測試(heat shock test )之加速的測試。 首先’在切割成以GaN爲基之半導體發光裝置之前之 晶圓中,以切割刀於格型樣中依1 mm的間隔切割線性刮 痕。這些刮痕係形成可到達導電基板3 i i的表面之深度。 隨後’在保持於4〇〇°C的烤箱中將該晶圓加熱30分鐘、在 突然地於2 0 °C的水中冷卻、然後弄乾。 -36- (33) 1355755 接著,黏著膠帶(12 mm寬的賽璐玢(cellophane )膠 帶,由Nichiban Co. Ltd.製造)係黏於由刻痕的痕跡所定 義並準備藉由切割來分割之以GaN爲基之半導體發光裝置 的表面部分、用以緊密黏著表面部分(沒有留下任何間隔 )、及剝去(peeling)表面部分。於此情形中,總共1〇〇 個部分的發光裝置表面,各面積爲lmm2(已以刮痕分割 ),計算剝落後仍餘留的部分之數量。當餘留部分總共有 φ 1〇〇時,可顯示沒有膜分離。 範例2 : 以藍寶石單晶形成的基板1 1 1上,組件層(即緩衝層 112-1、下層112-2、η型半導體層113、發光層114、及p 型半導體層1 1 5 )係與範例1相同以所述順序來堆疊。 然後,從Ρ型半導體層115至緩衝層112-1的以GaN 爲基之半導體的組件層係根據公知的光刻方法藉由乾蝕刻 • 進行控掘,以分割成如第16圖所示。此時,藉由形成錐 狀的抗蝕層,於基板1 1 1上的組件層之側面同樣形成爲錐 狀,而產生錐形層1 1 9。 然後,於構成錐形層119的表面之P型半導體層115 上,藉由噴濺法以所述順序沈積1 . 5nm厚的Pt層作爲歐 姆接觸層116、沈積20nm厚的Ag層作爲反射層117-1、 且沈積20nm厚的Au層作爲第一接合層1 18。藉由公知的 光刻方法將歐姆接觸層、反射層、互相擴散防止層、及第 一接合層沈積於P型半導體層上而獲得第一堆疊的本體。 -37- (34) 1355755 因此’範例2的第一堆疊的本體與範例1的第一堆疊 的本體的不同在於:其具有從緩衝層112-1至p型半導體 層115的組件層形成錐形層。 第二堆疊的本體係以上述範例1相同方式製成。隨後 ,第一堆疊的本體與第二堆疊的本體之接合;從第一堆疊 的本體移除基板、緩衝層、及下層:及電極的形成,係以 與範例1相同的方式實施。結果,具有面積爲3 5 Ομπι2之 φ 以GaN爲基之半導體發光裝置1C終於製成,如第17圖 所示。 如此獲得之以GaN爲基之半導體發光裝置1 C係以範 例1的程序來評價發光輸出P〇、操作電壓Vf、及黏著性 質。 範例1與範例生產條件與評價的結果係顯示於以下的 表1。
-38- 1355755
£ 剝落測 成後仍 餘留的 部分之 數量 〇 100 o 100 o o o ο ο Ο ο 〇 〇 Ο ο ο ο 〇 〇 〇 〇 ο ο o V) v〇 Ο σ\ 〇 cn rn cn cn (N cn cn cn CN cn cn cn (Ν cn CN cn (N ΓΟ CO »〇 CO ί/Ί rn 卜 cn 〇〇 cn Po (mW) (N 卜 卜 卜 v〇 ν〇 v〇 卜 ν〇 卜 Ό VO v〇 v〇 ό 晶格匹配層 厚度 (nm) S S 宕 宕 摧 m CN CN 組成 X X X N X <4Η K X K X 4-. X <+-( ffi 第二接合層 定向 1(111) 1 | (ill) —I 1 (⑴)1 1(111) 1 1(111) 1 1(111) 1 1(111) 1 1(111) 1 1(111) 1 丨(⑴)1 /—N • Ο /*~N • Ο 0 丨(111) 1 〇ιυ 1 摧 (111)+ (200) (ill) ! (200)+ i (110) 厚度 (nm) 組成 <c < < Ρ < α: 2 ί§ <υ ω) P: P: P < 第一接合層 定向 (111) i (111) 1 (m) 1 1(111) 1 (⑴)1 (111) 1 (111) 1 (111) 1 (111) 1 (111) 1 s ο v_/ /—Ν Ο (111) (111) (111) (ill) (111) (200)+ (HO) 厚度 (nm) .組成 ί3 < < i3 < < < ω) Ρ: 2 <υ < P < P < a: 幽 捏 厚度 (nm) S Wf 摧 摧 璀 摧 摧 flee m 要 N 組成 P: A: 抵 5: P: 株 $: K £ $: 幽 if1 厚度 (nm) o CN s 組成 W) W) ^ω) ω) ^ω) ω) W) ω) W) 丨範例1 範例2 範例3 範例4 範例5 範例6 範例7 範例8 範例9 範例10 丨範例Π I 丨範例12 | 1 mm ΐ31 範例14 比較的 範例1 比較的 範例2 比較的 範例3 比較的 範例4 -39- • (36) 1355755 範例3至14 : 以GaN爲基之半導體發光裝置係藉由採用範例2的程 序且使反射層、互相擴散防止層 '第一接合層、第二接合 層、及晶格匹配層以表1所示條件來改變而製成,並以範 例2的相同方式來評價。 比較性範例1至4 : φ 以GaN爲基之半導體發光裝置係藉由採用範例2的程 序且使反射層、互相擴散防止層、第一接合層、第二接合 層、及晶格匹配層以表1所示條件來改變而製成,並以範 例2的相同方式來評價。 如範例1所示,允許沒有剝落展現低操作電壓之以 GaN爲基之半導體發光裝置係藉由使第一接合層與第二接 合層使用Au(Au具有相同的物質種類與面內定向及垂直 定向)而獲得。範例1與範例2的不同係針對以GaN爲基 φ 之半導體發光裝置是否進行錐狀加工之問題。因此,比較 範例1與範例2可知:爲了提升輸出,錐狀加工係適合的 . 。由於錐狀加工導致程序的步驟增加,可做出其選擇以符 合使用目的。 如範例3所示’當反射層使用A1時,不需要互相擴 散防止層。然而’使用A1易於引起輕微的反射係數下降 ,因而輕微地降低輸出。Ag承擔遷移等問題。因此,可 選擇採用Ag與A1以符合使用目的。 接著,於範例6至14中,爲了防止互相擴散,係安 -40- (37) (37)1355755 裝互相擴散防止層於在使用Au(引起與Ag全體轉換成固 溶體之物質)與Pd於第一接合層之情形,且該互相擴散 防止層並非謹慎地使用於使用其他金屬的情形。 範例6至12顯示:於第一接合層與第二接合層中使 用 Ag、Cu、Pt、Pd、Rh、Ir、Ru、及 Re 來代替 Au 會與 使用Au有相同的效果。 範例13顯示:即使當第一接合層使用Au且第二接合 層使用Ag且這些接合層因此涉及Au與Ag (亦即不同種 類的金屬)的接合時’因爲Au與Ag具有相同的面心立 方結構且限制晶格常數的差異在0 · 2 %內,故需要良好的 接合。 範例14顯示:即使當第一接合層使用Au且第二接合 層使用Pt且這些接合層因此涉及Au與Pt(亦即不同種類 的金屬)的接合時,因爲Au與Pt具有相同的面心立方結 構且限制晶格常數的差異在0.4 %內,故需要良好的接合 〇 比較性範例1顯示:當由Au形成的第一接合層的( 111)面係直接施加至導電基板由矽形成的(111)面時, 因爲晶格常數25 %的差異,故不需接合。 比較性範例2顯示:由於Pt (存在於晶格匹配層)引 起不止(111)定向還有(200)定向於矽(111)面,故 相關定向沒有排列於一個軸且因此黏著較差。 比較性範例3顯示:當第一接合層使用Cu且第二接 合層使用Au且這些接合層因此涉及Cu與Au (亦即不同 -41 - (38) 1355755 種類的金屬)的接合時,因爲(:11與八^^具有差異 的晶格常數(儘管具有相同的面心立方結構)’ 良好的接合。 比較性範例4顯示:即使當第一接合層與第 '使用相同種類的金屬,相關定向沒有排列於一個 •黏著較差,其證據係:具有面心立方結構的Cr Η )與(1 1 Ο )的結晶定向。 範例1 5 : 顯示於第9圖的第一堆疊的本體110係以與 同方式製備。另一方面,顯示於第18圖的第二 體3 20係以下列程序製備。具體而言,第二堆 3 2 0係藉由而製備。 藉由噴濺法以所述順序於由Si單晶形成的 (具有(111)面作爲其表面)上沈積50nm厚的 φ 爲定向調整層3 22、沈積20nm厚的Pt層作爲互 止層323、且沈積2〇nm厚的Au層作爲第二接合j . 順便一提,在沈積A g之前,將矽基板3 2 1 ; 清潔並以稀釋的氫氟酸(0.5 wt% )進行處理達1 噴濺裝置中的最終真空等級爲l.〇xl〇-5Pa。 爲了測定沈積於其(1 1 1 )面(Si ( 1 1 1 )面 的定向,將砂基板321 (於將Ag沈積20nm的厚 (1 1 1 )面之階段)進行面內X光測定。測定2 6 果係顯示於第1 9圖。由於Ag ( 2 2 0 )峰値的存 在12%內 故不需要 二接合層 軸且因此 !示(200 範例1相 堆疊的本 疊的本體 導電基板 Ag層作 相擴散防 罾 324 ° 進行RCA 0分鐘。 "之 Ag 度於其Si 1 / Φ的結 在係於圖 -42- (39) 1355755 中確認,可安全地推導出發生於表面的垂直方向之Ag( 111)定向。第20圖顯示完成測定之φ的結果,其中20 固定於Ag( 220)峰値。圖中顯示六個等距離之的分離的 峰値,且明確地表示對稱的六重軸。此事實允許安全的推 ’斷:Ag係磊晶成長於Si ( 1 1 1 )。順便一提,第20圖中 •峰値的半値寬(φ 50 )爲2.4°,如第21圖所示。 再者,矽基板321 (於完成沈積於由Au形成之第二 φ 接合層324之階段)係進行面內X光測定。測定2 0 / φ 的結果係顯示於第22圖。由於Au ( 220 )峰値的存在係 於圖中確認,可安全地推導出發生於表面的垂直方向之 Ag (111)定向。第23圖顯示完成測定之φ的結果,其 中固定於Au( 220 )峰値。圖中顯示六個等距離之的 分離的峰値,且明確地表示對稱的六重軸。此事實允許安 全的推斷:Au係磊晶成長於S i ( 1 1 1 )。順便一提,第 2 3圖中峰値的半値寬(φ 5 0 )爲1 · 6°,如第24圖所示。 φ 各具有面積爲350μπι2的以GaN爲基之半導體發光裝 置1D係藉由:以與範例1相同的方式接合第一堆疊的本 _ 體110與第二堆疊的本體32〇;以與範例1相同的方式形 成ITO 522- 1、負電極522-2、及正電極522;及藉由切割 來分割因而製備的晶圓,而獲得。 如此獲得之以GaN爲基之半導體發光裝置1D係以範 例1的程序來評價發光輸出P〇、操作電壓Vf、及黏著性 質。發光輸出P〇爲12mW、操作電壓Vf爲3.0V、及剝落 後仍餘留的部分之數量爲1 00,亦即表示無剝落的強度。 -43- (40)1355755 範例15的生產條件與評價(發光輸出P〇、操作電壓 Vf、及剝落測試後仍餘留的部分之數量)的結果係顯示於 以下的表2。
-44- (41)1355755
^ $ S N rM 荖链鎧插胃 〇 ο ο 00 in >> 〇 cn cn oo 寸· Ρο (mW) CN 1-— 卜 cn 幽 m 1»Γ1 fPaf 厚度 (nm) ilifd m 組成 ω) W) i (ill) (111) (200)十 (110) 幽 飽 ll 厚度 (nm) 截 組成 < C < g-接合層 I 1(111) 1 1(111) 1 (200)+ (110) 厚度 ㈣ 組成 < < < 捏 4X §1 4® 鹳 N 組成 pC *t71 gl 組成 ω) ω} ω) 1範例15 1 1 mm i61 比較的 範例5 -45- (42) (42)1355755 範例1 6 : 如第26圖所示的以GaN爲基之半導體發光裝置1E 係藉由將由如上所述之範例15所製備的第一堆疊的本體 110以與範例2相同的方式加工成錐形而製備。因此,範 例16與範例15之不同處僅在於將第一堆疊的本體110加 工成錐形》 如此獲得之以GaN爲基之半導體發光裝置1E係以範 例1的程序來評價發光輸出P〇、操作電壓Vf、及黏著性 質。發光輸出P〇爲17mW、操作電壓Vf爲3.1V、及剝落 後仍餘留的部分之數量爲100,亦即表示無剝落的強度。 比較性範例5 : 以GaN爲基之半導體發光裝置係藉由範例1 6的程序 同時藉由噴濺法以所述順序於具有(1 1 1 )面作爲其表面 之Si單晶上沈積50nm厚的Cr、20nm厚的Cu層作爲第 二接合層而製備’並以與範例15與16相同的方式來評價 。至於評價的結果,發光輸出P〇爲13mW、操作電壓Vf 爲4.6V、及剝落後仍餘留的部分之數量爲58。爲了測定 第二接合層的定向,將該裝置進行面內X光測定。第27 圖顯示完成測定之φ的結果,其中20固定於Au(220) 。此圖顯示沒有可識別的峰値,因此表示沒有可識別的對 稱的六重軸之徵象。再者,面外(out-plane) X光測定( 0/20 法)顯示 “(Η!) 、au(220)、及 Au(200) 可識別的峰値’亦即表示於表面的垂直方向中單軸定向不 -46 - (43) 1355755 存在的事實。 產業利用性: 藉由將導電基板接合至由將以GaN爲基之半導體堆疊 於基板所產生之堆疊的本體然後於該堆疊的本體側移除基 •板,可提供能提高接合強度並在接合介面充足地減低抗性 分量的以GaN爲基之半導體發光裝置。 【圖式簡單說明】 第1(A)至1(C)圖爲示意圖,顯示根據本發明之 用以製造以GaN爲基之半導體發光裝置的方法之程序的步 驟。 第2圖爲槪要剖面圖,顯示第一堆疊的本體之結構的 範例。 第3 ( A )圖爲範例示意圖,顯示六方結晶系統相同 φ 型樣之晶格常數α,而第3(B)圖爲範例示意圖,顯示 面心方結晶系統之晶格常數<2。 第4圖爲槪要剖面圖,顯示第二堆疊的本體之結構的 參 範例。 第5(A)圖與第5(B)圖爲示意圖,顯示第一堆疊 的本體與第二堆疊的本體之接合。 第6圖爲槪要剖面圖,顯示藉由剝去而移除基板之後 ,於接合之產品上形成正電極與負電極的結果。 第7圖爲槪要剖面圖,顯示於最終狀態的以GaN爲基 -47- (44) 1355755 之半導體發光裝置。 第8圖爲槪要剖面圖,顯示本發明之燈的—範例。 第9圖爲槪要剖面圖,顯示範例1之第一堆疊的本體 〇 第10圖爲不意圖,顯不範例1中第一接合層之20 • / Φ的測定之結果。 第11圖爲不意圖’顯不完成測定之φ的結果,其中 φ 20固定於第10圖中之AU (220)峰値。 第12圖爲示意圖,顯示第11圖中—個峰値的細節, 並圖示第一接合層中之峰値半値寬(Φ50)。 第13圖爲示意圖,顯示範例1之第一堆疊的本體中 之p型以GaN爲基層之峰値半値寬(φ50)。 第14圖爲槪要剖面圖’顯不範例1之第二堆疊的本 體。 第15圖爲槪要剖面圖,顯不範例1之於最終狀態的 φ 以GaN爲基之半導體發光裝置。 第16圖爲範例2中錐狀加工的範例圖。 第1 7圖爲槪要剖面圖,顯示範例2之於最終狀態的 , 以GaN爲基之半導體發光裝置。 第1 8圖爲槪要剖面圖,顯示範例1 5之第二堆疊的本 體。 第19圖爲示意圖,顯示範例15中第二堆疊的本體中 之定向調整層2 0 / φ的測定之結果。 第2〇圖爲示意圖,顯示完成測定之φ的結果,其中 -48 - (45) 1355755 20固定於第19圖中之Ag(220)峰値。 第21圖爲示意圖,顯示第20圖中一個峰値的細節, 並圖示定向調整層中之峰値半値寬(Φ50)。 第22圖爲示意圖,顯示範例15之第二堆疊的本體中 之第二接合層之20/Φ的測定之結果。 •第23圖爲示意圖,顯示完成測定之φ的結果,其中 20固定於第22圖中之Au(220)峰値。 φ 第24圖爲示意圖,顯示第23圖中一個峰値的細節, 並圖示第二接合層中之峰値半値寬(Φ50)。 第25圖爲槪要剖面圖,顯示範例1 5之於最終狀態的 以GaN爲基之半導體發光裝置。 第26圖爲槪要剖面圖,顯示範例1 6之於最終狀態的 以GaN爲基之半導體發光裝置。 第27圖爲示意圖,顯示完成測定之φ的結果,其中 2 0固定於比較性範例5之第二接合層中的Ag ( 220 )峰 • 値。 【主要元件符號說明】 1 :以GaN爲基之半導體發光裝置 1 A :以GaN爲基之半導體發光裝置 1B :以GaN爲基之半導體發光裝置 1C :以GaN爲基之半導體發光裝置 1 D :以GaN爲基之半導體發光裝置 1 E :以GaN爲基之半導體發光裝置 -49- (46)1355755 I 0 :堆疊的本體 II :基板 1 2 :組件層 1 3 :中間層 1 4 :第一接合層 30:第一堆疊的本體 3 1 :導電基板
3 2 :中間層 3 3 :第二接合層 80 :燈 81 :框架 82 :框架 102 : GaN 層 103 : n型半導體層 1 04 :發光層
1 0 5 : ρ型半導體層 1 0 6 :歐姆接觸層 1 〇 7 :反射層 1 〇 8 :第一接合層 1 1 0 :第一堆疊的本體 1 1 1 :基板 1 1 2 -1 :緩衝層 1 13 : η型半導體層 1 14 :發光層 -50- (47)1355755 1 15 : p型半導體層 1 1 6 :歐姆接觸層 1 1 7 - 1 :反射層 1 17-2 :互相擴散防止層
1 18 :第一接合層 1 1 9 :錐形層 3 00:第二堆疊的本體 3 0 1 :導電基板 3 02 :晶格匹配層 3 03 :第二接合層 310:第二堆疊的本體 3 1 1 :導電基板 3 1 2 :晶格匹配層 3 13 :第二接合層 320:第二堆疊的本體 321 :矽基板 3 22 :定向調整層 3 23 :互相擴散防止層 3 24 :第二接合層 4 〇 1 :基板固持器 4 0 2 :接合樣品 4 03 :惰氣離子束源 501 :正電極 5 02 :負電極 -51 (48) (48)1355755 5 11-正電極 512-1 :氧化銦錫 5 1 2-2 :負電極 5 2 2 :正電極 522- 1 :氧化銦錫 5 2 2 - 2 :負電極

Claims (1)

1355755 .. (G哨月7時硬3正機頁 < _ 7r" 第096106188號專利申請案中文申請專利範圍修正本 民國100年9月7日修正 十、申請專利範圍 1. —種以GaN爲基之半導體發光裝置,包括·· 堆疊的本體,具有η型半導體層、發光層、及p型半導 體層,各層係由以GaN爲基之半導體所形成且係依序堆疊 ,並設有以.金屬製成的第一接合層來作爲該堆疊的本體之 最外層; 導電基板;以及 第二接合層,形成於該導電基板上,且接合至該第— 接合層的接合表面, 其中該接合表面係位在形成該導電基板於其上之該第 二接合層之側對面’且該第二接合層係以與該第一接合層 相同的晶體結構之金屬製成,且該第二接合層可在該接合 表面之垂直方向與在該接合表面之面內(in-plane)方向 φ 的兩方向中顯現相同的晶體定向,以及其中該第一接合層 與該第二接合層具有面心立方結構,且在該接合表面之垂 直方向顯現(1 1 1 )的晶體定向。 2. 如申請專利範圍第1項之以GaN爲基之半導體發光 裝置’更包含形成於該導電基板與該第二接合層之間的晶 格匹配層。 3,如申請專利範圍第2項之以GaN爲基之半導體發光 裝置,其中該晶格匹配層係以選自由Hf、Mg、及Zr所組成 之群的任一構體之單體金屬或兩個以上之構體的金屬合金 1355755 所製成。 4. 如申請專利範圍第1項之以GaN爲基之半導體發光 裝置,其中該第一接合層與該第二接合層係各自由Au、 Ag、Cu、Pt、Pd、Rh、Cu、及Ir中之任一者所形成》 5. 如申請專利範圍第4項之以GaN爲基之半導體發光 裝置,其中該第一接合層與該第二接合層係各自由Au或 Au合金所形成。 6. 如申請專利範圍第1項之以GaN爲基之半導體發光 裝置,其中該第一接合層與該第二接合層的晶格常數之差 異在5%以內》 7. 如申請專利範圍第1項之以GaN爲基之半導體發光 裝置,其中該導電基板係單晶矽基板。 8. 如申請專利範圍第7項之以GaN爲基之半導體發光 裝置,其中該導電基板係單晶矽基板,且具有(111)面 作爲基板表面。 9. 如申請專利範圍第8項之以GaN爲基之半導體發光 裝置,其中該第二接合層係直接沈積於該單晶矽基板之( 1 1 1 )面。 10·如申請專利範圍第8項之以GaN爲基之半導體發光 裝置’更包含形成於該單晶矽基板與該第二接合層之間的 定向調整層。 1 1_如申請專利範圍第10項之以GaN爲基之半導體發 光裝置,其中該定向調整層係由Ag或Ag合金所形成。 12· ~種用以製造以GaN爲基之半導體發光裝置的方 1355755 法,包含下列步驟: 形成第一堆疊的本體於基板上,該第一堆疊的本體至 少具有依序堆疊的η型半導體層、發光層、及p型半導體層 ,各層係由以GaN爲基之半導體所形成,並具有以金屬製 成的第一接合層來作爲該堆疊的本體之最外層: 形成第二堆疊的本體於導電基板上,該第二堆疊的本 體具有第二接合層,該第二接合層係以與該第一接合層相 同的晶體結構之金屬製成,且該第二堆疊的本體在接合表 面之垂直方向與該接合表面之面內方向皆顯現相同的晶體 定向; 藉由相互接合而結合該第一堆疊的本體與該第二堆疊 的本體:以及 從該第一堆疊的本體移除該基板, 其中該第一接合層與該第二接合層具有面心立方結構 ’且在該接合表面之垂直方向顯現(111)的晶體定向。 1 3 .如申請專利範圍第1 2項之用以製造以G aN爲基之 半導體發光裝置的方法,其中該相互接合係藉由將該等接 合層的接合表面在真空中,以惰性氣體離子束或惰性氣體 中性原子束來照射。 14·如申請專利範圍第I2項之用以製造以GaN爲基之 半導體發光裝置的方法,其中該基板係由藍寶石製成。 15.如申請專利範圍第12項之用以製造以GaN爲基之 半導體發光裝置的方法,其中該導電基板係單晶矽基板, 且具有(111)面作爲基板表面,且當該第二接合層具有 -3- 1355755 Au、Ag、Cu、Pt、Pd、Rh、Cu、或Ir的面心立方結構( 1 1 1 )面,或Ru或Re的六方最密堆積(0001 )面時,該基 板表面係藉由RC A清潔而清潔,接著受到利用稀氫氟酸之 氫終結,隨後使用具有真空的膜沈積裝置而形成該第二接 合層。 16.如申請專利範圍第15項之用以製造以GaN爲基之 半導體發光裝置的方法,其中該真空係處於少於Ι.ΟχΙΟ·4 Pa之壓力下。 -4 -
TW096106188A 2006-02-16 2007-02-16 Gan-based semiconductor light-emitting device and TWI355755B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006039282 2006-02-16
JP2006111833A JP4933130B2 (ja) 2006-02-16 2006-04-14 GaN系半導体発光素子およびその製造方法

Publications (2)

Publication Number Publication Date
TW200802972A TW200802972A (en) 2008-01-01
TWI355755B true TWI355755B (en) 2012-01-01

Family

ID=38595035

Family Applications (3)

Application Number Title Priority Date Filing Date
TW096106188A TWI355755B (en) 2006-02-16 2007-02-16 Gan-based semiconductor light-emitting device and
TW100132228A TWI463693B (zh) 2006-02-16 2007-02-16 以GaN為基之半導體發光裝置及其製造方法
TW100132227A TWI467800B (zh) 2006-02-16 2007-02-16 以GaN為基之半導體發光裝置及其製造方法

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW100132228A TWI463693B (zh) 2006-02-16 2007-02-16 以GaN為基之半導體發光裝置及其製造方法
TW100132227A TWI467800B (zh) 2006-02-16 2007-02-16 以GaN為基之半導體發光裝置及其製造方法

Country Status (7)

Country Link
US (1) US7821018B2 (zh)
EP (1) EP1984955B1 (zh)
JP (1) JP4933130B2 (zh)
KR (1) KR101147705B1 (zh)
CN (1) CN101421859B (zh)
TW (3) TWI355755B (zh)
WO (1) WO2007094516A1 (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5556657B2 (ja) * 2008-05-14 2014-07-23 豊田合成株式会社 Iii族窒化物半導体発光素子の製造方法及びiii族窒化物半導体発光素子、並びにランプ
KR100974776B1 (ko) * 2009-02-10 2010-08-06 엘지이노텍 주식회사 발광 소자
KR101550922B1 (ko) * 2009-03-10 2015-09-07 엘지이노텍 주식회사 발광 소자
DE102009036843A1 (de) * 2009-08-10 2011-02-17 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung einer Leuchtdiode und Leuchtdiode
KR101198758B1 (ko) * 2009-11-25 2012-11-12 엘지이노텍 주식회사 수직구조 반도체 발광소자 및 그 제조방법
TWI395352B (zh) * 2010-02-09 2013-05-01 Epistar Corp 光電元件及其製造方法
US9136436B2 (en) * 2010-02-09 2015-09-15 Epistar Corporation Optoelectronic device and the manufacturing method thereof
US10205059B2 (en) 2010-02-09 2019-02-12 Epistar Corporation Optoelectronic device and the manufacturing method thereof
US9640728B2 (en) 2010-02-09 2017-05-02 Epistar Corporation Optoelectronic device and the manufacturing method thereof
JP5148647B2 (ja) 2010-03-05 2013-02-20 株式会社東芝 半導体発光素子、半導体発光装置及び半導体発光素子の製造方法
KR20120099318A (ko) * 2011-01-26 2012-09-10 엘지이노텍 주식회사 발광 소자 및 그 제조방법
TWI478384B (zh) * 2011-12-28 2015-03-21 Toshiba Kk Semiconductor light emitting element and manufacturing method thereof
WO2013126458A1 (en) * 2012-02-24 2013-08-29 Skyworks Solutions, Inc. Improved structures, devices and methods releated to copper interconnects for compound semiconductors
CN103305908A (zh) * 2012-03-14 2013-09-18 东莞市中镓半导体科技有限公司 一种用于GaN生长的复合衬底
WO2013188574A2 (en) 2012-06-14 2013-12-19 Tivra Corporation Multilayer substrate structure and method and system of manufacturing the same
US20130333611A1 (en) 2012-06-14 2013-12-19 Tivra Corporation Lattice matching layer for use in a multilayer substrate structure
US9879357B2 (en) 2013-03-11 2018-01-30 Tivra Corporation Methods and systems for thin film deposition processes
US9487885B2 (en) 2012-06-14 2016-11-08 Tivra Corporation Substrate structures and methods
FR2992466A1 (fr) 2012-06-22 2013-12-27 Soitec Silicon On Insulator Procede de realisation de contact pour led et structure resultante
KR101983157B1 (ko) * 2013-11-19 2019-05-28 삼성전기주식회사 인쇄회로기판 및 그 제조방법
JP2015170803A (ja) * 2014-03-10 2015-09-28 住友電気工業株式会社 III族窒化物半導体素子、p型コンタクト構造、III族窒化物半導体素子を作製する方法
US20160380045A1 (en) * 2015-06-25 2016-12-29 Tivra Corporation Crystalline semiconductor growth on amorphous and poly-crystalline substrates
JP2017220652A (ja) * 2016-06-10 2017-12-14 大学共同利用機関法人自然科学研究機構 レーザ装置とその製造方法
JP6834257B2 (ja) * 2016-08-31 2021-02-24 日亜化学工業株式会社 発光素子の製造方法
JP7288172B2 (ja) * 2018-09-26 2023-06-07 日亜化学工業株式会社 光源装置とその製造方法
KR102742667B1 (ko) * 2022-11-02 2024-12-16 한양대학교 산학협력단 질화갈륨 자외선 센서의 자외선 값 예측 방법 및 이를 포함하는 신뢰성이 향상된 질화갈륨 자외선 센서 시스템

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05251739A (ja) * 1992-03-06 1993-09-28 Toshiba Corp 半導体発光デバイス
JP3230638B2 (ja) 1993-02-10 2001-11-19 シャープ株式会社 発光ダイオードの製造方法
JP3511970B2 (ja) 1995-06-15 2004-03-29 日亜化学工業株式会社 窒化物半導体発光素子
JP3987956B2 (ja) * 1998-03-27 2007-10-10 サンケン電気株式会社 半導体発光素子
KR100348269B1 (ko) * 2000-03-22 2002-08-09 엘지전자 주식회사 루데니움 산화물을 이용한 쇼트키 콘택 방법
KR101030068B1 (ko) * 2002-07-08 2011-04-19 니치아 카가쿠 고교 가부시키가이샤 질화물 반도체 소자의 제조방법 및 질화물 반도체 소자
US7034330B2 (en) * 2002-10-22 2006-04-25 Showa Denko Kabushiki Kaisha Group-III nitride semiconductor device, production method thereof and light-emitting diode
JP3950801B2 (ja) * 2003-01-31 2007-08-01 信越半導体株式会社 発光素子及び発光素子の製造方法
US7041529B2 (en) 2002-10-23 2006-05-09 Shin-Etsu Handotai Co., Ltd. Light-emitting device and method of fabricating the same
JP3848989B2 (ja) 2003-05-15 2006-11-22 唯知 須賀 基板接合方法および基板接合装置
JP4114566B2 (ja) * 2003-07-24 2008-07-09 信越半導体株式会社 半導体貼り合わせ結合体及びその製造方法、並びに発光素子及びその製造方法
TWI223460B (en) * 2003-09-23 2004-11-01 United Epitaxy Co Ltd Light emitting diodes in series connection and method of making the same
JP4164689B2 (ja) 2003-11-21 2008-10-15 サンケン電気株式会社 半導体発光素子
KR20050063493A (ko) * 2003-12-22 2005-06-28 주식회사 옵토웨이퍼테크 웨이퍼 본딩을 이용한 반도체 발광소자 및 그 제조 방법
US7288797B2 (en) * 2004-01-20 2007-10-30 Nichia Corporation Semiconductor light emitting element
JP2005259911A (ja) 2004-03-10 2005-09-22 Shin Etsu Handotai Co Ltd 発光素子の製造方法
WO2005091391A1 (en) * 2004-03-18 2005-09-29 Showa Denko K.K. Group iii nitride semiconductor light-emitting device and method of producing the same
JP2005276988A (ja) * 2004-03-24 2005-10-06 Shin Etsu Handotai Co Ltd 半導体薄膜ウェハ用治具
US7550366B2 (en) * 2005-12-02 2009-06-23 Ayumi Industry Method for bonding substrates and device for bonding substrates

Also Published As

Publication number Publication date
EP1984955B1 (en) 2018-07-04
JP2007251112A (ja) 2007-09-27
US7821018B2 (en) 2010-10-26
EP1984955A4 (en) 2015-12-30
TW201145569A (en) 2011-12-16
WO2007094516A1 (en) 2007-08-23
TW201145568A (en) 2011-12-16
US20090278164A1 (en) 2009-11-12
TW200802972A (en) 2008-01-01
KR20080095294A (ko) 2008-10-28
TWI463693B (zh) 2014-12-01
TWI467800B (zh) 2015-01-01
KR101147705B1 (ko) 2012-05-23
WO2007094516A8 (en) 2008-10-23
EP1984955A1 (en) 2008-10-29
JP4933130B2 (ja) 2012-05-16
CN101421859A (zh) 2009-04-29
CN101421859B (zh) 2011-03-30

Similar Documents

Publication Publication Date Title
TWI355755B (en) Gan-based semiconductor light-emitting device and
TWI377698B (en) Gan type semiconductor light emitting element and lamp
JP5446059B2 (ja) GaN系半導体発光素子の製造方法
JP4191227B2 (ja) Iii族窒化物半導体発光素子の製造方法及びiii族窒化物半導体発光素子並びにランプ
TWI343131B (en) Process for producing gallium nitride type compound semiconductor light emitting element, gallium nitride type compound semiconductor light emitting element, and lamp using the same
US8222667B2 (en) Semiconductor light-emitting element, method for manufacturing the semiconductor light-emitting element and lamp that uses the semiconductor light-emitting element
TW201013987A (en) Group III nitride semiconductor light emitting device, process for producing the same, and lamp
WO2007125860A1 (ja) 窒化ガリウム系化合物半導体発光素子の製造方法及び窒化ガリウム系化合物半導体発光素子、並びにランプ
EP2709173A1 (en) Semiconductor substrate, semiconductor device, and manufacturing methods thereof
JP2010093186A (ja) 窒化ガリウム系化合物半導体発光素子の製造方法、窒化ガリウム系化合物半導体素子の積層構造及び窒化ガリウム系化合物半導体発光素子、並びにランプ
WO2007108531A1 (ja) 窒化ガリウム系化合物半導体発光素子の製造方法、窒化ガリウム系化合物半導体発光素子及びそれを用いたランプ
JPWO2017175860A1 (ja) 半導体ウェハ
TW200807752A (en) III group nitride semiconductor light emitting element, process for producing III group nitride semiconductor light emitting element, and lamp
JP5620724B2 (ja) 半導体素子の製造方法、積層構造体の製造方法、半導体ウエハおよび積層構造体。
US8124992B2 (en) Light-emitting device, manufacturing method thereof, and lamp
JP2008115463A (ja) Iii族窒化物半導体の積層構造及びその製造方法と半導体発光素子とランプ
JP5434343B2 (ja) Ito電極の形成方法、半導体素子のito電極及びito電極を備えた半導体素子
JP2008294449A (ja) Iii族窒化物半導体発光素子の製造方法及びiii族窒化物半導体発光素子並びにランプ
JPH10178201A (ja) 半導体発光素子の製造方法
WO2005088740A1 (en) Gallium nitride-based compound semiconductor light-emitting device
JP5834495B2 (ja) 窒化物半導体素子
JP2010147497A (ja) Iii族窒化物半導体の積層構造の製造方法及びiii族窒化物半導体発光素子の製造方法
CN109346587B (zh) 一种GaN发光二级管及其制备方法和LED芯片
JP2010192698A (ja) イオン注入iii族窒化物半導体基板、iii族窒化物半導体層接合基板およびiii族窒化物半導体デバイスの製造方法