TWI324382B - Apparatus having reduced warpage in an over-molded ic package and method of reducing warpage in an over-molded ic package - Google Patents
Apparatus having reduced warpage in an over-molded ic package and method of reducing warpage in an over-molded ic package Download PDFInfo
- Publication number
- TWI324382B TWI324382B TW095123541A TW95123541A TWI324382B TW I324382 B TWI324382 B TW I324382B TW 095123541 A TW095123541 A TW 095123541A TW 95123541 A TW95123541 A TW 95123541A TW I324382 B TWI324382 B TW I324382B
- Authority
- TW
- Taiwan
- Prior art keywords
- dummy circuit
- circuit pattern
- substrate
- stress
- dummy
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0271—Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5386—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01058—Cerium [Ce]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/0132—Binary Alloys
- H01L2924/01322—Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/10251—Elemental semiconductors, i.e. Group IV
- H01L2924/10253—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1433—Application-specific integrated circuit [ASIC]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09681—Mesh conductors, e.g. as a ground plane
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09781—Dummy conductors, i.e. not used for normal transport of current; Dummy electrodes of components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/28—Applying non-metallic protective coatings
- H05K3/284—Applying non-metallic protective coatings for encapsulating mounted components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4644—Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Geometry (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
- Structure Of Printed Boards (AREA)
Description
工324382 九、發明說明: 【發明所屬之技術領域】 本發明之具體實施例係關於一種形成一晶片載體基板以 防止翹曲之方法以及藉此形成之晶片載體。 【先前技術】 可攜式消費電子產品之需求強勁增長,從而推動對高容 量儲存裝置之需求。非揮發性半導體記憶體裝置(例如, 決閃5己憶體儲存卡)之使用趨於廣泛’以滿足對數位資訊 儲存及交換之日益增長的需求。其可攜性、通用性及堅固 的設計,連同其較高的可靠性及大容量,使得此類記憶體 裝置成為應用於各種電子裝置(例如,包括數位相機、數 位音樂播放器、視訊遊戲器、PDA及蜂巢式電話)的理想 選擇。 〜 快閃記憶卡之-範例性標準係所謂的SD(安全數位)快閃 記憶卡。過去’諸如SD卡之類的電子器件已包括由若干個 別封裝的積體電路組成之一積體電路("ic”)系統,盆中每 :積體電路處置不同功能,包括用於資訊處理之邏輯電 I/O用於儲存資訊之記憶體及用於與外界進行資訊交換之 (例如/該等個別封裝的積體電路係分別安裝於一基板 卩刷電路板)上以形成該積體電路系統 ^系統級封裝(,,SiP”)及多晶片额("M = 複數個積體電路組件封 中已將 完整的電子系絶一 一封裝中提供- 板上而-後封二 一 _包括並排安裝於-基 裝起來的複數個晶片。—Sip-般包括複數 112492.doc 1324382 個晶片’該複數個晶片中的部分或全部晶片可以係堆疊於 一基板上而然後封裝起來。 上面可安裝該等晶粒及被動組件之基板一般包括一剛性 或軟性"電基底’該基底具有在一或二側上受到钱刻之一 導電層。在該晶粒與該(等)導電層之間形成電連接,而該 (等)導電層提供一電氣引線結構以將該晶粒整合進一電子 系統。一旦形成該晶粒與基板之間的電連接,一般便將該 裝配件包覆於一模製化合物内以提供一保護性封裝。 圖1顯示包括一經蝕刻導電層之一傳統基板20之一表 面。該基板20包括一用以在安裝於該基板上的各組件之間 以及在該等基板組件與外部環境之間傳輸電氣信號之電導 圖案22。該電導圖案可具有任何數目的組態並在該基板上 佔據各種數量的空間。過去,已認識到若從不形成該電導 圖案之部分的區域完全蝕刻掉該基板之一表面上的導電 層,則此會導致各區域具有不同的熱膨脹特性,而且在積 體電路封裝製造期間會因加熱該基板而引起該基板内的機 械應力積聚。該電導圖案之金屬往往會因受熱而膨脹,且 由於有些區埠有金屬而有些區域沒有金屬,因此導致該基 板内產生應力。在不形成該導電層之部分的導電層區域完 全保持原狀之情況下,觀察到同樣的現象。此等應力往往 令該基板產生翹曲。翹曲的基板可產生機械應力,並在將 該半導體晶粒黏接至該基板之時或之後導致該半導體晶粒 破裂。 因此,人所皆知應在該基板上不用於該電導圖案之區域 H2492.doc 1324382 中钱刻—所謂的虛擬圖案。例如,料Tsai的名稱為,,基板 • 中=圖案佈局結構"之美國專利案第6,38〇,633號揭示形成 交叉陰衫虛δ又圖案,例如圖i所示在基板2〇上不用於電 導圖案22之區域26、28及3〇中形成的虛設圖案24。虛設圖 案24藉由減低該基板上具有—電導圖案的區域與該基板上 不具有電導圖案的區域之間的不同熱性特性,來提供更高 的半導體良率。 本發明之發明者已進一步認識到當該虛設圖案24係置放 ^ 於長直線中時,仍會產生熱應力。特定言之,已發現熱應 力積聚於一虛設圖案跡線之一直線區段上,在此情況下, 隨著該熱應力增加,該直線區段之長度變長。頒予[以叫 . 等人的名稱為'1翹曲防止電路板及其製造方法,,之美國專利 案第6,864,434號揭示如Tsai申請案中所提出之一交叉陰影 . 虛設圖案,但Chang等人將該虛設圖案分成複數個區域。 儘管Chang等人與Tsai相比有提高,但Chang等人仍揭示在 該基板上具有直線區段之一系統,該等直線區段導致該基 板内產生應力。隨著半導體晶粒變得更薄而且更精緻,最 小化該基板内的應力變得更加重要。 【發明内容】 大致說明的本發明之具體實施例係關於一種形成一晶片 ' 載體基板以防止翹曲之方法以及藉此形成之晶片載體。該 > 基板包括一用以在晶粒與該基板上的組件之間傳輸電氣信 號之電導圖案以及一用於防止該基板在該電導未佔據的區 域中產生翹曲之虛設電路圖案》 I12492.doc 1324382 該虛設電路圖案可具有直線區段,該等直線區段之一長 * 度受控制以至於不會在該等線區段内產生高於一所需應力 ,之應力。可用實驗方法藉由決定一直線區段内與長度成函 數關係之應力來決定一直線區段之所需長度,並接著將該 長度没疋為低於一給定直線區段内之一所需最大應力。或 者,可依據該基板中所用材料之已知特性來估計一線區段 之所需長度。 該虛設電路圖案可形成為複數個線、形狀及尺寸。在一 • 項具體實施例中,該虛設電路圖案可由複數個多邊形(例 如六邊形)形成。該等多邊形可能彼此相鄰,或者該等多 邊形可能彼此間隔。此外,該等多邊形中的每一多邊形之 尺寸可能彼此相同,或者該虛設電路圖案可包括不同尺寸 的多邊形。 . 在替代性具體實施例中,該虛設電路圖案可由形成於該 基板上具有隨機形狀之多邊形形成。該等隨機形狀還可以 係隨機定向及/或隨機定位於該基板上。該等隨機形狀可 能係彼此相鄰,或者在替代性具體實施例中其可能係彼此 間隔。 作為隨機形狀之一替代形狀,該虛設電路圖案進一步可 以係由該基板上的隨機線形成。在替代性具體實施例中, 該等線在該虛設電路圖案上可具有一隨機定向、隨機長度 及/或一隨機位置。 該虛設電路圖案可以係與該電導圖案一起形成於一光罩 上,而接著係在一已知的蝕刻程序中蝕刻進該基板頂部及 112492.doc -9- 1324382 /或底部上的導電層β 【實施方式】 現將參考圖2至12來說明本發明之具體實施例,其係關 於形成一減低翹曲的半導體封裝之一方法以及藉此形成之 半導體封裝。應瞭解,本發明可具體化為許多不同形式, 而不應將其解釋為受限於此處所提出的具體實施例。實際 上,所提供的此等具體實施例使得此揭示内容將更為詳盡 而完整,並將完全傳達本發明之範圍給熟習此項技術者。 的確,本發明意欲涵蓋隨附申請專利範圍所定義的本發明 範嘴及精神内所包括的此等具體實施例之替代方案、修改 方案及等效方案。此外,在下面關於本發明之詳細說明 中’提出許多特定細節以便於完全地瞭解本發明β但是, 熟習此項技術者將明白’即使不使用此類特定細節亦可實 施本發明。 圖2係一晶片載體基板1〇〇之一俯視圖,而圖3係透過與 該基板100的頂部及底部平面正交之一平面之一斷面圖。 從圖3看出,基板1〇〇可具有一頂部表面ι〇2與一底部表面 1 〇4。基板1 〇〇可由一電性絕緣的核心1 〇6形成,該核心具 有一形成於該核心之一頂部表面上的頂部導電層1〇8與一 形成於該核心之一底部表面上的底部導電層110。該核心 可由各種介電材料(例如,聚醯亞胺層壓物、包括FR4與 FR5之環氧樹脂、馬來酿亞胺三嗪(ΒΤ)及類似物)形成。儘 管對於本發明而言並非關鍵,但核心106厚度可介於4〇微 米(μηι)至200 μιη之間,但在替代性具體實施例中該核心之 112492.doc -10· 厚度可變化超出該範圍。在替代性具體實施例中,該核心 可能係陶瓷或有機材料。 該等導電層108及110可由銅、銅合金或其他低電阻電性 導體形成’且可以係如下文所說明依據本發明之具體實施 例圖案化為一電導圖案及虛設電路。該等層1〇8及/或11〇 之厚度可約為10 μπι至24 μιη ’但在替代性具體實施例中該 等層108及11〇之厚度可變化超出該範圍。一旦圖案化,該 4頂部及底部導電層便可分別與一焊料遮罩U2、114層壓 在一起’此在此項技術中已為人所知。 可將基板100圖案化並配置用於各種半導體封裝。一此 類封裝係一所謂的平臺柵格陣列(LGA)半導體封裝,其係 用於(例如)SD快閃記憶卡。但是,應瞭解下文所說明的虛 設電路圖案可用於任何基板上,一電導圖案可形成於該基 板内並裝配進一半導體器件。 再來參考圖2,可如下文之說明將該等導電層108與11〇 中的一或二層蝕刻或以其他方式處理成包括一電導圖案 120 ’以在安裝於基板100的組件之間以及基板100上的組 件與外部器件之間提供電連接。有些具體實施例在基板 100的頂部表面102及底部表面1〇4上以及在包括複數個頂 部及底部層之基板中包括電導圖案(如下文結合圖9之說 明)’則在此等具體實施例中可提供通道(未顯示)以在不同 層中的電導圖案之間發射電氣信號。 基板100進一步包括不具有一電導圖案的複數個區域 122、124 ' 126,本文中稱為虛設電路區域。可在該等虛 112492.doc 1324382 设電路區域122、124、126之一或多個區域中形成依據本 發明之具體實施例之一虛設電路圖案13〇 β應瞭解,在本 發明之替代性具體實施例中基板1〇〇之尺寸及形狀以及電 導圖案102之尺寸及形狀可有很大改變,以便定義任何尺 寸或形狀之一或多個虛設電路區域。虛設電路可以係 提供於此等虛設電路區域之任一或任何多個區域中。在具 體實施例中,依據下文所說明的任一具體實施例之一虛設 電路圖案可以係提供於該基板之二側上,即使在一電導圖 案係僅提供於該基板之一側上之情況下。可構思一基板可 用於一半導體器件,該器件在該基板之第一或第二相對表 面上不包括一電導圖案《此一基板可以係形成為具有依據 本發明之具體實施例之一虛設電路圖案。 在下文S兒明的母一具體實施例中,該虛設電路圖案係由 線及/或形狀組成。該等線及/或形狀係以一給定密度提供 於該一或該等多個虛設電路區域中。密度表示就該基板上 每一單位面積而言,形成一虚設電路圖案或該電導圖案之 導電跡線中的材料數目、長度及/或數量。 一虛設電路圖案之一部分中之一直線區段内的應力位準 將係線性或非線性’此與該基板受熱時該直線區段之長度 有關。一般地,該長度越長,則因加熱而產生的應力越 大。 對於依據下文所S兑明具體實施例之一虛設電路圖案之任 何部分中一直線區段之最大長度,可將該直線區段長度設 定成讓該直線區段内的應力保持低於一所需位準。特定令 112492.doc •12· 1324382 之,可憑經驗及/或與所用材料類型呈函數關係的該基板 材料之已知實體特徵及行為、所用材料之厚度及該等材料 將經歷的溫度範圍,來決定該虛設電路之一部分之一直線 區段之每一單位長度的應力。在分析中還可包括其他特 徵》 給疋此負訊’可將該虛設電路之一部分之一直線區段之 最大長度選擇成讓該區段内的應力保持低於任何所需的預 定位準。換言之,由於知道每一單位長度積聚的應力,因 此可選擇一所需的最大應力,而因此可將一虛設電路中直 線區段之全部或一部分之長度設定成讓一應力保持處於或 低於所選擇的應力位準。應瞭解,無需對每一單位長度的 應力作定篁分析,而在本發明之具體實施例中可替代地估 汁一直線區段之最大長度。還應瞭解,本發明之具體實施 例中一虛設電路圖案可包括直線區段,該等直線區段中超 過一預定最大值的應力可導致該些區段受熱膨脹。 對於一虛設電路圖案之密度,不考慮對一基板内的應力 可能有作用之其他因素,當該虛設圖案之密度接近該電導 圖案之密度時可使得該基板内的應力最小化。因此,在本 發明之具體實施例中可將一虛設電路圖案之密度選擇為接 近-基板上-給;t的電導圖案之密度。或者,可將該虛設 電路圖案之密度選擇為大於或小於該電導圖案之密度,以 使得該基板上所產生的應力保持於預定的可接受位準内。 應瞭解,無需對由於該虛設電路圖案與電導圖案之間的密 度差異而產生之應力作-定量分析,而在本發明之具體實 112492.doc 13 1324382 施例中可替代地估計該虛設電路圖案之密度。 在圖2所示具體實施例中,該虛設電路圖案130係由姓刻 進層108及/或11〇之複數個相鄰對齊單元13〇,形成。該等相 鄰單兀中的每一單元之形狀可一致,而且適配在一起以至 於在該等單元之間不留下任何間隔。應瞭解,在替代性具 體實知I»例中個別早元可適配在一起以至於在其間留下一間 隔°將圖案130蝕刻或以其他方式處理成沒有任何直線延 伸穿過任何兩個相鄰單元13〇,。在圖2所示具體實施例中, 該等個別單元130,係六邊形,從而形成一蜂房圖案130。但 是’應瞭解,在替代性具體實施例中可使用其他形狀,例 如相鄰的圓形、八邊形及其他多邊形(除三角形、矩形及 方形以外)^ (在相鄰形狀互不對齊以至於沒有任何直線延 伸穿過任何兩個相鄰形狀之情況下可使用三角形、矩形及 方形)》 如圖所示’可將形成該圖案13〇的各種直線區段跡線之 長度控制為讓該等直線區段内產生的應力保持低於一預定 的所需應力位準。但是,在具體實施例中,形成每一單元 130之直線區段之長度範圍可在約5〇 與250 μιη之間,而 更特疋5之在70 μιη與150 μιη之間。應瞭解,在替代性具體 貫施例中,單元13〇’區段之最大長度可具有一大於25〇卩爪 而小於50 μιη之最大直徑。在具體實施例中,形成每一單 凡130’各側之個別跡線之寬度可介於約7〇 0111與15〇 ^瓜之 間’但在本發明之替代性具體實施例中每一單元之寬度可 大於或小於此。該等虛設電路區域122至126中的每一區域 H2492.do, 1324382 可包括相同尺寸的單元130,。或者,如圖2所示,一或多個 . 區域(122、124)中的單元可大於其他虛設電路區域(126)中 t 的單元130,。如上所示,可從該等虛設電路區域之一或多 個區域省略虛設電路單元130。此外,如下文所說明,一 給定的虛設電路區域内的個別單元13〇'可具有不同尺寸。 在圖2之具體實施例中,每一個別單元13〇,之形狀一 致。在圖4所示之一第二替代性具體實施例中,該等虛設 區域122、124及126之一或多個區域可包括一虛設電路圖 參 案140,該虛設電路圖案14〇包括複數個不規則的隨機形狀 單元140'。如下文之說明,可在置放於該基板上的圖案遮 罩中產生單元140’之隨機形狀。用於產生該圖案遮罩之一 控制器可包括用以產生隨機形狀之軟體。或者可建立該 . 等隨機形狀之組態,而接著將該資訊傳輸給產生該圖案遮 罩之系統。儘管圖4顯示隨機形狀、直線邊緣的多邊形, 但在本發明之替代性具體實施例中該等單元之一或多 個單元可具有圓形邊緣。 鲁 在具體實施例中,每-隨機形狀單元140,皆可以係定位 於一給定的處設電路區域内之一隨機位置。或者,可將每 -虛設電路區域細分成狀義的子區域,而橫跨各子區域 的單元分佈受到控制,但一給定子區域内一單元14〇|之定 .&㈣機決定。作為另—替代方案,每—隨機形狀單元之 位置可以係預定於一虛設電路區域内。 广圖2之具體實施例中一樣,一般而言,任何兩個相鄰 單元140’皆不會有一延伸穿過其中之連續直線。儘管在此 U2492.doc 15· 具體實施例中兩個隨機 β _ 逍機I狀的早疋之邊緣將對齊,但任何 兩個隨機形狀的相鄰單亓1古 ㈣早疋具有對齊側以至於在其間形成一 直,之機率極h在本㈣之-具體實施例中,_隨機形 單7L 140申任何側之平均長度之範圍可在〇 3咖與i _ 之間。但疋,應日月自,—隨機形狀單元140,中任何側之平 均尺寸可大於或小於本發明之替代性具體實施财的該範 圍此外,應瞭解,在本發明之替代性具體實施例中,與 該平均尺寸的標準偏差可以改變。在具體實施例中,該等 線140,之厚度可約為5〇吨,但在本發明之具體實施例中 此厚度可以改變。 在不同的虛設電路區域122至126令,該等隨機形狀單元 140之平均尺寸可旎相同或不同。同樣,可從該等虛設電 路區域之一或多個區域省略虛設電路圖案14〇。可將該虛 設電路圖案140之密度控制為一般等於、小於或大於如上 所述的電導圖案120之密度。. 在圖4所示具體實施例中,該等單元14〇,之全部或大部 分係封閉的六邊形。在圖5所示之一第三具體實施例中, 一晶片承載基板100可包括一電導圖案12〇與一或多個虛設 電路區域122至126,每一區域包括由隨機定向的線15〇,組 成之一虛設電路圖案150。線150'可以係直的或彎曲的。在 直線情況下,每一線150'之長度可以係選擇為小於一預定 長度。或者’所有線150'之平均長度可以係選擇為低於一 預定值。同樣’一虛設電路圖案150内的線密度可接近該 電導圖案之密度’或可以大於或小於如上所述之電導圖宰 112492.doc •16- 1324382
之密度。在具體實施例中,該等線1 50,之厚声可认A τ欠』巧為5〇 μπι,但在本發明之具體實施例中此厚度可以改變。
在所示具體實施例中,該等線150,係隨機定向、隨機調 節尺寸(在一給定範圍内)並隨機定位。應瞭解,在替代性 具體實施例中該等線150’之定向、長度及位置中的—咬夕 者受控制成非隨機。因此,例如,定向及位置可以係^ 機,但圖案150内線的長度可受控制。或者,圖案15〇中線 的方向及位置可以係隨機,但該位置係部分或完全受栌 制。同樣,線150,之長度及位置可以係隨機,而其定 控制。對於每一虛設電路區域,線150,之上述特性中每: 特性皆相同’或者上述特性可因^ 丄k竹氐』囚不冋虛设電路區域而改 圖6顯示本發明之另-具體實施例,其包括具有一電 圖案120與虛設電路區域122至126之〜基板_。在至此 說明的具體實施例中,圖中顯示為虛設電路圖案之線及|
狀表示在將該圖案蝕刻或以其他方式形成於 在該基板上的跡線材料。相比而令後 叩。在圖ό之具體實施〈 二。Λ 路區域之每—區域皆包括-虛設電㈣ 160 ’其中該圖中的白始矣 "'、在製程期間蝕刻掉的材料 而黑色背景表示央白μ 3 〇 (其係在形成該虛設電ϋ 圖案後留下的層)之好粗 ^ 為圖5所干卜Φ , ® 6中的虛設電路圖案160可; 圃所不虛設電路圖案150之备圄安" 代性具體實施例中,負圖案。在本發明之, 說明的圖7及8所-/ 圖案可包含圖2至4及下^ 所不之虛設電路圖案之負圖案。 H2492.doc 17 1324382 虚設電路圖案160包括蝕刻線160'。蝕刻線160·可具有來 自圖5中虛設電路圖案150的線150’之任何特性。在圖6之具 體實施例中,該等線160’之長度及密度較佳的係選擇成減 低製造後層108或110中的材料數量以讓虛設電路圖案16〇 及基板100内的應力位準一般保持為如上所述之預定的可 接受位準。 圖7顯示本發明之另一具體實施例,其包括具有一電導 圖案120與虛設電路區域122至i26之一基板1〇〇。該等虛設 電路區域中的一或多個區域可包括由複數個形狀17〇,組成 之一虛設電路圖案170。在圖7所示具體實施例中,形狀 170中的每一形狀接近字母"c”之輪廓,並且在該製程期間 蝕刻掉來自該輪廓内的材料。此外,應瞭解,在本發明之 替代性具體實施例中,提供各種其他輪靡形狀。該等形狀 或可以係,,填合"形狀。#,在該钱刻程序後可保留來自該 形狀的外部輪廓内之材料。
在圖不具體實施例中,形成形狀⑽之區段大部分係彎 彎曲形狀之一優點係該形狀内的應力係最小化。此 ^半導體晶粒及其他㈣對該基板上沿該晶粒與該(等) ::之轴而對齊的圖案更加敏感。彎曲的形狀減低應力, 板上^應力可導致—半導體晶粒或其他組件安裝於該基 板上的該形狀之上。 體實施例中,可c解,在本發明之替代性具 170,。 9由所有或部分直線來界定該等形狀 如圖7所示 該等形狀170,中 的每一形狀係與該等形狀 H2492.doc 1324382 170’中的每一其他形狀間隔。應瞭解,在本發明之替代性 具體實施例中’該等形狀可重疊。此外,肖等形狀中的每 一形狀可處於相同定向(如同在虛設電路區域122及124 中)或者該荨形狀170'之定向可不同(如同在虛設電路區 域126中)。該等形狀17〇,中每一形狀在一給定的虛設電路 區域内之尺寸可能彼此相同或不同,而該等形狀1 70'從一 虛設區域至下一虛設區域的尺寸可能相同或不同(如圖7所 示)。在每一虛設電路區域中該等形狀17〇,之數目、尺寸及/ 或位置可受到控制,或可以係隨機。 圖8說明本發明之另一具體實施例,其包括一具有一電 導圖案120與一或多個虛設電路區域122至126之基板1〇〇。 該等虛設電路區域122至126中的一或多個區域可包括由複 數個單元180’形成之一電導圖案18〇β圖8類似於上述圖2之 具體實施例’而不同之處在於形成虛設電路圖案18〇之單 元180中的母一單元之尺寸或形狀可能並非與每一其他單 兀180’相同。在圖8所示具體實施例中,複數個較大的六邊 形單元180’係藉由複數個較小的六邊形單元18〇,而接合。 该等單元180:可具有上面相對於圖2之單元13〇,而說明之特 性。 如上所示,在本發明之具體實施例中,可在基板1〇〇中 核心106的個別上部與下部表面上提供複數個層ι〇8及 110。圖9以斷面顯示此一具體實施例。在所示具體實施例 中’核心包括三層108’每一層係藉由頂部表面1〇2上之一 層焊料遮罩112而層壓’而基板1〇〇包括三層丨1〇,每一層 U2492.doc •19· 1324382 除該光阻。接下來,在步驟16〇中使用一蝕刻劑(例如氣化 鐵)來姓刻掉該等曝光區域,以定義該核心上的電導及虛 设電路圖案。接下來,在步驟162中移除該光阻,而在步 驟164中施塗該焊料遮罩層。 參考圖12之流程圖來說明一用以形成所完成的晶粒封裝 182之整個程序。該基板100最初係作為一大面板而出現, 該大面板在製造後係分成個別的基板。在一步驟22〇中, 將該面板鑽孔以提供參考孔來定義個別基板之位置。然 後,在步驟222中,在該面板之個別表面上形成該電導圖 案及虛設電路圖案,如上面之說明。然後,在步称224中 檢查及測试該圖案化的面板。一旦經過檢查,便在步驟 220中將該焊料遮罩施塗於該面板。然後,在步驟228中, 起槽機將該面板分成個別基板。然後,在一自動化步驟 (步驟230)中以及在一最終視覺檢查(步驟232)中再次檢查 並測試個別基板,以檢查電性操作,並檢查污染、刮擦及 變色。然後在步驟234中透過晶粒附著程序而傳送通過檢 查的基板,並接著在步驟236中在一已知的注模程序中封 裝該基板及晶粒以形成一 JEDEC標準(或其他)封裝。應瞭 解,在替代性具體實施例中,可藉由其他程序來形成包括 一虛設電路圖案之晶粒封裝1 82。 前述關於本發明的詳細說明係基於圖解及說明之目的而 &出並不希望包攬無遺或將本發明限於所揭示的具體 形式。根據以下教導内容,可有許多修改及變更。選擇上 述具體實施例,以便更好地說明本發明之原理及其實際應 112492.doc •22· 1324382 用’從而使得熟習此項技術者能在各項具體實施例中結合 適合預期特定用途之各種修改來更好地運用本發明。希望 藉由隨附申請專利範圍來定義本發明之範疇。 【圖式簡單說明】 圖1係包括一交又陰影虛設電路圖案之一先前技術基板 之"""俯視圖。 圖2係在該電導圖案未佔據之區域中包括依據本發明之 具體實施例之一電導圖案與一虛設電路圖案之一基板之一 俯視圖。 圖3係圖2所不基板之一斷面圖。 圖4係包括依據本發明之一替代性具體實施例之一電導 圖案與一虛設電路圖案之一基板之一俯視圖。 圖5係包括依據本發明之一第二替代性具體實施例之一 電導圖案與一虛設電路圖案之一基板之一俯視圖。 圖6係包括依據本發明之一第三替代性具體實施例之一 電導圖案與一虛設電路圖案之一基板之一俯視圖。 圖7係包括依據本發明之一第四替代性具體實施例之一 電導圖案與一虛設電路圖案之一基板之一俯視圖。 圖8係包括依據本發明之一第五替代性具體實施例之一 電導圖案與一虛設電路圖案之一基板之一俯視圖。 圖9係包括複數個導電層之一基板之一側視斷面圖,其 中一或多層可包括上述任何具體實施例中所示之一虛設電 路圖案。 圖10係包括一基板之一半導體封裝之一斷面側視圖,該 112492.doc •23- 1324382 基板具有依據本發明之一具體實施例之一虛設電路圖案。 圖11係說明用以在一基板上製造該電導圖案及虛設電路 圖案程序之一流程圖。 圖12係用以製造一半導體封裝之一程序之一整體流程 圖,該半導體封裝包括依據本發明之具體實施例之一虛設 電路圖案。 【主要元件符號說明】
20 基板 22 電導圖案 24 虛設圖案 26, 28, 30 區域 100 晶片載體基板 102 頂部表面 104 底部表面 106 核心 108 頂部導電層 110 底部導電層 112, 114 焊料遮罩 120 電導圖案 122, 124, 126 虛設電路區域 130 虛設電路圖案 130' 相鄰單元 140 虛設電路圖案 140' 隨機形狀單元 112492.doc • 24-
Claims (1)
1324382 ---------— 日修(更)正替換買 *....... ......... 第095123541號專利申請案 中文申請專利範圍替換本(98年11月) 十、申請專利範圍: -種減低用於-半導體封裝之—基板上㈣之—虛設電 路圖案之至少-部分内的應力之方法,該方法包含以下 步驟: (a)確認該虛設電路圖案之一直線區段之應力產生; 形成該虛設電路圖案,在該虛設電路圖案中之每一直 線區段之該長度受限於一長度,該長度係根據步驟⑷ 確認該虛設電路圖案之-直線區段之應力產生並經確認 不會造成超過一臨界值之一應力。 2_如請求項丨之減低用於一半導體封裝之一基板上形成之 一虛設電路圖案之至少一部分内的應力之方法其中直 線區段之經該步驟(a)所確認的該長度内的該應力係藉由 實驗來決定。 3. 如請求項1之減低用於一半導體封裝之一基板上形成之 一虛設電路圖案之至少一部分内的應力之方法,其中直 線區段之經該步驟(a)所確認的該長度内的該應力係藉由 估計來決定。 4. 如請求項丨之減低用於一半導體封裝之一基板上形成之 一虛設電路圖案之至少一部分内的應力之方法,其進一 步包含將該虛設電路圖案之—部分連接至接地電位或電 源電位中的一者之步驟。 5. 如請求項丨之減低用於一半導體封裝之一基板上形成之 一虛設電路圖案之至少一部分内的應力之方法,其進一 步包含將該虛設電路圖案之—部分連接至一半導體晶粒 112492-981120.doc ==電性組件中的至少一者以向該半導體晶粒 從;二板::電性組件中的至少一者载送電氣信號及/或 等—者中的至少一者載送電氣信號之步驟。 6.如請求们之減低用於一半導體封裝之_基板上形成之 -虛設電路圖案之至少一部分内的應力之方法,"在 該虛設電路圖案中-虛設區域内的每—直線區段之長度 相同。 .一種虛設電路圖案,形成於用於—半導體封裝之一基板 之一表面上,該虛設電路圖案包含: 一直線區段,其包含: 一寬度;以及 —長度,其根據一經確認以維持應力 段中且低於—已知應力位準。 8.如明求項7之虛設電路圖案,其中該已知應力位準係估 計的。 9. 如請求項7之虛設電路圖案,其中該直線形成依據有等 邊長的多邊形之一部分。 10. 如請求項7之虛設電路圖案,其中該直線區段具有在該 虛5又電路圖案中之一隨機方向、在該虛設電路圖案中之 隨機長度及在該虛設電路圖案中之一隨機位置中之至 少一者。 11. 如請求項7之虛設電路圖案,其另包含複數個附加線區 & ’ 5亥直線區段及該複數個附加線區段具有一密度,該 密度近似於也形成於該基板之該表面上之一傳導圖案的 密度。 112492-981120.doc
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/170,883 US20070001285A1 (en) | 2005-06-30 | 2005-06-30 | Apparatus having reduced warpage in an over-molded IC package |
US11/171,095 US20070004094A1 (en) | 2005-06-30 | 2005-06-30 | Method of reducing warpage in an over-molded IC package |
Publications (2)
Publication Number | Publication Date |
---|---|
TW200721417A TW200721417A (en) | 2007-06-01 |
TWI324382B true TWI324382B (en) | 2010-05-01 |
Family
ID=37432379
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW095123541A TWI324382B (en) | 2005-06-30 | 2006-06-29 | Apparatus having reduced warpage in an over-molded ic package and method of reducing warpage in an over-molded ic package |
Country Status (5)
Country | Link |
---|---|
EP (1) | EP1905080A1 (zh) |
JP (1) | JP2009500830A (zh) |
KR (1) | KR101015265B1 (zh) |
TW (1) | TWI324382B (zh) |
WO (1) | WO2007005492A1 (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100263914A1 (en) * | 2009-04-16 | 2010-10-21 | Qualcomm Incorporated | Floating Metal Elements in a Package Substrate |
US20100270061A1 (en) * | 2009-04-22 | 2010-10-28 | Qualcomm Incorporated | Floating Metal Elements in a Package Substrate |
KR101472660B1 (ko) * | 2013-02-22 | 2014-12-12 | 삼성전기주식회사 | 기판 스트립 |
US20230076844A1 (en) * | 2021-09-09 | 2023-03-09 | Qualcomm Incorporated | Semiconductor die module packages with void-defined sections in a metal structure(s) in a package substrate to reduce die-substrate mechanical stress, and related methods |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0439991A (ja) * | 1990-06-05 | 1992-02-10 | Sony Corp | 多層プリント基板 |
KR100273499B1 (ko) * | 1995-05-22 | 2001-01-15 | 우찌가사끼 이사오 | 배선기판에전기접속된반도체칩을갖는반도체장치 |
JP2003168848A (ja) * | 2001-11-30 | 2003-06-13 | Nec Kansai Ltd | 配線基板 |
US6784531B2 (en) * | 2002-06-13 | 2004-08-31 | Hewlett-Packard Development Company, L.P. | Power distribution plane layout for VLSI packages |
TWI229574B (en) * | 2002-11-05 | 2005-03-11 | Siliconware Precision Industries Co Ltd | Warpage-preventing circuit board and method for fabricating the same |
-
2006
- 2006-06-28 EP EP06785812A patent/EP1905080A1/en not_active Withdrawn
- 2006-06-28 KR KR1020077030881A patent/KR101015265B1/ko not_active IP Right Cessation
- 2006-06-28 WO PCT/US2006/025303 patent/WO2007005492A1/en active Application Filing
- 2006-06-28 JP JP2008519547A patent/JP2009500830A/ja active Pending
- 2006-06-29 TW TW095123541A patent/TWI324382B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
WO2007005492A1 (en) | 2007-01-11 |
EP1905080A1 (en) | 2008-04-02 |
JP2009500830A (ja) | 2009-01-08 |
KR101015265B1 (ko) | 2011-02-18 |
KR20080024492A (ko) | 2008-03-18 |
TW200721417A (en) | 2007-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8436465B2 (en) | Semiconductor device and method for manufacturing the semiconductor device | |
TW526598B (en) | Manufacturing method of semiconductor device and semiconductor device | |
US8310046B2 (en) | Wafer stacked package waving bertical heat emission path and method of fabricating the same | |
TWI546870B (zh) | 低剖面微電子封裝體、其製造方法以及含有該微電子封裝體之電子總成 | |
TWI719292B (zh) | 電子組件及其製造方法 | |
KR20160129687A (ko) | 더미 다이들을 갖는 팬-아웃 적층 시스템 인 패키지(sip) 및 그 제조 방법 | |
JP2008537336A (ja) | 半導体と電子サブシステムのパッケージングのためのチップキャリア基板とプリント回路基板上の剛性波形パターンの構造 | |
TWI324382B (en) | Apparatus having reduced warpage in an over-molded ic package and method of reducing warpage in an over-molded ic package | |
US7538438B2 (en) | Substrate warpage control and continuous electrical enhancement | |
CN114141722A (zh) | 具有加强衬底的半导体装置 | |
KR101735767B1 (ko) | 전자 패키지 및 전자 패키지의 형성을 위한 제 1 다이와 제 2 다이의 접속 방법 | |
US8183686B2 (en) | Semiconductor device | |
CN104810327A (zh) | 芯片封装体结构及其形成方法 | |
CN100550360C (zh) | 具有底部散热的设备和系统及其制造方法 | |
TWI590406B (zh) | 半導體封裝及其製造方法 | |
CN111384028A (zh) | 具有防开裂结构的半导体装置 | |
CN100539059C (zh) | 电子元件封装件及其制造方法 | |
CN106531638A (zh) | 包括堆叠的半导体裸芯块的半导体装置及其制造方法 | |
US20070004094A1 (en) | Method of reducing warpage in an over-molded IC package | |
US20110198749A1 (en) | Semiconductor chip package and method of manufacturing the same | |
TWI301744B (en) | Micropin heat exchanger | |
US9196508B2 (en) | Method for producing three-dimensional integrated circuit structure | |
US20070001285A1 (en) | Apparatus having reduced warpage in an over-molded IC package | |
US9478482B2 (en) | Offset integrated circuit packaging interconnects | |
CN117597777A (zh) | 与玻璃芯衬底耦接的多个管芯 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |