TW478230B - Overvoltage protector - Google Patents
Overvoltage protector Download PDFInfo
- Publication number
- TW478230B TW478230B TW089107592A TW89107592A TW478230B TW 478230 B TW478230 B TW 478230B TW 089107592 A TW089107592 A TW 089107592A TW 89107592 A TW89107592 A TW 89107592A TW 478230 B TW478230 B TW 478230B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- base
- emitter
- collector
- input
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/4508—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using bipolar transistors as the active amplifying circuit
- H03F3/45085—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/52—Circuit arrangements for protecting such amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45326—Indexing scheme relating to differential amplifiers the AAC comprising one or more extra diodes, e.g. as level shifter, as diode coupled transistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Description
A7
技術範圍 發明係屬於放大器及比較器之差動輸入 別者係屬认JL古扯仅f、认 响于义保4及特 可你屬於具有被保濩 < 輸入端子之_差動放大哭。 發明背景及技藝現狀 許多實較用包含-運算放大器之電路,此種放大 於回饋之使用及一運算放大器之增益爲甚高之一事實,其 =輸入端子間之電壓普通甚爲接近於零値。比較下,、設^ :比較器爲提供一代表比較器上二輸入端子間電壓之輸出 仏唬,-電路在正常使用下,通常總是在比較器之輸入端 子間存有某些電壓。無論如何,輸人之電壓由於外部提供 至輸入端子之信號變爲甚大甚至能破壞比較電路。如果用 於—運算放大器之回饋未適當運作,如果提供之輸入電壓 過大時此種放大器可能被破壞。在同一時間回饋不運算之 原因可能爲一較大之電壓提供至輸入在運算放大器輸出端 子上得出如“過量率,,限制之故,或運算放大器之輸出端子 被接至一很高之負載。因之用於運算放大器及特別是比較 斋一者均需一保謾電路。在慣常之電路中在輸出端子間一 限制之機制及者顯然尚未設有。 發明摘要 本發明之目的爲對一差動型放大器之輸入端子提供一簡 單及有效之保護。 一差動型電晶體基極之放大器之二個輸入端子,此處認 爲按慣常方式,活動之放大電晶體以基極端子爲輸出。輸 入電晶體中基極-射極-連接由被連接成如其射極及基極相 -4- 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 x 297公釐) ------------#·裝 (請先閱讀背面之注意事項再填寫本頁) 訂--------- 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 478230 A7 B7 五、發明說明(2 ) 互連接一起之"一二極體之電晶體來保護。活動電晶體中活 動之PN -接面爲基極與集極之連接與在反面向之基極與射 極間P N -接面正常下有較高之破壞擊穿電壓。译護之電晶 體可有效的做成如輸入電晶體之相同方式及具有完全相同 之電氣特性及其簡單來引用於電氣積體電路中之保護上。 如此,一般差動型放大器可認爲包括二放大電晶體,放 大器之輸入端子直接連接至每一放大器電晶體之基極用於 接收輸入電壓r,所產生及/或放大之差即如在一放大器輸出 端子上所獲得之輸出電壓。如此輸出電壓則代表輸入端子 間之電壓。最好,輸出端子直接連接至放大器電晶體之一 ' 之集極上。 對輸入端子及特別是防止流過放大電晶體過程之電流之 保護,保護之二極體直接與一第一電晶體之射極成串聯連 接。每一保護之二極體成具有相同之方向或極性者相連接 如同由電晶體其所連接而形成之基極與射極間P N -接面, 近爾,保護之二極體由保護之電晶體來.形成,且其射極及 基極相互直接電氣連接。 一般將不使用各稱之“射極”及“集極”,直接與每一放大 器電晶體中被連接之一保護之二極體相反方向具有最低之 破壞擊穿電壓之P N -接面之一成串聯,該一被連接之一保 護之二極體相反方向如同由具有最低破壞擊穿電壓之第一 電晶體之P N -接面所形成之二極體具有相同方向或極性。 每一個保護二極體毒括一個相同極性型如同放大器電晶體 之保護電晶體,差動放大器中該保護之二極體一般爲完全 -5- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) I裝 ----訂---------. 478230 A7 B7_ 五、發明說明(3 ) (請先閱讀背面之注意事項再填寫本頁) 相互相似或最少具有完全相似之電氣特性或性質。每一保 護之電晶體中每一第一及第二PN -接面在由一直接電氣連 接被短路情形下反向方具有最低之破壞擊穿電壓。 放大器電晶體及保護之電晶體均為完全相同類之NPN電晶 體或均為完全同類之PNP電晶體。 圖面重點說明 發明將對不應受限制之具體實施例及配合附屬之圖面加 以說明之,其中: 圖1為一先前已知型一單一電晶體基極之差動放大器之一 電路圖, 圖2為圖1之放大器簡化之電路圖其中僅示出一些必要之 元件, 圖3為一垂直之NPN電晶體之圖示之截面圖, 圖4為先前已知之具有保護之輸出端子之一差動放大器之 電路圖, 圖5 a為一電晶體與一二極體間相等之一圖面,其中電晶 體之基極與集極直接相互電氣連接, 圖5 b為顯示一電晶體基極與射極為直接相互電氣連接與 二極體間相等之圖面, 經濟部智慧財產局員工消費合作社印製 圖6 a為按照圖2具有輸入端子保護之一放大器電路圖, 保護由電晶體連接如二極體而護得, 圖6 b為與圖6 a相似對於另外特性之電晶體之電路圖,及 圖7為按照圖1具有輸入端子之相同保護如圖6 a所示之一 放大器電路圖。 -6- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 478230 A7 B7 五、發明說明(4 ) 所選具體實施例之説明 (請先閱讀背面之注意事項再填寫本頁) 以下爲對元件之極性有一些限定之一放大器電路之説 明。很明顯的對於精於此一技藝之士言放大器電路可使用 相反之極性使得NPN電晶體可以由PNP電晶體來代替,及反 之亦然,二極體之方向可相反,正電壓可變爲負電壓,反 之亦然,而電流亦可相反等,除非使用之元件另有考慮則 應具有相符及相同之電氣性質。 圖1中,示出輸入伋一普通形式之電路圖,輸入仪顯示適 v 合用於例如比較器或運算放大器之一差動放大器。電路之 二輸入端子1,3由二個相似之例如示於圖1中NPN-型電晶 體T 1及T2之基極端子組成。電晶體T 1及T2之射極相互連‘ 接至一射極點5並連接至由一適當之電壓工作如同一電流電 源之一第三NPN電晶體T 3之基極及藉此提供一射極電流至. 輸入電晶體T 1及T 2。第三電晶體之射極如圖所示可接至某 一供給電壓V EE,舉例如較接地電位爲其小偏置之一負電壓 或其自己之接地電位。 經濟部智慧財產局員工消費合作社印製 特大放大之電晶體或輸入電晶體之二第一電晶體T 1及T 2 之集極,一適當方式,如圖示之例經一電流鏡像電路,連 接至例如一正定値電壓之供給電壓V cc。電流鏡像電路包括 二PNP電晶體T4及T5,其基極相互直’接連接及其射極連接 至供給電壓V π。用於第一輸入電晶體T 1之PNP電晶體T 4 尚具有其基極與集極相互連接使得其工作如同一二極體, 但是,此二電晶體T 4及T 5具有其基極耦合至各別之輸入電 晶體T 1及T 2之集極上。重要之事實,與輸入電晶體T 1及 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 478230 A7 B7 五、發明說明(5 ) (請先閱讀背面之注意事項再填寫本頁) T 2相匹配連至驅動電壓V cc之電晶體T 4及T 5具有相同之阻 抗及閑時或無負載電壓(載維寧等效)使得輸入電晶體T 1及 T 2得以在其活動區域内工作,即,在不飽和下及由其集極 至其基極之電壓一直保持為正值。园此,電流鏡像電晶體 T 4及T 5可由電阻耦合至電晶體之集極與正供給電|V⑺之 間來代替。 一輸入伋簡化之具體實施例,部分有系統的及僅包括文 中主要之元件示出如示於圖2,此處電晶體T 3為一電流產 生器I 1,另一方面輸入電晶體T 1及T 2之集極僅接至如所 示之一般指示之節點。 示於圖1及圖2之二電路輸出信號原則為經輸入電晶體 T1,T2之任何一個之集極電流。一代表此一電流之電壓舉 例可為在第二輸入電晶體T 2之集極電極之端子7流出或流 入之電流。 經濟部智慧財產局員工消費合作社印製 當輸入端子1,3間之電壓為一低值時,二輸入電晶體 T1,T2為活動且電流從它們的射極端流至共同射極節點5。 及流經這些電晶體之電流由電流電源I 1或電晶體T 3分別來 決定,及在其中受擾動使得較多電流經輸入電晶體使其輸 入端子即基極上有一最高之電壓。當輸入端子間之電壓變 為相當大時,相當大意謂電壓約為等於V τ,此處V τ正比於 絕對溫度,及V τ在室溫下約為2 6毫伏。經輸入電晶體之電 流,其輸入端子有最低之電位。可予以忽略及基極或輸入 其他輸入電晶體之輸入端子之電位由此一電晶體之飽和電 流值來定決。此一電晶體之基極與射極間之電壓在飽和約 •8- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 478230 A7 B7_ 五、發明說明(6 ) 在vBE=v r · logd/is),此處I i為電流產生器11所產生之電 流及I s為電晶體之飽和電流。 假設現在當在第一輸入電晶體T 1之第一輸入端1之電壓 為一甚低之值時,第二輸入電晶體T 2之輸入端子3上之電 流保持於定值。經第一輸入電晶體T 1之電壓將被再減低一 直至由電流產生器I 1及輸入電晶之飽和電流I s之電流來決 定之射極節點之電壓。當電壓進一步減低時,第一輸入電 晶體T 1中基極與射極間P N -接面將順向偏壓至一甚小及甚 小範圍以便成一反-偏置。當電壓最後變為負時,電流將再 次流經第一輸入電晶體之射極但現在為一相反之方向且依 該P N -接面之破壞擊穿電壓所超過之值而定,然後所有此 一電流經第一輸入端子即,第一輸入電晶體T 1之基極流 出。此時電流不再由電流電源I 1來決定,而由外部電壓電 源驅動容晶及二輸入電晶體T 1及T 2之電阻值來決定。在 任何情況,電流能破壞二輸入電晶體T 1,T 2但可能其中 起始之第一電晶體T 1其所導致之電能變為最大。一 NPN電 晶體之電壓在反-偏置之P N -接面間在其射極與基極間因不 同製造程序及不同元件規劃中而有不同之導通電流變化。 對信號處理之電晶體一般此電流較約6伏為高及較約1 0伏 為低。 通常,一雙極電晶體包括有成一排列相互定位之三個區 域且經常包括相互在頂部設置之層,由半導體材料製造成 具有交換之極性,使得存有一中間層區域及二個外部區 域。一雙極電晶體可能為NPN型或PNP型。自每一區域提供 _9_ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------------訂 *-------- (請先閱讀背面之注意事項再填寫本頁) 478230 A7 B7_ 五、發明說明(7 ) (請先閱讀背面之注意事項再填寫本頁) 有亦稱之謂電極之電路連接。中間區域稱之謂基極及二外 部區域各別稱之謂射極及集極。如果NPN電晶體端子所加 之電壓使得NPN電晶體為V。> Vb > Ve及對PNP電晶體及得V ( < Vb < Ve。此處V。’ Vb ’ Ve為電晶體各個之集極,基極,射 極之電位,送至基極之電流不太大時對一 NPN電晶體應為 正及對一 PNP電晶體應為負,流經電晶體之集極電流受送 至基極電流值控制。概略說,集極電流正比於基極電流。 正比之常數稱B F,“正向電流增益”以0示之。 武斷說,雙極之電晶體之二外部區域之一稱之謂射極而 另一區域為晶體之集極。無論如何,平常集極及射極被限 定使得正比之常數/3變為越大越好。對所加之電壓為同一 極性,如電晶體反轉使得集極定位於原射極定位之處,亦 可測得一相符之正比常數或電流增益因數,“反向電流增 益”。通常B F較B R為大。此一事實受電晶體之架構或規劃 之數種選取有關,此種選取考慮之中為要求BF具有越大越 好,即獲得增益可能應為最高之值。B R之值較不重要,一 般BF值= 50-100及BR=0.5-10。重要一點注意者為在放大電 路中在明顯之情況下使用一電晶體電流之增益應較1為 大。 經濟部智慧財產局員工消費合作社印制衣 積體電路中一 NPN電晶體一較普通之具體實施例為一垂 直式電晶體’如圖3顯示之橫截®示出圖。一些外部材料 1 1具有相同如基極型之低摻雜,提供層以形成電晶體之部 分或區域。集極1 3為最下層具有與外層材料相反之摻雜。 最下層之中間定位有另一層15形成基極,在基極區域中間 -10- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 478230 A7 B7_ 五、發明說明(8 ) 尚定位有層1 7形成射極,使得中間獲得之架構次序由底部 向上包含集極,基極及射極。不同之區域其外部端向上達 至架構之表面用做外部電氣之連接。此種做成之電晶體使 得捧雜位準按射極-基極-集極之次序成遞減,即射極區域 較基極區域之摻雜為高及基極區域較集極區域之摻雜為 高。 更近者,架構之中間基極層1 5非常薄及集極層相對的較 厚。此方式提供所需之特性包括高電流增益因數B F及優良 之高頻率特性。當集極-基極-連接為一反-偏置時亦,可獲 得破壞擊穿電壓BVeb之相同特性,當射極-集極-連接為反-偏置時,變為較破壞擊穿電壓BVeb相當大之值。在製造程 序中已予以充份利用,因之集極與基極間之破壞擊穿電壓 經常為50-120伏之大小,射極-基極連接之破壞擊穿電壓 BVeb相較為6 - 1 2伏。此種使用於應用上之製造程序使該電 路能忍受較高之電壓,例如用於聲頻之放大電路,電壓轉 換器用於車輛之電子電路等之需求。 保護輸入伋之先前已知之方式如以上所述按照圖3包括在 輸入端子上連接電阻R 1,R2與電晶體T 1,T2之基極端子 成串聯,因之基極電流受限制,近爾,二極體D 1,D 2連 接至二電晶體之射極與基極之間,使得此二二極體在每一 電晶體中在一相反於基極-射極-二極體之方向導通。如此 當電晶體T 1,T 2之一之射極與基極間反向電壓超過相當 於成反並聯連接之外部二極體D 1,D 2之順向電壓時,此 順向電壓約在0.6至1伏,電流由原經各別之電晶體導通將 -11 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----------I 裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 478230 A7 B7_ 五、發明說明(9 ) (請先閱讀背面之注意事項再填寫本頁) 代替為經外部之二極體導通。此種電路解決之優點包含保 護之元件在正常運轉中輸入仅由於增加之保護元件跨導不 受影響。此種積體電路之製造為已知,見圖5 a,當在製造 過程中僅電晶體能取得時,二極體可由一電晶體之基極與 集極相互連接而獲得之。由於在一電晶體中存有二個PN-接 面’很明顯的一元件在電晶體之基極與射極相互連接之情 況下亦可獲得一二極體之功能,見圖5 b。無論如何,此一 二極體,由於在某些應用上與由一電晶體之集極與基極相 互連接所得出之二極體來比較,使用起來有更壞之特性, 故很少被使用。 無論如何很明顯的,使用一雙極之電晶體在一非慣常之 方式中如前述而獲得一差動放大器輸入端子之保護是可能 的,如此上所提,在大部分情況,一電晶體可以得到一高 電流增益。此種應用在下文提及已非必需。 經濟部智慧財產局員工消費合作社印製 圖6a示出一差動放大器之原理電路圖,其架構完全與圖 1及圖2具有輸入端子保護之放大器相同。在圖7中示出一 更完整之電路。此一電路解決具有二個NPN電晶體,T 6, T 7,連接於輸入電晶體T 1,T 2之射極之間及共同射極節 點5之間。此電晶體具有其基極端子接至各自之射極端子 使得僅基極-集極-二極體被使用。此種連接使得放大器之 正常運轉下之射極具有較集極-基極為高之電位,即,基 極-集極為順向偏置。 如果按以前已討論相同之方法,第二輸入電晶體T 2之基 極3上之輸入電壓被保持於定值當在另一輸入端子1,即, • 12- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 478230 A7 B7 五、發明說明(1Q ) 第一輸入電晶體T 1中基極上之電壓慢慢減少時,接著流經 第一電晶體之電流減低至零。進一步輸入電壓電流之減低 及將在第一電晶體T 1由射極流向基極之方向之“反向方向” 流動,且現在開始流動一直至節點5與輸入端子1間之電壓 超過電晶體T 1之射極與基極間破壞擊穿電壓BVeb及保護電 晶體T 6之集極與射極間破壞擊穿電壓BVee之總和時止,一 電晶體中集極與射極間之破壞擊穿電壓可認為,即,大部 分時間,較同一電晶體中射極與基極間之破壞擊穿電壓 BVeb為大及進一步為以上所限定之同樣大小之程度如集極 與基極間之破壞擊穿電壓BVcb。按照圖4之保護之電路之解 決,當節點5與輸出端子1間之電壓超過輸入電晶體射極與 基極間之破壞擊穿電壓BVeb時,輸入電晶體T 1之電流突波 已經發生。 圖6 b為一差動放大器之主要電路圖與圖6 a相似其中取代 NPN電晶體改使用放大或活動之二元件及如保護元件。此 一電路之運作基本上與顯示於圖6a及7電路上之方式相 同。 按照圖6 a及7或圖6 b之電路解決之優點為該電路與無保 護元件之情況比較可忍受多次之較高電壓。與按照圖已知 之電路解決方式比較可存有二個優點。在已知之解決中當 保護運作時電流經過保護元件Rl,R2,D1,D2時此一非控 制之電流有過熱之結果,按照圖6 a及圖7之解決則不會。 甚而,電阻由於其自己製造處理中不適宜製造電阻之事實 及由於在電路板上電阻佔有較大面積之事實並不適合積合 -13- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------裝--------訂--------- (請先閱讀背面之注意事項再填寫本頁) 478230 第89107592號專利申請案 中文說明書修正頁(91年元月) A7 B7 j f 11 五、發明説明( 於單一鋰積體電路中。在積體電路中電阻值越大電阻越 長。既然電阻之寬度已無法因大量生產限定下其尺寸無法 變小及由於視覺之解決等無法變小、,及電阻中長度及寬度 之比來決定,電阻具有較高電阻值能較長及面積較大。 按照圖4之保護電路,電阻R 1,R2在某種情況電路尚有 未示出之其他元件使其饋送至放大電路之輸入端子產生之 電能可能變為甚大之值。 按照圖6 a,6 b及7中之電路如二極體連接之電晶體T 6及 T 7影響差動放大器之跨導。此可能有優點亦有缺點,因 之,在一些先前已知之電路中可使用電阻連接在保護電晶 體丁 6,T7之位置而減低跨導之值。 元件符號說明 1 ' 3 輸入端子 17 層 5 射極點 ΊΠ、T2、T3 電晶體 7 端子 T4、T5 電流鏡像電路 11 外部材料 T6、T7 電晶體 13 集極 -14 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐)
Claims (1)
- 經濟部智慧財產局員工消費合作社印製 478230 A8 B8 C8 D8 六、申請專利範圍 1. 一種差動式放大器,包含二個第一電晶體,每一第一電 晶體具有一射極,一基極及一集極,及直接連接至每一 個第一電晶體之基極用於接收輸入電壓之輸入端,及在 輸入端間用於提供代表輸出電壓之一電壓之輸出端,其 特徵爲保護二極體直接與每一電晶體之射極成争聯連 y — ..... 接,每一保護二極體連接至受保護二極體所連接之射 極,該保護二極體連接成具有如由第一電晶體之基極與 射極間PN-接面所形成之二極體之相同方向或極性,及 每一保護二極體包含一保護之電晶體,而其射極及基極 相互直接電氣連接。 2. 如申請專利範圍第1項之放大器,其特徵爲輸出端直接 連接至每一第一電晶體之集極。 3. 如申請專利範圍第1或2項之放大器,其特徵爲第一電晶 體及保護電晶體均,具有實質相同之電氣特性。 4. 一種差動式放大器,包含二個同一極性之第一電晶體, 每一第電晶體具有一射極,一基極及一集極,在基極 與射極間有第一 PN-接面及基極與集極間有第二PN-接 面,第一輸入端直接連接至每一電晶體之基極,用於接 收輸入電壓及一輸出端用於提供代表輸入端間一電壓之 輸出電壓,JL特徵爲連接與每一電晶體中被連接之一保 護二極體在相反方向具有最低之擊穿電壓之PN-接面之 一成串聯,該被連接之一保護二極體相反方向如同由具 有最低擊穿電壓之第一電晶體之PN-接面所形成之二極 體具有相同方向或極性。保護之二極體包括如同第一電 -15- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 擎*裝-----r---訂--- 鲁· 478230 A8 B8 C8 D8 t、申請專利範圍 晶體相同極性型之保護電晶體。每一保護之電晶體具有 一射極,一基極及一集極,在基極與射極間有一第一 PN-接面及基極與集極間有第二PN-接面,及在每一保 護之電晶體中第一及第二PN-接面之一在被一直接電氣 連成一短路電路之反向方向中具有最低之擊穿電壓。 5. 如申請專利範圍第4項之放大器,其特徵為輸出端直接 被連接至第一電晶體之一之集極。 6. 如申請專利範圍第4或5項之放大器,其特徵為第一電 晶體及保護電晶體均具有實質相同之電氣特性。 7. 如申請專利範圍第4或5項’之放大器,其特徵為輸入電 晶體中集極與射極間PN·接面較基極與集極間PN-接面 具有一較低之破壞擊穿電壓。 8. 如申請專利範圍第4或5項之放大器,其特徵為第一電 晶體及保護電晶體均為實質相同類之NPN電晶體,每一 保護之電晶體之射極與基極相互成直接之電氣連接。 9. 如申請專利範圍第4或5項之放大器,其特徵為第一電 晶體及保護電晶體均為完全相同類之PNP電晶體,每一 保護電晶體之射極及基極成直接之電氣連接。 ----ir-----^裝--------訂---------麝 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 -16- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE9901483A SE516477C2 (sv) | 1999-04-22 | 1999-04-22 | Förstärkare av differentiell typ. |
Publications (1)
Publication Number | Publication Date |
---|---|
TW478230B true TW478230B (en) | 2002-03-01 |
Family
ID=20415343
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW089107592A TW478230B (en) | 1999-04-22 | 2000-04-21 | Overvoltage protector |
Country Status (12)
Country | Link |
---|---|
US (1) | US6483683B1 (zh) |
EP (1) | EP1181773B1 (zh) |
JP (1) | JP2002543650A (zh) |
KR (1) | KR20020053031A (zh) |
CN (1) | CN1199350C (zh) |
AU (1) | AU4634000A (zh) |
CA (1) | CA2371066A1 (zh) |
DE (1) | DE60030432T2 (zh) |
HK (1) | HK1047657A1 (zh) |
SE (1) | SE516477C2 (zh) |
TW (1) | TW478230B (zh) |
WO (1) | WO2000065711A1 (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7026839B1 (en) | 2003-06-26 | 2006-04-11 | Marvell International Ltd. | Circuits, architectures, systems and methods for overvoltage protection |
JP2005303497A (ja) * | 2004-04-08 | 2005-10-27 | Denso Corp | 差動増幅回路 |
DE102005061830B3 (de) * | 2005-12-23 | 2007-06-28 | Siemens Ag Österreich | Backup Schaltung mit Ladungsspeicher |
EP2297781A1 (en) * | 2008-06-04 | 2011-03-23 | Freescale Semiconductor, Inc. | An electrostatic discharge protection circuit, equipment and method |
US8253471B2 (en) * | 2009-10-09 | 2012-08-28 | Fairchild Semiconductor Corporation | High impedance bias network |
JP6065554B2 (ja) * | 2012-12-03 | 2017-01-25 | 富士電機株式会社 | 比較器 |
CN104270130A (zh) * | 2014-10-17 | 2015-01-07 | 国网河南省电力公司漯河供电公司 | 一种自带隔离电源的电动机控制器驱动电路 |
US12132452B2 (en) | 2020-06-05 | 2024-10-29 | Analog Devices, Inc. | Apparatus and methods for amplifier input-overvoltage protection with low leakage current |
CN114629449B (zh) * | 2020-12-10 | 2023-05-26 | 圣邦微电子(北京)股份有限公司 | 运算放大器 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5240017B2 (zh) * | 1972-10-16 | 1977-10-08 | ||
JPS54550A (en) * | 1977-06-03 | 1979-01-05 | Hitachi Denshi Ltd | Boltage comparison circuit |
US5206550A (en) * | 1991-06-20 | 1993-04-27 | Texas Instruments, Incorporated | Amplifier with actively clamped load |
US5491437A (en) * | 1994-12-01 | 1996-02-13 | Texas Instruments Incorporated | Amplifier circuit and method |
-
1999
- 1999-04-22 SE SE9901483A patent/SE516477C2/sv not_active IP Right Cessation
-
2000
- 2000-04-19 AU AU46340/00A patent/AU4634000A/en not_active Abandoned
- 2000-04-19 KR KR1020017013491A patent/KR20020053031A/ko not_active Application Discontinuation
- 2000-04-19 CA CA002371066A patent/CA2371066A1/en not_active Abandoned
- 2000-04-19 WO PCT/SE2000/000761 patent/WO2000065711A1/en active IP Right Grant
- 2000-04-19 DE DE60030432T patent/DE60030432T2/de not_active Expired - Fee Related
- 2000-04-19 EP EP00928051A patent/EP1181773B1/en not_active Expired - Lifetime
- 2000-04-19 CN CNB008090599A patent/CN1199350C/zh not_active Expired - Fee Related
- 2000-04-19 JP JP2000614551A patent/JP2002543650A/ja not_active Withdrawn
- 2000-04-20 US US09/553,149 patent/US6483683B1/en not_active Expired - Fee Related
- 2000-04-21 TW TW089107592A patent/TW478230B/zh not_active IP Right Cessation
-
2002
- 2002-12-17 HK HK02109141.7A patent/HK1047657A1/zh unknown
Also Published As
Publication number | Publication date |
---|---|
WO2000065711A1 (en) | 2000-11-02 |
AU4634000A (en) | 2000-11-10 |
US6483683B1 (en) | 2002-11-19 |
CN1355957A (zh) | 2002-06-26 |
SE516477C2 (sv) | 2002-01-22 |
CA2371066A1 (en) | 2000-11-02 |
KR20020053031A (ko) | 2002-07-04 |
CN1199350C (zh) | 2005-04-27 |
SE9901483D0 (sv) | 1999-04-22 |
DE60030432D1 (de) | 2006-10-12 |
JP2002543650A (ja) | 2002-12-17 |
EP1181773A1 (en) | 2002-02-27 |
DE60030432T2 (de) | 2007-09-20 |
HK1047657A1 (zh) | 2003-02-28 |
EP1181773B1 (en) | 2006-08-30 |
SE9901483L (sv) | 2001-01-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW478230B (en) | Overvoltage protector | |
JP2861346B2 (ja) | 電流ミラー回路 | |
GB1558993A (en) | Rectifying circuit arrangement | |
US4158178A (en) | Anti-latch circuit for amplifier stage including bipolar and field-effect transistors | |
JPS5889036A (ja) | 極性保護回路 | |
US3828241A (en) | Regulated voltage supply circuit which compensates for temperature and input voltage variations | |
US4216394A (en) | Leakage current compensation circuit | |
JPS589460A (ja) | トランジスタブリツジ整流回路 | |
JPH03788B2 (zh) | ||
US6677784B2 (en) | Low voltage bipolar logic and gate device | |
EP0528659A1 (en) | Impedance multiplier | |
EP0109427A4 (en) | CURRENT LIMITER AND CURRENT LIMITING METHOD. | |
JPH0243371B2 (zh) | ||
US6255868B1 (en) | Buffer circuit and hold circuit | |
JPS6037484B2 (ja) | 電流安定化回路 | |
US3280338A (en) | Constant current biasing circuit | |
JPH03109808A (ja) | 大きな電流比を有する電流ミラー回路 | |
JP2759226B2 (ja) | 基準電圧発生回路 | |
JP3183410B2 (ja) | 定電流回路 | |
JPS639410B2 (zh) | ||
JPS63117620A (ja) | 電流制限機能付き出力回路 | |
JPH0120545B2 (zh) | ||
JPS61110456A (ja) | 半導体装置 | |
JPS59500939A (ja) | 電流制限方法及び電流制限回路 | |
JPS59156010A (ja) | 出力増幅器のドライバ段回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |