SU961130A1 - Формирователь импульсных сигналов - Google Patents
Формирователь импульсных сигналов Download PDFInfo
- Publication number
- SU961130A1 SU961130A1 SU813247792A SU3247792A SU961130A1 SU 961130 A1 SU961130 A1 SU 961130A1 SU 813247792 A SU813247792 A SU 813247792A SU 3247792 A SU3247792 A SU 3247792A SU 961130 A1 SU961130 A1 SU 961130A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- control unit
- signal
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к импульсной технике. Известно устройство формировани (временной прив зки) импульсных сигналов , содержащее три счетчика, на вход первого из которых подан информашонНЬ1Й сигнал непосредственно, а на вход второго через инверт;ор на вторые входы этих счетчиков подан сигнал с опорного генератора. Выходы счетчиков через логический вентиль подключены к сдвиговому регистру, соединенному с третьим счетчиком tl . Данное устройство вл етс относител но сложным. Наиболее близким по технической сущ ности к предлагаемому вл етс устройство , содержащее блок управлени , входы которого соединены с выходом генератор тактовых импульсов и через усилительограничитель с входной шиной а выходы подключены к входам реверсивных счетчи ков, выходы которых через дешифраторы подключены к входам элемента ИЛИ, выход которого соединен с третьим входом блока управлени и входом выходного формировател 2 . Данное устройство не обеспеч1гаает достаточной помехоустойчивости. Целью изобретени вл етс повышение помехоустойчивости. Поставленна дель достигаетс тем, что в формирователь импульсных сигналов, содержащий усилитель-ограничитель, вход которого соединен с входной шиной, а первый выход подключен к первому входу блока управлени , второй вход которого соединен с выходом генератора тактовых импульсов, а выходы блока управлени попарно подключены к входам двух реверсивных счетчиков, выход каждого из которых соединен с входом соответствующего дешифратора; введен триггер, первый и второй входы которого соединены соответственно с выходом одного из дешифраторов и третьим и четвертым входами 396 блока управлени , п тый вход которого соединен с вторым выходом усилител ограничител . Блок управлени содержит четыре элемента Ии счетный триггер, выхол кот рого соединен с первыми входами первого и третьего элементов И, а вход подключен к второму входу блока управлени и первым входам второго и четвертого элементов И, вторые входы которых соединены соответственно с третьим и четвертым входами блока управлени , второй вход первого элемента И соединен с тре тьим входом четвертого элемента И и первым входом блока управлени , п тый вход которого соединен с вторым входом третьего , элемента И и третьим входом второго элемента И. На чертеже приведена структурна электрическа схема предлагаемого формировател . Формирователь содержит усилительограничитель 1, блок 2 управлени , генератор 3 тактовых импульсов, реверсивнью счетчики 4 и 5, дешифраторы 6 и 7, триг гер 8. Блок управлени состоит из счетного триггера 9 и элементов И 10 13. Входной сигнал подан на шину 14. Формирователь импульсных сигналов работает следующим обраЗом. Рассмотрим работу без учета широкополосных шумов. Входной- гармонический сигнал поступает на усилитель-ограничитель 1, где преобразуетс в последовател ность пр моугольных импульсов, соответс вующих по длительности половине периода сигнала. Эти импульсы с выходов усилител -ограничител 1 через блок 2 управлен 1Я задают режим работы реверсивных счетчиков 4 и 5 таким образом, что во врем действи положительной полуволны один реверсивный счетчик, например 4, работает на суммирование, второй 5 - на вычитание, а во врем действи отридательной полуволны сигнала - наоборот . Счетные импульсы с частотой поступают на блок .2 управлени с генератора 3, где формируетс последовательность-счетных импульсов, имеюща частоту fo /2. Импульсы с частотой fo /2 поступают на входы суммировани реверсивных счетчиков 4 и 5, а импульсы с частотой {Q на их входы вычитани . Код, регистрируемой реверсивным счетчиком 4 за врем действи пололштельной полуволны сигнала, равный ( )/4, считываетс во врем действи отрицательной полуволны с частотой в 2 раза боль- о ше и вмомент времени, соответствующий середине отрицательной полуволны сигнала, достш ает нулевого значени , которое регистрируетс регистратором 6. Под действием управл к щего напр жени с выхода дешифратора 6 блок управлени прекращает дальнейшее поступление счетных импульсов на входы реверсивного счетчика, поддержива его в нулевом состо нии до прихода следующей положитепь- ной полуволны сигнала. Аналогично работают и реверсивный счетчик 5 с подключенным в нему деши})ратором 7, но регистрируемый ими момент времени соответствует середине положительной полуволны сигнала. Подключенный к выходам дешифраторов 6 и 7 триггер 8 по фронту выходного сигнала дешифратора 7 устанавливаетс в единичное состо ние, а по фронту выходного сигнала дешифратора 6- в нулевое состо ние. В результате на выходе триггера 8 формируетс последо вательность пр моугольных импульсов, фронты которых прив заны к моментам перехода гармонического сигнала через экстремальные значени . Рассмотрим работу при действии широкополосных щумов. Режим работы реверсивных счетчиков в этом случае также определ етс знаком или логическим уровнем напр жени на первом выходе усилител -ограничител 1. Во врем действи выброса, соответствующего положительному импульсу или уровню логической 1, реверсивный счетчик 4 работает в режиме суммировани , а реверсивный счетчик 5 - в режиме вычитани , во врем действи паузы, соответствующей отрицательному импульсу или уровню логического О, их режимы работы мен ютс на противоположные . Длительности выбросов и пауз и их соотношени завис т от мгновенных значений сигнала. В области нуль-переходов чистого сигнала они соизмеримы между собой, а по мере увеличени мгновенных значений сигнала имеет место обратна зависимость. Поэтому в начале положительной полуволны сигнала код реверсивного счетчика 4, соответствующий длительности выброса, считьгеаетс за врем следующей за ним паузы до нулевого значени и на выходе дешифратора 6 имеют место ложные переключени . Однако по мере увеличени длительности выбросов код счетчшса возрастает до значени , близкого к разности средних значений времени пребывани смеси сигнала и шума выше и ниже нулевого уровн в пре59 делах положительной полуволны сигнала. В кон е положительной - начале отрицательной полуволны сигнала этот код начи нает считыватьс вначале медленно, а затем со скоростью, превышак щей скорост нарастани кода, ив момент времени, пр мерно совпадающий с серединой отрицательной полуволны сигнала с некоторым смещением влево, достигает нулевого зна чени , которое регистрируетс -дешифрато- ром 6. Аналогично на выходе дешифра тора 7 по фронту выходного сигнала регист рируетс момент времени, соответствующий середине положительной полуволны .сигнала. Переключени дешифраторов 6 и 7 соответствующие указанным моментам времени, опережают, по времени их ложны переключени в начале положительной (дл дещифратора 6) и отрицательной (дл дешифратора 7) полуволн и определ ют, та- КИМ образом, моменты срабатывани триг гера 8, в то врем как ложные переключени лишь подтверждают состо ни этого триггера, не оказьта никакого вли ни на работу устройства. В результате на выходе триггера 8, как и в случае чистог сигнала, формируютс импульсы длительностью , равной половине периода сигнала, фронты которых косвенно прив заны к экстремальным значени м сигнала. Работа блока управлени с учетом ранее рассмотренного, Достаточно очевидна и не требует особых по снений. Таким образом, введение новых элементов и новых св зей, определ ющих новый алгоритм работы всего устройства, позвол ют повысить помехоустойчивость формировател импульсных сигналов. Ф ормула изобретени 1. Формирователь импульсных сигналов , содержащий усилитель-ограничитель. 30.« вход которого соединен с входной щиной, а первый выход подключен к первому входу блока управлени , второй вход которого соединен с выходом генератора тактовых импульсов, а выходы блока управлени попарно подключены к входам двух ревер сивных счетчиков, выход каждого из которых соединен с входом соответствующего дешифратора, отличаюшийс тем, что, с целью повьппени помехоустойчивости , в него введен триггер, первый и второй входы которого соединены соответственно с выходом одного из деигафраторов и третьим и четвертым входами блока управлени , п тый вход которого соединен с вторым выходом усилител -ограничител . 2. Формирователь по п. 1, о т л и чающийс тем, что блок управлени содержит четыре элемента И, счетный триггер, выход которого соединен с первыми входами первого и третьего элементов И, а вход подключен к второму входу блока управлени и первым входам второго и четвертого элементов И, вторые БХО- дь1- которых соединены соответственно с третьим и четвертым входами блока управлени , второй вход первого элемента И соединен с третьим входом четвертого элемента И и первым входом блока управлени , п тый вход которого соединен с вторым входом третьего элемента И и третьим входом второго элемента И. Источники информа1ши, . прин тые во внимание при экспертизе 1.Патент США № 3893033, кл. 328-63, 01.07.75. 2.Авторское свидетельство СССР № 587613, кл. Н 03 К 5/153, 12.07.76.
t
,
t ....
/ГГ
VTb
It
1
N -M
Claims (2)
- Формула изобретения1. Формирователь импульсных сигналов, содержащий усилитель-ограничитель,961130 6 вход которого соединен с входной шиной, а первый выход подключен к первому входу блока управления, второй вход которого соединен с выходом генератора тактовых импульсов, а выходы блока управления попарно подключены к входам двух реверсивных счетчиков, выход каждого из которых соединен с входом соответствующего дешифратора, отличаюшийс я тем, что, с целью повышения помехоустойчивости, в него введен триггер, первый и второй входы которого соединены соответственно с выходом одного из дешифраторов и третьим и четвертым входами блока управления, пятый вход которого соединен с вторым выходом усилителя-ограничителя.
- 2. Формирователь по π. 1, о т л и чающийся тем, что блок управления содержит четыре элемента И, счетный триггер, выход которого соединен с первыми входами первого и третьего элементов И, а вход подключен к второму входу блока управления и первым входам второго и четвертого элементов И, вторые входы- которых соединены соответственно с третьим и четвертым входами блока управления, второй вход первого элемента И соединен с третьим входом четвертого элемента И и первым входом блока управления, пятый вход которого соединен с вторым входом третьего элемента И и третьим входом второго элемента И.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813247792A SU961130A1 (ru) | 1981-02-19 | 1981-02-19 | Формирователь импульсных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813247792A SU961130A1 (ru) | 1981-02-19 | 1981-02-19 | Формирователь импульсных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU961130A1 true SU961130A1 (ru) | 1982-09-23 |
Family
ID=20942982
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813247792A SU961130A1 (ru) | 1981-02-19 | 1981-02-19 | Формирователь импульсных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU961130A1 (ru) |
-
1981
- 1981-02-19 SU SU813247792A patent/SU961130A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU961130A1 (ru) | Формирователь импульсных сигналов | |
SU809583A1 (ru) | Реверсивное счетное устройство | |
RU1798900C (ru) | Формирователь импульсных сигналов | |
SU997177A2 (ru) | Устройство автоматического прекращени асинхронного хода в энергосистеме | |
SU425337A1 (ru) | Устройство для выделения одиночного импульсам\ | |
SU1401458A1 (ru) | Генератор случайной последовательности импульсов | |
SU1181126A1 (ru) | Формирователь импульсных сигналов | |
SU930637A1 (ru) | Формирователь временного интервала,равного периоду входного сигнала | |
SU1449937A1 (ru) | Цифровой измеритель временного положени середины видеоимпульсов | |
SU499673A1 (ru) | Умножитель частоты следовани импульсов | |
SU716141A1 (ru) | Формирователь импульсов | |
SU1450099A1 (ru) | Селектор импульсов по длительности | |
SU813768A1 (ru) | Селектор серий импульсов по дли-ТЕльНОСТи | |
SU383218A1 (ru) | Устройство определения длительности элементарной посылки телеграфных сообщений с различными скоростями телеграфирования | |
SU410326A1 (ru) | ||
SU729837A1 (ru) | Устройство декодировани импульсной последовательности | |
SU1285489A1 (ru) | Усредн ющее устройство | |
SU917172A1 (ru) | Цифровой измеритель временных интервалов | |
SU1653145A1 (ru) | Устройство задержки | |
SU913568A1 (ru) | Устройство для формирования серий импульсов 1 | |
SU455494A1 (ru) | Счетчик с коэффициентом счета 2+1 | |
SU1312743A1 (ru) | Устройство дл декодировани кода Миллера | |
SU451045A1 (ru) | Устройство дл измерени периода | |
SU540413A1 (ru) | Устройство временной коммутации асинхронных импульсных сигналов | |
SU1631711A1 (ru) | Селектор пар импульсов |