[go: up one dir, main page]

SU729837A1 - Устройство декодировани импульсной последовательности - Google Patents

Устройство декодировани импульсной последовательности Download PDF

Info

Publication number
SU729837A1
SU729837A1 SU782688844A SU2688844A SU729837A1 SU 729837 A1 SU729837 A1 SU 729837A1 SU 782688844 A SU782688844 A SU 782688844A SU 2688844 A SU2688844 A SU 2688844A SU 729837 A1 SU729837 A1 SU 729837A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
inputs
outputs
elements
pulse
Prior art date
Application number
SU782688844A
Other languages
English (en)
Inventor
Алим Салимонович Ибрагимов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU782688844A priority Critical patent/SU729837A1/ru
Application granted granted Critical
Publication of SU729837A1 publication Critical patent/SU729837A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УСТРОЙСТВО ДЕКОДИРОВАНИЯ №МПУЛЬ СНОЙ Изобретение относитс  к импульсной технике и может использоватьс  при обработке импульсных сигналов. Известно устройство декодировани  импульсной последовательности, содержащее генератор импульсов, подключенны к входу основного счетчика, блок задерж ки, выходы которого соединены с входами первого элемента совпадени  и выход ного элемента совпадени , а выход первого элемента совпадени  подключен к входу основного счетчика, дополнительное декодирующее устройство, состо щее из элементов совпадени  и счетчиков, причем входы элементов совпадени  дополнительного декодирующего устройства соединены с выходами блока задержки , а выходы - с входами счетчиков дополнительного декодирующего устройства соответственно, вторые выходы которых подключены к входу генератора ij Недостатком устройства  вл етс  мала  помехоустойчивость. ПОСЛЕДОВАТЕЛЬНОСТИ Известно устройство декодировани  импульсной последовательности, содержащее генератор импульсов, соединенный с управл ющим входом элемента задержки, И элементов совпадени , п дещифраторов адресов ступеней декодировани  по числу интервалов в импульсной последовательности и блок адресации ступет1ей декодировани , выходы блока адресации ступеней декодировани  подключены к адресным входам элемента задержки, выходы элемента задержки подключены к входамсоответствующих дешифраторов ступеней декодировани , выходы каждого из которых подключены к первьтм входам соответствующих li элементов совпадени , вторые выходы г элементов совпадени  подключены к сигнальному входу элемента задержки, выходы И элементов совпадени  поделючены к соответствующим входам блока адресации ступеней декоД1фовани  2 . Однако недостатком устройства  вл етс  недостаточна  помехоустойчивость.
котора  ограгагчиваетс  низкой разреuiarouieft способностью устройства.
Цепь изобретени  - увеличетше помехоустойтшости: устройства. ;
Это достигаетс  тем, что в устройство декодировани  импульсной последо ательности , содержащее генератор имПульсов , блок элементов задержек, пороговый элемент, введены счетчик, комИутатор , блок элементов поразр дного сравнени  чисел и блок элементов расширителей импульсов, число элементов в которых равно числу интервалов в импульсной последовательности, элемент совпадени , причем сигнальный вход поро гового элемента подключен к уп.равл 1ртему входу коммутатора, вход счетчика соедютен с выходом, генератора импульсов , а разр дные выходы счетчика соедин ны с первыми входами блока элементов поразр дного сравнени  чисел, через элемент совпадени  соединены с управл ющими входами блока элементов задержек и через KoKiMyTaTop с последовательными входами блока элементов задержек , параллельные выходы которых соединены с вторыми входами блока элементо поразр дного сравнени  чисел, выходы котрого  доез блок расширителей икшульсов соединены с входами порогового элемента На чертеже дана структурна  электрическа  схема предлагаемого устройства. Устройство содержит генератор 1 импульсов, блок 2 элементов задержек, пороговый элемент 3, счетчик 4, коммутатор 5, блок 6 элементов поразр дного . сравнени  чисел, блок 7 элементов расширителей импульсов элемент 8 совпадени .
Устройство работает следующим об . разом. На разрешающий вход коммутатора 5 поступает импульсна  последовательность , подлежаща  декодировашпо. С каждым приходом импульса на управл ющий вход коммутатора 5 текущее число счетчика 4 поступает на параллелные В7ЮДЫ блока 2. Импульсы каждого периода работы счетчика 4 с помощью элемента 8 поступают на управл ющий вход блока 2 и осуществл ют продвижекие информации по блоку 2. С приходом на вход устройства последнего импульса последовательности на параллельные отводы блока 2 одновременно поступ т дво1гчные числа. В момент совпадени  числа на счетчипке 4 и двоичного числа на отводах блока 2 на выходах блока 6 4юрмируютс  импульсы, которые поступают на- вход блока 7. В свою очередьj блок 7 производит восстановление длительностей указанных импульсов, а пороговый элемент вы вл ет момент декоди-, рованш импульсной последовательности.
Использование пифровой 3aiHiCH момента прихода импульсов в пределах периода управлшощих (тактовых) импульсов блока элементов задержек позвол ет повысить помехоустойчивость устройства.

Claims (2)

1.Авторское свидетельство СССР №515277,кл. Н 03 К 13/00, 1975.
2.Авторское свидетельство СССР № 566348, кл. Н 03 К 13/00, 1976 (прототип).
SU782688844A 1978-11-27 1978-11-27 Устройство декодировани импульсной последовательности SU729837A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782688844A SU729837A1 (ru) 1978-11-27 1978-11-27 Устройство декодировани импульсной последовательности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782688844A SU729837A1 (ru) 1978-11-27 1978-11-27 Устройство декодировани импульсной последовательности

Publications (1)

Publication Number Publication Date
SU729837A1 true SU729837A1 (ru) 1980-04-25

Family

ID=20795342

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782688844A SU729837A1 (ru) 1978-11-27 1978-11-27 Устройство декодировани импульсной последовательности

Country Status (1)

Country Link
SU (1) SU729837A1 (ru)

Similar Documents

Publication Publication Date Title
SU729837A1 (ru) Устройство декодировани импульсной последовательности
SU741451A1 (ru) Устройство декодировани импульсной последовательности
SU425337A1 (ru) Устройство для выделения одиночного импульсам\
SU1381529A1 (ru) Устройство управлени обменом по магистрали
SU1226619A1 (ru) Формирователь последовательности импульсов
SU924867A1 (ru) Пересчетное устройство по модулю шесть
SU750479A1 (ru) Шифратор троичного кода 1,0,1
SU807492A1 (ru) Троичный реверсивный -разр дныйСчЕТчиК иМпульСОВ
SU627504A1 (ru) Устройство дл приема информации
SU540413A1 (ru) Устройство временной коммутации асинхронных импульсных сигналов
SU1575186A1 (ru) Устройство дл формировани остатка по модулю от числа
SU733109A1 (ru) Троичный реверсивный п-разр дный счетчик импульсов
SU951678A1 (ru) Формирователь импульсов
SU1575179A1 (ru) Двоичный умножитель
SU1529461A1 (ru) Устройство дл индикации экстремального значени последовательности цифровых величин
SU746503A1 (ru) Устройство дл определени максимального числа
SU980258A1 (ru) Устройство дл формировани импульсных последовательностей
SU1042180A1 (ru) Коммутатор
SU419936A1 (ru) Цифровой датчик функций положения
SU1106013A1 (ru) Аналого-цифровой преобразователь
SU454544A1 (ru) Цифровой функциональный преобразователь
SU441648A1 (ru) Генератор напр жени ступенчатой формы
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU1378023A2 (ru) Устройство дл формировани импульсных последовательностей
SU783975A1 (ru) Устройство декодировани импульсной последовательности