[go: up one dir, main page]

SU959231A1 - Управл емый делитель напр жени - Google Patents

Управл емый делитель напр жени Download PDF

Info

Publication number
SU959231A1
SU959231A1 SU813252402A SU3252402A SU959231A1 SU 959231 A1 SU959231 A1 SU 959231A1 SU 813252402 A SU813252402 A SU 813252402A SU 3252402 A SU3252402 A SU 3252402A SU 959231 A1 SU959231 A1 SU 959231A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
field
voltage
voltage divider
input
Prior art date
Application number
SU813252402A
Other languages
English (en)
Inventor
Юрий Михайлович Мануковский
Original Assignee
Отдел Энергетической Кибернетики Ан Мсср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Отдел Энергетической Кибернетики Ан Мсср filed Critical Отдел Энергетической Кибернетики Ан Мсср
Priority to SU813252402A priority Critical patent/SU959231A1/ru
Application granted granted Critical
Publication of SU959231A1 publication Critical patent/SU959231A1/ru

Links

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

(54) УПРАВЛЯЕ1ШЙ ДЕЛИТЕЛЬ НАПРЯЖЕНИЯ
Изобретение относитс  к преобразовательной технике и может быть использовано в схемах регул ровани  генераторов гармонических колебаний и дл  регулировани  баланса автсматических мостов, а также в любых схемах с посто нным общим сопротивлением управл емого делител .
Известен управл емый делитель напр жени , содержащий соединенные последовательно резистор и полевой транзистор, работающий в режиме управл емого резистора. Затвор полевого транзистора подключен к управл ющему входу, сток - к выходу и к резистору, другой вывод которого соединен с входом. Устройство обеспечивает регулирование выходного  апр жени  управл ющим сигналом путем )1зменени  сопротивлени  исток полевого транзистора 1.
Однако общее сопротивление цепи резистор - полевой транзистор также мен етс .
Наиболее близким по технической сущности к изобретению  вл етс  управл емый делитель напр жени , у которого общее сопротивление посто нно , содержит два последовательно включенных полевых транзистора С
{противоположным типом кангша. К управш ющему входу делител  подключены затворы полевых транзисторов, к вхо ду - сток второго полевого транзистора , к выходу - сток первого и исток второго полевого транзистора. Исток первого транзистора соединен с нулевой шиной 2Л.
Однако применение в управл емом
10 делителе двух полевых транзисторов с противоположным типом кансша, работающих в режиме управл емых резисторов , не обеспечивает линейность зависимости напр жени  от управ-
15 л ющего сигнала из-за неидентичности зависимостей RCH этих тран- зисторов от управл ющего сигнала на их затворах R, f (U-jnp)
Цель изобретени  - повьшение ка20 чества выходной характеристики, а именно, получение линейной зависимоети выходных напр жений от управл ющего сигнала.
Поставленна  цель достигаетс 
25 тем, что-в управл емый делитель напр жени , содержащий два последовательно включенных полевых транзистора , у которых с затвором первого полевого транзистора соединен управ30 л ющий вход, со стоком - выходной вывод и исток второго полевохЪ тран зистора, со стоком которого соединен входной вывод, а исток первого полевого транзистора соединен с общим выводом, введен резистор и швертирующий транзистор, база которого подключена к управл к)Ц§му вход коллектор - к затвору второго полевого транзистора и через -резистор к входу источника питани , а эмиттер к общему выводу, причем оба полевых транзистора имеют один тип канала. ,На фиг. 1 представлена принципиальна  электрическа  схема управл е мого делител  напр жени ; на фиг.2 временные диаграмки работы. Управл емый делитель напр 1жени , содержит первый 1 и второй 2 полевые транзисторы с р-каналом, соединенные последовательно, инвертирующий транзисто 3 п-р-п типа проводимости , база которого подключена к управл ющему входу 4, коллектор к вводу 5 источника питани  через резистор б и к затвору полевого тра зистора, а эмиттер - к общему выводу 7, сток первого полевого транзис тора и исток второго объединены и подключены к выходному выводу 8. При этом сток второго полевого транзистора подключен к входному выводу 9, затвор первого транзистора Г соединен с управл ющим входом 4, а его исток с обЕцим выводом 7. Устройство работает следующим образом. Полевой транзистор может работать в качестве управл емого линейного резистора,- на затвор котот рого подают управл ющий сигнал. Выходна  характеристика полевого тран зистора при низких напр жени х сток - исток имеет линейный вид. Из менение напр жени  на затворе вызывает пропорциональное уменьшение или увеличение сопротивлени  ,T.e характеристика f ( )  вл етс  линейной. Работа устройства нагл дно иллюс рирована диаграммами на фиг. 2, где а - управл ющий сигнал f(t); ( Г - напр жение на затворе транзистора 20-1. f(t); S выходное напр жение управл емого делител  U8,y f(t). Управл ющий сигнал поступает на затвор транзистора 1 и на базу инвертирующего транзистора 3. Входное напр жение подаетс  на клемму 9 . В момент t(j управл ющий сигнаш (0) 0 (фйг12а) ,при этом тран-т зистор I открыт и его сопротивление Неминимально, пор дка дес тка Ом. Инвертирующий транзистор 3 закрыт и напр жение на за1творе транзистора и(6) максимальное (фиг. 26} его сопроа ивление,Ксм имеет максимально значение пор дка нескольких мегаом. Транзистор 2 закрыт и выкодное на- пр жение UBMX (0) равйо нулю (фиг.2), В момент времени t управл ющий сигнал увеличиваетс  и становитс  равным Оудр {1)(фиг.2 а ) Вр  этом транзистор 1 еще открыт/ но егб сопротивление H увеличюае с  п1 опорционально увеличению управл 1(Я||его сигнала. Инвертируквций т{ганзисфор 3 и транзистор 2 открыты. BenpiriceRHe : Ui(l) на затворе тр1анзистораЗГ yi Bi9bшаехс  (фиг. ,- вйзыаа© пропорциональное уменьшение с6против лени ОВ Выходное напр  сеиие увеличйва1втс8 и равно (J) (фиг, 2-ff ). В момент времени -fea. управл юадай , . сигнал достигает своей макримаспьврй : величины и VHP (2) (фиг. 2 О), при этом сопротивление транзистора I увеличиваетс  пропорционально увеличению сигнала (2) и достигает максимальной величины nopiFyjKa несколЬ ких мегаом. Транзистбр 1 закрываетс . Напр жение на затворе транзистора 2 уменьшаетс   р величины Uj. (2), равной нулю (фиг.2 «Г }« что приводит к пропорциона ьнсжу уменьшенш) сопротивлени  минимальной величины пор дка дес тка Ом. Выходное напр жение становитс  равным входному Ugbtx (2) Ugj. Режим работы схемы управл емого делител  напр жени  выбираетс  таким, что и,,пр„ U3.,KJX UOTC с с напр жение отсечки полевых транзисторов 1 и 2. Таким образом, изменение управл ющего сигнала вызывает пропорциональное изменение выходного напр жени  управл емого делител  напр жени . Эта линейна  зависимость обеспечиваетс  тем, что изменение управл -. ющего сигнала вызывает пропорцио1 альное увеличение сопротивлени  R(4j,одного полевого транзистора и равное ему уменьшение сопротивлени  Rcvt ДРУ гого транзистора. При этом общее сопротивление между выводами 9 и 7 равно иа.° const. Выполнение схемы управл емого делител  напр жени  на полевых транзисторах с и-каналом аналогично описенной схеме на фиг. 1. Возможно изменение типа проводимости инвертирующего транзистора и пол рности его источника питани . Применение полевых транзисторов с одним типом канала и введение инвертирующего транзистора позвол ет получить практически линейную зависимость выходного напр жени  от управл кадего сигнала и управл ть делителем с помощью одного сигнсша.

Claims (2)

1.Полевые транзисторы. Физика, технологи  и применение. Сборник Под ред. проф. С.А.Майорова, М,, Советское радио % 1971, с. 295296 рис. 10 4240 .
2.Там же, с. 296, рис.
SU813252402A 1981-02-23 1981-02-23 Управл емый делитель напр жени SU959231A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813252402A SU959231A1 (ru) 1981-02-23 1981-02-23 Управл емый делитель напр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813252402A SU959231A1 (ru) 1981-02-23 1981-02-23 Управл емый делитель напр жени

Publications (1)

Publication Number Publication Date
SU959231A1 true SU959231A1 (ru) 1982-09-15

Family

ID=20944678

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813252402A SU959231A1 (ru) 1981-02-23 1981-02-23 Управл емый делитель напр жени

Country Status (1)

Country Link
SU (1) SU959231A1 (ru)

Similar Documents

Publication Publication Date Title
US4110641A (en) CMOS voltage comparator with internal hysteresis
US4004164A (en) Compensating current source
US4399374A (en) Current stabilizer comprising enhancement field-effect transistors
EP0274995A1 (en) A circuit for the linear measurement of a current flowing through a load
US2891171A (en) Transistor switch
EP0025680A1 (en) Auto-zero amplifier circuit
US4013975A (en) Variable resistance circuit
US4396890A (en) Variable gain amplifier
GB1457587A (en) Current source
CA1157921A (en) Variable-gain amplifier stage equipped with field- effect transistors
US4015146A (en) Negative resistance network
KR790001773B1 (ko) 증 폭 기
KR100209098B1 (ko) D/a 변환기
KR940008262A (ko) 시모스(cmos)입력단
US6194956B1 (en) Low critical voltage current mirrors
SU959231A1 (ru) Управл емый делитель напр жени
US4068140A (en) MOS source follower circuit
US3430076A (en) Temperature compensated bias circuit
US4034307A (en) Current amplifier
KR940003161A (ko) 광대역 증폭기
SU632050A1 (ru) Электрометрический усилитель
SU1030955A1 (ru) Электрически управл емое сопротивление
SU813794A1 (ru) Регул тор сопротивлени
SU1022181A1 (ru) Аналоговый делитель
SU509976A1 (ru) Усилитель с регулируемым коэффи-циентом усилени