SU943701A1 - Устройство дл формировани дополнительного кода - Google Patents
Устройство дл формировани дополнительного кода Download PDFInfo
- Publication number
- SU943701A1 SU943701A1 SU782638782A SU2638782A SU943701A1 SU 943701 A1 SU943701 A1 SU 943701A1 SU 782638782 A SU782638782 A SU 782638782A SU 2638782 A SU2638782 A SU 2638782A SU 943701 A1 SU943701 A1 SU 943701A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- code
- additional code
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
(5) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ ДОПОЛНИТЕЛЬНОГО КОДА
Изобретение относитс к вычислительной технике и предназначено дл преобразовани последовательного двоичного кода в дополнительный код Известно устройство дл формировани дополнительного кода, собранного на инверторе, соединенном с сумматором, на второй вход которого подаетс импульс младшего разр даD Недостатком этого устройства дл формировани дополнительного кода вл етс сложность реализации сумматора . Известно устройство дл формировани дополнительного кода, содержащее полусумматор, первый вход которого соединен с входом устройства а второй через линию задержки - с. выходом собирательной схемы, первый вход которой соединен с первым выходом полусумматора и выходом устройства, а второй вход - с вторы выходом полусумматора Г. . Недостатком данного устройства дл формировани дополнительного кода вл етс наличие суммирующего элемента - полусумматора. Наиболее близким к изобретению вл етс устройство дл формировани дополнительного кода, в котором отсутствует суммирующий элемент. Это устройство содержит триггер, выходы которого подключены к первым входам. двух элементов И, выходы которых подключены к входам элемента ИЛИ, выход которого вл етс рыходом устройства , причем входна шина устройства подк/ж чена непосредственно к второму входу первого элемента И, через инвертор - к второму входу второго элемента И и через элемент задержки к единичному,входу триггера Сз. Недостатком такого устройства дл формировани дополнительного кода вл етс относительна сложность его реализации.
Цель изобретени - упрощение устройства .
Указанна цель достигаетс тем, что устройство дл формировани дополнительного кода, содержащее триггер , первый элемент задержки, элемент И, элемент ИЛИ, причем вход устройства соединен с первым входом элемента И и через первый элемент адержки - с единичным входом триггера , выход элемента И соединен с первым входом элемента ИЛИ, выход которого подключен к выходу устройства , содержит второй элемент задержки , вход которого соединен с нулевым выходом триггера, а выход - с вторым входом элемента И, единичный выход триггера соединен со вторым входом элемента ИЛИ, вход устройства соединен с нулевым входом триггера.
На фиг. 1 изображена функциональна схема устройства дл формировани дополнительного кода; на фиг.2временна диаграмма его работы.
Устройство дл формировани дополнительного кода содержит триггер 1, элемент И 2, элемент ИЛИ 3, два элемента задержки j и 5 вход 6 и выход 7. Единичный вход триггера 1 подключен к выходу элемента задержки Ц, вход которого подключен к ь левому входу триггера 1, первому входу элемента И 2 и входу 6. Элемент ИЛИ 3 подключен первым входом, к выходу элемента И 2, вторым входом - к единичному выходу триггера 1 и выходом к выходу 7. Нулевой выход триггера 1 подключен к входу элемента задержки 5, выход которого подключен к второму входу элемента И 2.
Устройство дл формировани дополнительного кода работает следующим образом.
В исходном состо нии триггер 1 на ходитс в нулевом состо нии, элемент И 2 открыт единичным сигналом нулевого выхода триггера 1, поступающим через элемент задержки 5 на второй вход элемента И 2. На втором входе элемента ИЛИ 3 действует Нулевой сигнал единичного выхода триггера 1. Последовательный двоичный код поступает по входу 6, начина с младших разр дов, на первый вход элемента И 2. Все младшие разр ды последовательного двоичного кода, включа первую младшую единицу, проход т через элемент И 2 и ИЛИ 3 на выход 7. Перпа младша единица
входного двоичного кода, задержива сь элементом задержки 4 на врем длительности входного импульса, поступает на единичный вход триггера 1,
устанавлива его в единичное состо ние . Если в следующем разр де после первой младшей единицы двоичного кода поступает нулевой код, то единичное состо ние триггера 1 сохран етс и на выход 7 через элемент ИЛИ 3 с единичного выхода триггера 1 проходит сигнал единичного кода. Если в следующем разр де после первой младшей единицы двоичного кода поступает единичный код, то триггер 1 переходит в нулевое состо ние, что приводит к установке на втором входе элемента ИЛИ нулевого сигнала единичного выхода триггера 1. Единичный код, поступающий на первый вход элемента И 2, на выход элемента И 2 не проходит; так как элемент задержки 5 задерживает на длительность входного импульса поступление единичного
сигнала с нулевого выхода триггера 1 на второй вход элемента И 2. Таким образом, в момент действи на входе 6 единичного кода на выходе 7 действует нулевой код. Импульс единичного кода, действующий на входе 6, поступает через элемент задержки 4 на . единичный вход триггера 1, устанавлива .его в единичное состо ние. Остальные разр ды входного двоичного кода обра15атываютс устройст
вом аналогичным образом.
В цел х иллюстрации работы предложенного устройства на фиг.2 изображена временна диаграмма его работы , котора составлена дл импульсов отрицательной пол рности в системе низких потенциалов. Поступление на вход 6 последовательного двоичного кода и считывание с выхода 7 проис-,
ХОДИТ по тактовым импульсам ТИ.
На вход 6 поступает, начина с младших разр дов, двоичный код 0001110100110110, который прео.бразуетс на выходе 7 в дополнительный
код 1110001011001010.
По сравнению с известным в данном устройстве устранен один элемент И и элемент НЕ и введен второй элемент задержки. При малой критичности ко,
времени задержки элемента задержки (когда такой элемент задержки не вл етс тактированным и выполнен просто на логическом элементе, т.е.
когда используетс внутренн задержка логического элемента) в данном устройстве получаетс некоторый выигрыш в количестве оборудовани . Это не вл етс справедливым при использовании тактируемых элементов задержки (т.е. при более высоких требовани х к точности работы устройства ) ,
Claims (3)
1.Неслуховский К. С. Цифровые дифференциальные анализаторы. М.,
Наш1 ностроение, t968, с. 150, рис. 86.
2.Авторское свидетельство СССР № ijlBteo, кл. G 06 F 7/38, 1972.
3. Папернов А. А. Логические основы ЦВТ. П., Советское радио, 1972, с. IS, рис. 10 (прототип).
« 1Г1Ш1ЛЛЛЛГ1ЛЛГ1ЛЛПЛГ
о
jrui
irmj-1гтллг
1
jnjij-innjir
1
irmr-innnr
И2
If
1Г1
1 rLJUl JL JUia
fc,7l, Д,й-г
пши
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782638782A SU943701A1 (ru) | 1978-07-07 | 1978-07-07 | Устройство дл формировани дополнительного кода |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782638782A SU943701A1 (ru) | 1978-07-07 | 1978-07-07 | Устройство дл формировани дополнительного кода |
Publications (1)
Publication Number | Publication Date |
---|---|
SU943701A1 true SU943701A1 (ru) | 1982-07-15 |
Family
ID=20774477
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782638782A SU943701A1 (ru) | 1978-07-07 | 1978-07-07 | Устройство дл формировани дополнительного кода |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU943701A1 (ru) |
-
1978
- 1978-07-07 SU SU782638782A patent/SU943701A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU943701A1 (ru) | Устройство дл формировани дополнительного кода | |
SU978336A1 (ru) | Селектор импульсов по длительности | |
SU792574A1 (ru) | Синхронизирующее устройство | |
SU902281A1 (ru) | Устройство анализа телеметрических сигналов | |
SU1508199A1 (ru) | Цифровой формирователь функций | |
SU409290A1 (ru) | УСТРОЙСТВО дл ЗАПОМИНАНИЯ И ВЫДАЧИ ГРУПП ИМПУЛЬСОВ | |
SU375636A1 (ru) | Библиотек | |
SU951678A1 (ru) | Формирователь импульсов | |
SU1494239A1 (ru) | Измеритель краевых искажений | |
SU552620A1 (ru) | Устройство дл извлечени корн | |
SU809533A1 (ru) | Преобразователь импульсной после-дОВАТЕльНОСТи B ОдиНОчНый пР МО-угОльНый иМпульС | |
SU1338027A2 (ru) | Устройство выделени одиночного @ -го импульса | |
SU970706A1 (ru) | Счетное устройство | |
SU1451841A1 (ru) | Устройство дл вычитани и выделени импульсов | |
SU955031A1 (ru) | Устройство дл определени максимального числа | |
SU1319028A1 (ru) | Цифровой умножитель частоты следовани импульсов | |
SU807286A1 (ru) | Устройство отсчета интерваловВРЕМЕНи | |
SU1275469A1 (ru) | Устройство дл определени дисперсии | |
SU1075393A1 (ru) | Преобразователь серий импульсов в пр моугольные импульсы | |
SU1150737A2 (ru) | Генератор последовательности импульсов | |
SU444317A1 (ru) | Селектор минимальной длительности | |
SU875610A1 (ru) | Селектор импульсных сигналов | |
SU944105A1 (ru) | Коммутатор | |
SU1397936A2 (ru) | Устройство дл перебора сочетаний | |
SU1444747A1 (ru) | Устройство дл выделени экстремального из @ чисел |