[go: up one dir, main page]

SU1451841A1 - Устройство дл вычитани и выделени импульсов - Google Patents

Устройство дл вычитани и выделени импульсов Download PDF

Info

Publication number
SU1451841A1
SU1451841A1 SU874220376A SU4220376A SU1451841A1 SU 1451841 A1 SU1451841 A1 SU 1451841A1 SU 874220376 A SU874220376 A SU 874220376A SU 4220376 A SU4220376 A SU 4220376A SU 1451841 A1 SU1451841 A1 SU 1451841A1
Authority
SU
USSR - Soviet Union
Prior art keywords
bus
input
trigger
output
clock
Prior art date
Application number
SU874220376A
Other languages
English (en)
Inventor
Сергей Григорьевич Малюк
Original Assignee
Войсковая часть 13991
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 13991 filed Critical Войсковая часть 13991
Priority to SU874220376A priority Critical patent/SU1451841A1/ru
Application granted granted Critical
Publication of SU1451841A1 publication Critical patent/SU1451841A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике иможет быть использовано в устройствах управлени  и обработки информации, а также в цифровых синтезаторах частоты и генераторах сетки частот. Цель изобретени  - повышение надежности устройства. Устройство содержит первый D-триггер 1, второй D-триггер 2, третий D-триггер 3, инвертор 4, первый элемент И 5, шину 7 тактовых импульсов, шину 8 управл ющих импульсов, первую выходную шину 9 и вторую выходную шину 10. Введение второго элемента И 6 позвол ет осуществл ть функционирование устройства с повышенной надежностью . 1 ил.

Description

4
ел
30
Изобретение относитс  к импульсной технике и может быть использовано в устройствах управлени  и обработки информации, а также в цифровых синтезаторах частот и генераторах сетки частот.
Цель изобретени  - повышение надежности устройства.
На чертеже показана функциональ- на  схема описываемого устройства.
Устройство содержит первый D-триг- гер 1, второй D-триггер 2, третий D-триггер 3, инвертор 4, первый элемент И 5, второй элемент И 6, шину -7 тактовых импульсов, шину 8 управл ющих .импульсов, первую выходную шину 9 и вторую выходную шину 10. Шина 8 управл ющих импульсов подключена к тактовому входу второго триг- гера 2, информационный вход которого соединен с общей шиной, а инверсный выход - с информационным входом третьего триггера 3; шина 7 тактовых импульсов подключена к тактовому 25 входу третьего триггера 3, первому входу первого элемента И 5, второму входу второго элемента И 6 и - через инвертор 4 - к тактовому входу первого триггера 1, инверсный выход которого соединен с вторым входом первого элемента И 5, выход которого подключен к первой выходной шине 9, первый вход второго элемента И 6 соединен с пр мым выходом третьего триггера 3, установочным входом второго триггера 2, и информационным входом первого триггера 1, а выход - с второй выходной шиной 10.
Устройство дл  вычитани  и выделени  импульсов работает следующим
образом.
В исходном состо нии первый триггер 1 и третий триггер 3 наход тс  в нулевом, а второй триггер 2 - единичном состо ни х. По положительному фронту управл ющего импульса, поступившего с шины 8 на тактовый вход второго триггера 2, триггер 2 опрокидываетс , на его инверсном выходе по вл етс  единичный уровень, что 50 подготавливает к опрокидыванию третий триггер 3.
Ближайшим положительным фронтом тактового импульса с шины 7, следующим за положительным фронтом управ- л ющего импульса, третий триггер 3 опрокидываетс , на его пр мом выходе по вл етс  единичный уровень, поступающий на первый вход второго элемен35
40
45
0
5
50
5
0
45
та И 6. Одновре менно единичный уровень поступает на установочный вход второго триггера 2, устанавлива  его в исходное единичное состо ние, и на информационный вход первого триггера 1, подготавлива  его к опрокидыванию .
Тактовый импульс, положительный фронт которого оказываетс  следующим за положительным фронтом управл ющего импульса, поступает через открытый второй элемент И 6 на его выход. Тем самым на второй выходной шине 10 вьщел етс  импульс, синхронный и ранный по длительности ближайшему тактовому импульсу, поступившему после положительного фронта управл ющего импульса. В момент формировани  отрицательного фронта выделенного на выходе второго элемента И 6 импульса первый триггер 1 опрокидываетс , так как на его тактовый вход поступает положительный фронт инвертированного тактового импульса с инвертора 4.
По положительному фронту следующего тактового импульса с шины 7 третий триггер 3 опрокидываетс  и на его пр мом выходе по вл етс  нулевой уровень. Так как в этот момент времени на инверсном выходе первого триггера 1 присутствует нулевой уровень, то этот следующий тактовый импульс на выход первого элемента И 5 не поступает . В результате на первой выходной шине 9 из последовательности тактовых импульсов с шины 7 вычитаетс  тактовый импульс, который следует за выделенным на шине 10. По положительному фронту следующего инвертированного тактового импульса с инвертора 4 первый триггер 1 устанавливаетс  в исходное нулевое состо ние, на его инверсном выходе по вл етс  единичный уровень, который, поступа  на второй вход первого элемента И 5, разрешает прохождение на шину 9 последующих тактовых импульсов.

Claims (1)

  1. Формула изобретени 
    Устройство дл  вычитани  и выделени  импульсов, содержащее три триггера , инвертор, первый элемент И, шину тактовых импульсов, шину управл ющих импульсов, первую и вторую выходные шины, шина управл ющих импульсов подключена к тактовому входу второго триггера, информационный вход которого соединен с общей шиной, -а ин3 14518414
    версный чыход - с информационнымчающеес  тем, что, с целью входом третьего триггера, шина так-повьппени  надежности, в него введен тоБых импульсов подключена к такто-второй элемент И, первый вход кетовому входу третьего триггера, перво-рого соединен с пр мым выходом му входу первого элемента И и через третьего триггера, установочным вхо- инвертор - к тактовому входу первогоДом второго триггера и информацион- триггера, инверсный выход которогоным входом первого триггера, второй соединен с вторым входом первоговход второго элемента И соединен элемента И, выход которого подключеню пшиой тактовых импульсов, а выход- к первой выходной шине, о т л и -с второй выходной шиной.
SU874220376A 1987-04-03 1987-04-03 Устройство дл вычитани и выделени импульсов SU1451841A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874220376A SU1451841A1 (ru) 1987-04-03 1987-04-03 Устройство дл вычитани и выделени импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874220376A SU1451841A1 (ru) 1987-04-03 1987-04-03 Устройство дл вычитани и выделени импульсов

Publications (1)

Publication Number Publication Date
SU1451841A1 true SU1451841A1 (ru) 1989-01-15

Family

ID=21294796

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874220376A SU1451841A1 (ru) 1987-04-03 1987-04-03 Устройство дл вычитани и выделени импульсов

Country Status (1)

Country Link
SU (1) SU1451841A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Гутников B.C. Интегральна электроника в измерительных устройствах. Л.: Энерги , 1980, с. 236, рис. 16.1 а. Авторское свидетельство СССР № 1177895, кл. Н 03 К 5/153, 1983. *

Similar Documents

Publication Publication Date Title
SU1451841A1 (ru) Устройство дл вычитани и выделени импульсов
SU970662A1 (ru) Устройство дл выделени одиночного импульса
SU1128377A1 (ru) Устройство дл выделени одиночного импульса
SU1001453A1 (ru) Формирователь длительности импульса
SU1085003A1 (ru) Формирователь сигнала опорной частоты
SU758496A1 (ru) Формирователь импульсов
SU1190502A1 (ru) Устройство дл формировани импульсов разностной частоты
SU1734199A1 (ru) Устройство синхронизации импульсов
SU1661979A1 (ru) Устройство дл выделени первого и последнего импульсов в пачке
SU696599A1 (ru) Селектор импульсов по длительности
SU790120A1 (ru) Устройство дл синхронизации импульсов
SU839041A1 (ru) Частотный дискриминатор
SU869004A1 (ru) Устройство дл задержки импульсов
SU754660A1 (ru) Устройство выделения одиночного импульса
SU1293834A1 (ru) Устройство дл выделени одиночного импульса из серии
SU1256179A1 (ru) Формирователь одиночного импульса
SU744947A1 (ru) Устройство дл синхронизации импульсов
SU1764155A1 (ru) Устройство дл выделени синхронизированной пачки импульсов
RU1812625C (ru) Устройство синхронизации
SU1075393A1 (ru) Преобразователь серий импульсов в пр моугольные импульсы
SU1265983A1 (ru) Селектор импульсов по частоте следовани
SU1330753A1 (ru) Устройство фазировани синхронных источников импульсов с произвольным коэффициентом делени
SU1510074A1 (ru) Устройство дл синхронизации импульсов
SU875611A1 (ru) Селектор импульсов по длительности
SU1403351A1 (ru) Устройство дл выделени одиночного импульса из непрерывной последовательности